最新微机原理与接口技术-第2章cpu体系结构3PPT课件.ppt
《最新微机原理与接口技术-第2章cpu体系结构3PPT课件.ppt》由会员分享,可在线阅读,更多相关《最新微机原理与接口技术-第2章cpu体系结构3PPT课件.ppt(39页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、微机原理与接口技术微机原理与接口技术-第第2 2章章cpucpu体系结构体系结构3 3CPU体系体系结构构 第二章 3 4 5 6 7 8 980486 CPU寄存器组寄存器组基本结构寄存器基本结构寄存器通用寄存器通用寄存器3232位:位:EAXEAX、EBXEBX、ECXECX、EDXEDX、ESIESI、EDIEDI、EBPEBP、ESPESP1616位:位:AXAX、BXBX、CXCX、DXDX、SISI、DIDI、BPBP、SPSP8 8位:位:AHAH、BHBH、CHCH、DHDH、ALAL、BLBL、CLCL、DLDL。段寄存器段寄存器CSCS、DSDS、SSSS、ES ES、FS
2、FS、GSGS指令指针寄存器指令指针寄存器IPIP和和EIPEIP标志寄存器标志寄存器EFLAGSEFLAGS 1080486 CPUuCFCF:进位:进位/借位标志。借位标志。uAFAF:辅助进位:辅助进位/借位标志。借位标志。uSFSF:符号标志。:符号标志。uZFZF:全零标志。:全零标志。uPFPF:奇偶标志。:奇偶标志。uOFOF:溢出标志。:溢出标志。uDFDF:方向标志。:方向标志。uIFIF:中断允许标志。:中断允许标志。uTFTF:陷阱标志。:陷阱标志。uI/OI/O特权级标志特权级标志IOPL IOPL u任务嵌套标志任务嵌套标志NTNTu恢复标志恢复标志RFRFu虚拟标志
3、虚拟标志VMVMu对准检查标志对准检查标志ACAC 1180486 CPU系统级寄存器系统级寄存器4 4个控制寄存器个控制寄存器 CR0 CR0、CR1CR1、CR2CR2、CR3CR34 4个系统地址寄存器个系统地址寄存器 全局描述符表寄存器(全局描述符表寄存器(GDTRGDTR)、局部描述符表寄存器()、局部描述符表寄存器(LDTRLDTR)、)、中断描述符表寄存器(中断描述符表寄存器(IDTRIDTR)和任务寄存器()和任务寄存器(TRTR),),1280486在在结结构上的主要特点构上的主要特点首次采用了首次采用了RISCRISC技术的技术的X86 CPUX86 CPU。在芯片内部集成
4、了在芯片内部集成了高速缓冲寄存器高速缓冲寄存器CacheCache和和浮点运算部件浮点运算部件,从而大大提高了从而大大提高了CPUCPU的处理速度。的处理速度。内部数据总线是内部数据总线是6464位。位。132.4 Pentium CPU(不要求不要求)与与8048680486相比,相比,Pentium CPUPentium CPU(6464位)主要有以下改进:位)主要有以下改进:Pentium Pentium 具有具有3636位地址线位地址线,6464位外部数据线位外部数据线,使在一个总线周期内,数,使在一个总线周期内,数据传输量增加了一倍。据传输量增加了一倍。Pentium CPUPent
5、ium CPU的核心技术是的核心技术是超标量流水线(空间换时间)超标量流水线(空间换时间)设计,允许设计,允许PentiumPentium在单个时钟周期内执行两条整数指令,比相同频率的在单个时钟周期内执行两条整数指令,比相同频率的486DX CPU486DX CPU性能提高一倍。性能提高一倍。Pentium Pentium 片内采用片内采用双重分离式高速缓存双重分离式高速缓存CacheCache,即独立的指令,即独立的指令8KB Cache8KB Cache和和8KB8KB数据数据CacheCache。指令和数据使用不同的。指令和数据使用不同的CacheCache,提高了指令执行的速度。,提高
6、了指令执行的速度。浮点运算单元功能增强,每个时钟周期能完成一个浮点操作。浮点运算单元功能增强,每个时钟周期能完成一个浮点操作。增加了增加了分支指令预测分支指令预测功能。功能。页尺寸增强页尺寸增强。存储器每一页的容量除了与。存储器每一页的容量除了与8048680486兼容的兼容的4KB4KB以外,还可以以外,还可以使用更大的存储器页面,使得程序在传送大块数据时,避免频繁的换页使用更大的存储器页面,使得程序在传送大块数据时,避免频繁的换页操作。操作。14Pentium CPU 的构成的构成Pentium CPUPentium CPU由由总线部件总线部件、代码代码CacheCache、数据数据Cac
7、heCache、预取缓冲存储器预取缓冲存储器、指指令译码令译码部件、部件、浮点运算部件浮点运算部件组成。组成。15Pentium CPU采用的新技采用的新技术术超标量执行。超标量执行。转移预测判断。转移预测判断。浮点流水线操作。浮点流水线操作。分离式分离式CacheCache技术。技术。162.6 80486的工作模式的工作模式实地址模式 在在CPUCPU复位后,其内部的复位后,其内部的CR0CR0的的PEPE位为位为0 0,表示此时,表示此时CPUCPU工作在工作在实地址模式实地址模式。此时,。此时,CSCS寄存器所对应的描述符寄存寄存器所对应的描述符寄存器中的基地址为器中的基地址为FFFF
8、0000HFFFF0000H,限制为,限制为FFFFHFFFFH。在实地址模式下,在实地址模式下,8048680486与与8086 CPU8086 CPU兼容兼容,也称为也称为80868086模式模式。此时。此时8048680486只使用其只使用其3232位地址的最低位地址的最低2020位,只能访位,只能访问其问其4GB4GB内存中的最低的内存中的最低的1MB1MB内存。这时的内存。这时的80486CPU80486CPU只是一只是一个高速的个高速的8086CPU8086CPU。172.6 80486的工作模式的工作模式保护虚地址模式u保护模式:保护模式:l支持多任务的工作模式,提供了多任务保护
9、机制;支持多任务的工作模式,提供了多任务保护机制;l内存段的访问受到限制,不能再随意存取数据段。内存段的访问受到限制,不能再随意存取数据段。u保护模式下的内存访问保护模式下的内存访问l不再直接从段寄存器中获得段基地址,段基地址存放在不再直接从段寄存器中获得段基地址,段基地址存放在内存的段描述符表中,由段描述符寄存器给出段描述符内存的段描述符表中,由段描述符寄存器给出段描述符表的基地址,段寄存器中仅存放段选择符。表的基地址,段寄存器中仅存放段选择符。182.6 80486的工作模式的工作模式保护虚地址模式u寻址空间(每个段的大小):寻址空间(每个段的大小):l232(4GB)l虚拟地址空间64T
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 最新 微机 原理 接口 技术 cpu 体系结构 PPT 课件
限制150内