数字电子钟逻辑电路设计《EDA技术》课程设计报告.docx
《数字电子钟逻辑电路设计《EDA技术》课程设计报告.docx》由会员分享,可在线阅读,更多相关《数字电子钟逻辑电路设计《EDA技术》课程设计报告.docx(16页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、数字电子钟逻辑电路设计EDA技术课程设计报告序号 综合成果 优秀( )良好( ) 中等( )及格( ) 不及格( ) 老师(签名) 批改日期 EDA技术课程设计报告 课题: 数字电子钟逻辑电路设计 院系 电子与电气工程学院 专业 电气工程及其自动化 班级 学号 姓名 指导老师 起止日期 2014-12-18至2014-12-19 2014年 X 月 书目 一、课程设计任务及要求 1 1.1试验目的 1 1.2功能设计 1 二、整体设计思想 1 2.1性能指标及功能设计 1 2.2总体方框 2 2.3FPGA芯片介绍 2 三、编译与调试 3 3.1数字钟的基本工作原理: 3 3.1.1调时、调分
2、信号的产生 3 3.1.2计数显示电路 4 3.2设计思路 4 3.3设计步骤 5 3.3.1工程建立及存盘 5 3.3.2工程项目的编译 5 3.3.3时序仿真 6 3.3.4引脚锁定 6 3.3.5硬件测试 6 3.3.6试验结果 7 四、程序设计 8 五、试验电路图 16 5.1试验原理图 16 5.2 PCB图 16 六、心得体会 17 七、 参考文献 18 一、课程设计任务及要求 1.1试验目的 1)驾驭VHDL语言的基本运用 2)驾驭QuartusII的简洁操作并会运用EDA试验箱 3)驾驭一个基本EDA课程设计的操作 1.2功能设计 要求显示格式为小时分钟秒钟,整点报时,报时时间
3、为5 秒,即从整点前5 秒钟起先进行报时提示,LED 起先闪耀,过整点后,停止闪耀。调整时间的按键用按键模块的S1 和S2,S1 调整小时,每按下一次,小时增加一个小时,S2 调整分钟,每按下一次,分钟增加一分钟。另外用S8 按键作为系统时钟复位,复位后全部显示000000。二、整体设计思想 2.1性能指标及功能设计 1)时、分、秒计时器 时计时器为一个24进制计数器,分、秒计时器均为60进制计数器。当秒计时器接受到一个秒脉冲时,秒计数器起先从00计数到59,此时秒显示器将显示00、01、02、.、59、00;每当秒计数器数到00时,就会产生一个脉冲输出送至分计时器,此时分计数器数值在原有基础
4、上加1,其显示器将显示00、01、02、.、59、00;每当分计数器数到00时,就会产生一个脉冲输出送至时计时器,此时时计数器数值在原有基础上加1,其显示器将显示00、01、02、.、23、00。2)校时电路 当开关拨至校时档时,电子钟秒计时工作,通过时、分校时开关分别对时、分进行校对,开关每按1次,与开关对应的时或分计数器加1,当调至须要的时与分时,拨动reset开关,电子钟从设置的时间起先往后计时。2.2总体方框 2.3FPGA芯片介绍 SOPC-NIOSII EDA/SOPC试验开发系统是依据现代电子发展的方向,集EDA和SOPC系统开发为一体的综合性试验开发系统,除了满意高校专、本科生
5、和探讨生的SOPC教学试验开发之外,也是电子设计和电子项目开发的志向工具。整个开发系统由核心板SOPC-NiosII-EP2C35、系统板和扩展板构成,依据用户不同的需求配置成不同的开发系统。SOPC-NiosII-EP2C35开发板是在经过长期用户需求考察后,结合目前市面上以及实际应用须要,同时兼顾入门学生以及资深开发工程师的应用需求而研发的。就资源而言,它已经可以组成一个高性能的嵌入式系统,可以运行目前流行的RTOS,如uC/OS、uClinux等。系统主芯片采纳672引脚、BGA封装的EP2C35 FPGA,它拥有33216个LE,105个M4K片上RAM(共计483840bits),3
6、5个1818硬件乘法器、4个高性能PLL以及多达475个用户自定义IO。板上供应了大容量的SRAM、SDRAM和Flash ROM等以及常用的RS-232、USB2.0、 RJ45接口和标准音频接口等,除去板上已经固定连接的IO,还有多达260个IO通过不同的接插件引出,供用户运用。所以,不管从性能上而言,还是从系统敏捷性上而言,无论您是初学者,还是资深硬件工程师,它都会成为您的好帮手。如图2.3所示: 图2.3FPGA系统功能框图 三、编译与调试 3.1数字钟的基本工作原理: 3.1.1调时、调分信号的产生 由计数器的计数过程可知,正常计数时,当秒计数器(60进制)计数到59 时,再来一个脉
7、冲,则秒计数器清零,重新起先新一轮的计数,而进位则作为分计数器的计数脉冲,使分计数器计数加1。现在我们把电路稍做变动:把秒计数器的进位脉冲和一个频率为2Hz的脉冲信号同时接到一个2选1数据选择器的两个数据输入端,而位选信号则接一个脉冲按键开关,当按键开关不按下去时(即为0),则数据选择器将秒计数器的进位脉冲送到分计数器,此时,数字钟正常工作;当按键开关按下去时(即为1),则数据选择器将另外一个2Hz 的信号作为分计数器的计数脉冲,使其计数频率加快,当达到正确时间时,松开按键开关,从而达到调时的目的。调整小时的时间也一样的实现。3.1.2计数显示电路 由计数部分、数据选择器、译码器组成,是时钟的
8、关键部分。1、计数部分:由两个60进制计数器和一个24 进制计数器组成,其中60 进制计数器可用6 进制计数器和10 进制计数器构成;24 进制的小时计数同样可用6 进制计数器和10 进制计数器得到:当计数器计数到24 时,“2”和“4”同时进行清零,则可实现24 进制计数。2、数据选择器:84 输入14 输出的多路数据选择器,因为本试验用到了8个数码管(有两个用来产生隔离符号)。3、译码器:七段译码器。译码器必需能译出,由试验二中译码器真值表可得:字母F 的8421BCD 码为“1111”,译码后为“1000111”,现在假如只译出,即字母F的中间一横,则译码后应为“0000001”,这样,
9、在数码管上显示的就为。3.2设计思路 依据系统设计要求,系统设计采纳自顶向下设计方法,由时钟分频部分、计时部分、按键部分调时部分和显示部分五个部分组成。这些模块都放在一个顶层文件中。1)时钟计数: 首先下载程序进行复位清零操作,电子钟从00:00:00计时起先。setshi可以调整时钟的小时部分, setfen可以调整分钟,步进为1。用6位数码管分别显示“时”、“分”、“秒”,通过OUTPUT( 6 DOWNTO 0 )上的信号来点亮指定的LED七段显示数码管。2) 时间设置: 手动调整分钟、小时,可以对所设计的时钟随意调时间,这样使数字钟真正具有运用功能。我们可以通过试验板上的S2和S1进行
10、随意的调整,因为我们用的时钟信号均是1HZ的,所以每LED灯改变一次就来一个脉冲,即计数一次。3)清零功能: S8为复位键,低电平常实现清零功能,高电平常正常计数。可以依据我们自己随意时间的复位。3.3设计步骤 3.3.1工程建立及存盘 1打开 Quartus,单击“File”菜单,选择 FileNew Project Wizard,对话框如下:分别输入项目的工作路径、项目名和实体名,单击Finish。2.单击“File”菜单,选择New,弹出小对话框,双击“VHDL File“,即选中了文本编辑方式。在出现的“Vhdl1.vhd”文本编辑窗中键入VHDL程序,输入完毕后,选择FileSave
11、 As,即出现“Save As”对话框。选择自己建立好的存放本文件的书目,然后在文件名框中键入文件名,按“Save”按钮。3. 建立工程项目,在保存VHDL文件时会弹出是否建立项目的小窗口,点击“Yes”确定。即出现建立工程项目的导航窗口,点击“Next”,最终在出现的屏幕中分别键入新项目的工作路径、项目名和实体名。留意,原理图输入设计方法中,存盘的原理图文件名可以是随意的,但VHDL程序文本存盘的文件名必需与文件的实体名一样,输入后,单击“Finish”按钮。3.3.2工程项目的编译 单击工具条上的编译符号起先编译,并随着进度不断改变屏幕,编译完成后的屏幕如图所示: 3.3.3时序仿真 建立
12、波形文件:选择 FileNew,在New窗中选中“Other File”标签。在出现的屏幕中选择“Vector Waveform File”项出现一新的屏幕。在出现的新屏幕中,双击“Name”下方的空白处,弹出“Insert Nod or Bus”对话框,单击该对话框的“Node Finder”。在屏幕中的 Filter 中选择 Pins,单击“List”。而后,单击“>>”,全部输入/输出都被拷贝到右边的一侧,这些正是我们希望的各个引脚,也可以只选其中的的一部分,依据实际状况确定。然后单击屏幕右上脚的 “OK”。在出现的小屏幕上单击“OK”。 设定仿真时间宽度。选择 Edit E
13、nd time选项,在End time选择窗中选择适当的仿真时间域,以便有足够长的视察时间。 波形文件存盘。选择FileSave as 选项,干脆存盘即可。运行仿真器。在菜单中选择项,直到出现,仿真结束。3.3.4引脚锁定 将设计编程下载进选定的目标器件中,如EPF10K10,作进一步的硬件测试,将设计的全部输入输出引脚分别与目标器件的EPF10K10的部分引脚相接,操作如下: 1选择 Assignments Assignments Editor ,即进入 Assignments Editor编辑器。在Category 栏选择 Pin,或干脆单击右上侧的 Pin 按钮。2双击 TO 栏的new
14、,在出现的的下拉栏中选择对应的端口信号名(如 D0);然后双击对应的栏的new,在出现的下拉栏中选择对应的端口信号名的期间引脚号。3最终存储这些引脚锁定信息后,必需再编译(启动 )一次,才能将引脚锁定信息编译进编程下载文件中。此后就可以打算将编译好的 SOF 文件下载到试验系统的FPGA中去了。3.3.5硬件测试 1.首先将下载线把计算机的打印机口与目标板(如开发板或试验板)连接好,打开电源。2.打开编辑窗和配置文件。选择,弹出一个编辑窗。在Mode栏中选择JTAG,并在选项下的小方框打勾。留意核对下载文件路径与文件名。假如文件没有出现或者出错,单击左Add file侧按钮,手动选择配置文件
15、clocksof。 3.最终单击下载标符Start,即进入对目标器件 FPGA 的配置下载操作。当 Progress 显示100%,以及在底部的处理栏中出现 Configuration Succeeded 时,表示编程胜利,如图所示。留意,假如必要时,可再次单击 Start ,直至编程胜利。 4下载完成后,通过硬件测试进一步确定设计是否达到全部的技术指标,如未达到,可逐步检查,哪部分出现问题。假如是代码出现问题,须修改代码;若是时序波形图有问题,须重新设置。 3.3.6试验结果 键s8为复位按键,键s1设置小时,键s2设置分钟。下载胜利后,按下键s8,即使六个LED复位清零,显示数秒的自动计时
16、。当秒数满59则进一位,分钟数满59进一位,当显示为xx:59:55时,外接的LED小灯起先闪耀,过整点以后停止闪耀。调试实物图如图3.3.6所示: 图3.3.6调试实物图 四、程序设计 1. (1)秒计数器(miao)VHDL 程序描述 library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity miao is port( clk,reset,setfen:in std_logic; enfen:out std_logic; countmiao:out std_logic_vector(
17、7 downto 0) ); end miao; architecture fun of miao is signal count:std_logic_vector(7 downto 0); signal enfen_1,enfen_2:std_logic; begin countmiao<=count; enfen_2<=(setfen and clk); enfen<=(enfen_1 or enfen_2); process(clk,reset,setfen) begin if(reset=0) then count<=“00000000“; enfen_1<
18、;=0; elsif(clkevent and clk=1) then if(count(3 downto 0)=“1001“) then if(count<16#60#) then if(count=“01011001“) then count<=“00000000“; enfen_1<=1; else count<=count+7; end if; else count<=“00000000“; enfen_1<=0; end if; elsif(count<16#60#) then count<=count+1; enfen_1<=0
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- EDA技术 数字 电子钟 逻辑电路 设计 EDA 技术 课程设计 报告
限制150内