数字超大规模集成电路设计 (2).pdf
《数字超大规模集成电路设计 (2).pdf》由会员分享,可在线阅读,更多相关《数字超大规模集成电路设计 (2).pdf(16页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、实现逻辑门第一章 数字电路到数字集成电路1第一章 数字电路到数字集成电路2例子:反相器AYAY011010第一章 数字电路到数字集成电路3例子:反相器AYAY011010静态逻辑原理第一章 数字电路到数字集成电路4输入信号控制开关网络的通/断,当需输出1时使输出连接到VDD;当需输出0时使输出连接到地。VDDF(In1,In2,InN)=1In1In2InN开关网络网络导通条件=FF(In1,In2,InN)=0In1In2InN开关网络网络导通条件=F静态互补逻辑F=1G+0G=G第一章 数字电路到数字集成电路5GGF互补网络上拉网络(pull up network,PUN)下拉网络(pul
2、l down network,PDN)互补网络第一章 数字电路到数字集成电路612121212gggggggg+a1幻灯片 6a1 互补网络是指导通条件相反的两个开关网络,在CMOS电路中一个由NMOS构成一个由PMOS构成,他们之间从结构上具有NMOS并联对应PMOS串联,NMOS串联对应PMOS并联的对应关系。adm,2013/8/30NMOS网络 or PMOS网络?第一章 数字电路到数字集成电路7VDDVDD 0PDN0 VDDCLCLPUNVDD0 VDD-VTnCLVDDVDDVDD|VTp|CLSDSDVGSSSDDVGSa3幻灯片 7a3 通常 PMOS in PUN、NMOS
3、 in PDN 原因是阈值损失问题NMOS 晶体管产生一个强的0,PMOS管产生强的1.adm,2013/9/15静态互补CMOS逻辑门第一章 数字电路到数字集成电路8CMOS:Complementary MOS包含NMOS和PMOS两种晶体管第一章 数字电路到数字集成电路9与非(NAND)门ABY001011101ABY001011101110A=1B=1Y=0ONOFFOFFON0:IntroductionSlide 10CMOS NAND GateA=0B=0Y=1OFFONONOFFABY001011101ABY0010111011100:IntroductionSlide 11CMOS NAND GateA=0B=1Y=1OFFOFFONONABY001011101ABY0010111011100:IntroductionSlide 12CMOS NAND GateA=1B=0Y=1ONONOFFOFFABY001011101ABY001011101110第一章 数字电路到数字集成电路13或非(NOR)门ABY001010100110ABY001010100110ABY静态互补CMOS逻辑的特点1.反相逻辑(NANDNORINV)2.互补的两个网络分别实现上拉和下拉第一章 数字电路到数字集成电路14
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字超大规模集成电路设计 2 数字 超大规模 集成电路设计
限制150内