2015年度广播电视大学(电大)期末考试《计算机组成原理》科目期末考试重点复习试题及重点小抄整理汇总版.docx
《2015年度广播电视大学(电大)期末考试《计算机组成原理》科目期末考试重点复习试题及重点小抄整理汇总版.docx》由会员分享,可在线阅读,更多相关《2015年度广播电视大学(电大)期末考试《计算机组成原理》科目期末考试重点复习试题及重点小抄整理汇总版.docx(147页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、班号计算机组成原理试题姓名班号姓名题号四五六七得分得分、填空(12分)注 1.某浮点数基值为2,阶符1位,阶码3位,数符1位,尾数7位, 意阶码和尾数均用补码表示,尾数采用规格化形式,用十进制数写彳亍出它所能表示的最大正数,非最小正为数,最大负数,最规小负数。范 2.变址寻址和基址寻址的区别是:在基址寻址中,基址寄存器提 ,供,指令提供;而在变址寻址中,变址遵寄存器提供,指令提供.守 3.影响流水线性能的因素主要反映在 和考两个方面。试 4.设机器数字长为16位(含1位符号位I若1次移位需10ns , 纪一次加法需!0ns ,则补码除法需 时间,补码律BOOTH算法最多需要 时间。!5. CP
2、U从主存取出一条指令并执行该指令的时间叫,它通常包含若干个,而 后者又包含若干个。组成多级时序系统。、名词解释(8分)1 .微程序控制2 .存储器带宽3 . RISC4 .中断隐指令及功能第2页(共7页)试题:学号:姓名三、简答(18分)1 .完整的总线传输周期包括哪几个阶段?简要叙述每个阶段的工作。2 .设主存容量为1MB , Cache容量为16KB ,每字块有16个字,每字32位。(1)若Cache采用直接相联映像,求出主存地址字段中各段的位数。(2)若Cache采用四路组相联映像,求出主存地址字段中各段的慶。试题:学号:姓名3 .某机有五个中断源,按中断响应的优先顺序由高到低为LO,L
3、1,L2,L3,L4 ,现要求优先顺序改为L3,L2,L4,LO,L1 ,写出各中断源的屏蔽字。屏蔽字中断源01234L0L1L2L3L44 .某机主存容量为4Mxl6位,且存储字长等于指令字长,若该机的指令系统具备120种操作。操作码位数固定,且具有直接、间接、立即、相对四种寻址方式。(1)画出一地址指令格式并指出各字段的作用;(2)该指令直接寻址的最大范围;(3)一次间址的寻址范围;(4 )相对寻址的寻址范围。四、(6分)设阶码取3位,尾数取6位(均不包括符号位),按浮点补码运算规则计算 必为+ 24x(一整) 1616五、画出DMA方式接口电路的基本组成框图,并说明其工作过程(以输入设备
4、为例(8分)试题:学号:姓名六、(10分)设CPU共有!6根地址线,8根数据线,并用MREQ作访存控制信号,用R/万作读写控制信号,现有下列存储芯片:RAM : 1Kx8 位、2Kx4 位、4Kx8 位ROM : 2Kx8位、4Kx8位以及74138译码器和各种门电路(自定),画出CPU与存储器连接图。要求:(1)最大4K地址空间为系统程序区,与其相邻2K地址空间为用户程序区。(2)合理选用上述存储芯片,说明各选几片?写出每片存储芯片的地址范围。(3 )详细画出存储芯片的片选逻辑。Ai AoAi AoPD/ProgrROMRAMDnD()IDn第5页(共7页)试题:学号:姓名七、假设CPU在中
5、断周期用堆栈保存程序断点,且逬栈时栈指针减,出栈时栈指针加一。试写出中断返回指令(中断服务程序的最后一条指令),在取指阶段和执行阶段所需的全部微操作命令及节拍安 排。若采用微程序控制,则还需要增加哪些微操作。(10分) 、除了采用高速芯片外,从计算机的各个子系统的角度分析,指出6种以上提高整机速度的措施。(8分)计算机组成原理试题答案一、填空(12分)1 . 127 ; 1/512 ; -1/512-1/32768 ; -128.2 .基地址;形式地址;基地址;形式地址。3 .访存冲突;相关问题。4 .300ns ; 310ns.5 .指令周期;机器周期;节拍。二、名词解释(8分)1 .微程序
6、控制 答:采用与存储程序类似的方法来解决微操作命令序列的形成,将一条机器指令编写成一个微程序,每个微程序包含若干条微指令,每一条指令包含个或多个微操作命令。2 .存储器带宽答:每秒从存储器进出信息的最大数量,单位可以用字倣或字节倣或位/秒来表示。3 . RISC答:RISC是精简指令系统计算机,通过有限的指令条数简化处理器设计,已达到提高系统执行速度的目的。4 .中断隐指令及功能答:中断隐指令是在机器指令系统中没有的指令,它是CPU在中断周期内由硬件自动完成的一条指令,其功能包括保 护程序断点、寻找中断服务程序的入口地址、关中断等功能。三、简答(18分)1 .答:总线在完成一次传输周期时,可分
7、为四个阶段: 申请分配阶段:由需要使用总线的主模块(或主设备)提出申请,经总线仲裁机构决定下一传输周期的总线使 用权授于某申请者; 寻址阶段:取得了使用权的主模块,通过总线发出本次打算访问的从模块(或从设备)的存储地址或设备地址 及有关命令,启动参与本次传输的从模块; 传数阶段:主模块和从模块进行数据交换,数据由源模块发出经数据总线流入目的模块; 结束阶段:主模块的有关信息均从系统总线上撤除,让出总线使用权。2 .答:(1)若Cache采用直接相联映像:字块中含64个字节,字块的位数为b=6。Cache中含有256个字块,所以字块地址位数c=8o主存容量为1M字节,总位数为20.主存字块标记位
8、数t=6。(2 )若Cache采用四路组相联映像,字块中含64个字节,字块的位数为b=6。每组含有四个字块,每组含256个字节。Cache中含有64个字块,所以组地址位数q=6。主存容量为1M字节,总位数为20.主存字块标记位数t=8。3 .答:设屏蔽位为1时表示对应的中断源被屏蔽,屏蔽字排列如下:中断源0屏蔽字1234L001000L100000L211001L311101L4110004 .答:(1)指令字长16位,操作码为7位,寻址特征位2位,地址码7位;(2 ) -64-63 ; 216 ;(4 ) 216 .四、(6分)被加数为0,101;0.100100,区补=00,101; 00
9、.100100加数为0,100;1.010100,补=00,100; 11.010100(1)对阶:用补=U -j 卜=00,101 +11,100 = 00,001即=1,则y的尾数向右移一位,阶码相应加1,即yr 补=00,101; 11.101010求和S龜+同=SJ朴+Sy补=00.100100 + 11.101010=00.001110即x+y补=00,101; 00.001110尾数出现00.0,需左规。规格化左幅得x+y补=00,011; 00.111000,x+y补=00,111; 00.111000五、(8分)答:DMA方式接口电路的基本组成框图如下:主存DMA 接 口 |D
10、MA 控 制中断机数据线DACKHLDAFJD地址线黯溢出信号以数据输入为例,具体操作如下:从设备读入个字到DMA的数据缓冲寄存器BR中,表示数据缓冲寄存器满(如果I/O设备是面向字符的, 则一次读入一个字节,组装成一个字);设备向DMA接口发请求(DREQ);DMA接口向CPU申请总线控制权(HRQ );CPU发回HLDA信号,表示允许将总线控制权交给DMA接口 ;将DMA主存地址寄存器中的主存地址送地址总线;通知设备已被授予一个DMA周期(DACK),并为交换下个字做准备;将DMA数据缓冲寄存器的内容送数据总线;命令存储器作写操作;修改主存地址和字计数值;判断数据块是否传送结束,若未结束,
11、则继续传送;若己结束,(字计数器溢出),则向CPU申请程序中断,标志 数据块传送结束。六、(10分)方法一:ROM对应的空间:11111111111111111111000000000000RAM对应的空间11101111111111111110100000000000选择ROM芯片为2Kx8位的两片,RAM芯片为2Kx4位的两片ROM芯片1 :11111111111111111111100000000000ROM芯片2 :11110111111111111111000000000000RAM 芯片 1、2 :(位扩展)11101111111111111110100000000000CPU与存
12、储器连接图见下页:方法二: 答:地址空间描述如下:ROM对应的空间:11111111111111111111000000000000RAM对应的空间:11101111111111111110100000000000选择ROM芯片为4Kx8位的一片,RAM芯片为2Kx4位的两片七、(10分)答:组合逻辑设计的微操作命令:取指:T0 : PC MART1 : MMAR 一 MDR, PC+1 一 PCT2 : MDR - IR, OPIR 微剿乍形成部件执行:T0 : SP MART1 : MMAR - MDRT2 : MDR - pc, SP+1 SP微程序设计的微操作命令:取指微程序:T0 :
13、 PC - MART1 : AdCMIR 一 CMART2 : MMAR MDR, PC+1 PCT3 : AdCMIR CMART4 : MDR - IR, OPIR徵操作形成部件T5 : OPIR t CMAR中断返回微程序:T0 : SP - MART1 : AdCMIR - CMART2 : MMAR - MDRT3 : AdCMIR 一 CMART4 : MDR PC, SP + 1 一 SPT5 : AdCMIR - CMAR、(8分)答:针对存储器,可以采用Cache-主存层次的设计和管理提高整机的速度;针对存储器,可以采用主存辅存层次的设计和管理提高整机的速度;针对控制器,可以
14、通过指令流水或超标量设计技术提高整机的速度;针对控制器,可以通过超标量设计技术提高整机的速度;针对运算器,可以对运算方法加以改进,如逬位链、两位乘除法;针对。系统,可以运用DMA技术来减少CPU对外设访问的干预.计算机组成原理试题、(共30分)1 .(10 分)(1)将十逬制数+107/128化成二逬制数、进制数和十六逬制数(3分)(2)请回答什么是十进制编码?什么是有权码、什么是无权码、各举个你熟悉的有权码和无权码的例子?( 分)2 .已知X=0.1101,Y=-0.0101,用原码一位乘法计算X*Y=?要求写出计算过程。(10分)3 .说明海明码能实现检错纠错的基本原理?为什么能发现并改正
15、一位错、也能发现二位错,校验位和数据位在位数上应满 足什么条件?( 5分)4 .举例说明运算器中的ALU通常可以提供的至少5种运算功能?运算器中使用多累加器的好处是什么?乘商寄存器的基本 功能是什么?(5分)二、(共30分)1 .在设计指令系统时,通常应从哪4个方面考虑?(每个2分洪8分)2 .简要说明减法指令SUB R3,R2和子程序调用指令的执行步骤(每个4分,共8分)3 .在微程序的控制器中,通常有哪5种得到下一条指令地址的方式。(第个2分,共10分)4 .简要地说明组合逻辑控制器应由哪几个功能部件组成? (4分)三、(共22分)1 .静态存储器和动态存储器器件的特性有哪些主要区别?各自
16、主要应用在什么地方?( 7分)2 .CACHE有哪3种基本映象方式,各自的主要特点是什么?衡量高速缓冲存储器(CACHE )性能的最重要的指标是什 么?(10分)3 .使用阵列磁盘的目的是什么?阵列磁盘中的RAID。、RAID1、RAID4、RAID5各有什么样的容错能力?(5分)四、(共18分)1 .比较程序控制方式、程序中断方式、直接存储器访问方式,在完成输入/输出操作时的优缺点.(9分)2 .比较针式、喷墨式、激光3类打印机各自的优缺点和主要应用场所.(9分)答案、(共30分)1.(10 分)1 1) (+107/128)w = (+1101011/10000000)2 = (+0.11
17、01011” = (+0.153)8 = (+6B)i6(2)二一十进制码即842I码,即4个基2码位的权从高到低分别为8、4、2、1 ,使用基码的0000,0001,0010 1001这十种组合分别表示至9这十个值4位基二码之间满足二逬制的规则,而十进制数位之间则满足十逬制规则。有权码是指个十逬制数位的4位基2码的每一位有确定的权。无权码是指个十进制数位的4位基二码没有确定的权。 前者的例子为二一十逬制编码(BCD )码,后者的例子为余3码。2 .已知X=0.1101,丫=-0.0101,用原码一位乘法计算X*Y=?要求写出计算过程。(10分)高位部分积低位部分积Z乘数说明0 101起始情况
18、乘数最低位为1,加乘数0-0-04HL01】。1(丢失) -右移部分积和乘数+ )0000001乘数最低位为1,加0001100000110 1 00 (丢失)右移部分积和乘数+ )001101乘数劇氐位为1,加乘数0 1000000100000101(丢失)右移部分积和乘数+ )000000乘数劇氐位为,加001000000100000 1 0 (丢失)右移部分积和乘数结果符号位为正,X*Y=0.010000013 .答案:基本原理:k个数据之外加上r个校验位,从而形成k+r位的新的码字,使新的码字的码距均匀的拉大.把数据的每 个二逬制位分配到几个不同的偶校验位的组合中,当一位岀错,会引起相
19、关的几个校验位的值发生变化,从而可能发现出错, 还能指岀是哪一位错,逬而逬行纠错。校验位和数据位应满足条件2 fk+r在此条件下,不但能发现并改逬一位错,并能同时发现二位错.4 .答案:运算器中的ALU通常至少可以提供算术加运算、算术减运算、逻辑或运算、逻辑与运算、逻辑异或运算5种功能。运 算器采用多累加器可以简化指令的执行步骤。乘商寄存器的基本功能是在完成乘除运算时能自行左右移位。二、供30分)1 .答:(1)指令系统的完备性,常用指令齐全,编程方便;(2 )指令系统的高效性,程序占用内存空间少,运行速度快。(3)指令系统的规整性,指令和数据使用规则统一简化,易学易记;(4)指令系统的兼容性
20、,同一系列的低档计算机的程序能放到新的高档机上直接运行.2 .答:(1)减法指令SUB R3,R2的执行步骤: AR-PC读内存,IR一读出的内容,PC-PC + 1R3-R3R2,保存状态信息结束,检査中断请求,无中断请求,进入下一条指令的执行过程。(2 )子程序调用指令CALL执行流程; AR-PC读内存,IR-读出的内容,PC-PC + 1 AR-SP1写内存,PC内容逬栈保存PC-ZI程序入口地址结束,检査中断请求,无中断请求,进入下一条指令的执行过程。3 .答:在微程序控制系统中,通常有以下5种得到下一条微指令地址的方式:(1)微程序顺序执行时,下地址为本条微地址加1.(2 )在微程
21、序必定转向某微地址时,可以在微指令中的相关字段中给出该地址值。(3)按微指令(上一条或本条)的某执行结果的状态,选择顺序执行或转向某一地址。(4 )从微堆栈中取出从微子程序返回到微主程序断点的返回地址,用于微子程序返回处理。(5 )依条件判断转向多条微指令地址中的某一地址控制.4 .答:组合逻辑控制器应由4个功能部件组成:(1)程序计数器PC,用于保存一条指令在内存中的地址;(2 )指令寄存器IR ,用于保存从内存读出的指令内容;(3)脉冲源和启停控制逻辑、节拍发生器,前者向计算机各部件提供连续(单个)的主振脉冲,后者用于标记每个指 令的执行步骤的相对次序关系.(4)时序控制信号产生部件,用于
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机组成原理 2015 年度 广播 电视大学 电大 期末考试 计算机 组成 原理 科目 重点 复习 试题 整理 汇总
链接地址:https://www.taowenge.com/p-64482485.html
限制150内