武汉纺织大学组成原理题库.docx
《武汉纺织大学组成原理题库.docx》由会员分享,可在线阅读,更多相关《武汉纺织大学组成原理题库.docx(28页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、单项选择题1、存储周期是指存储器的读出时间6存储器进行连续读和写操作所允许的最短时间间隔存储器的写入时间存储器进行连续写操作所允许的最短时间间隔2、在主存和CPU之间增加cache的目的是增加内存容量提高内存的可靠性解决CPU与内存之间的速度匹配问题增加内存容量,同时加快存取速度3、算术/逻辑运算单元74181ALU可完成:(p47)广16种算术运算功能广16种逻辑运算功能 16种算术运算功能和16种逻辑运算功能4位乘法运算和除法运算功能4、某机字长32位,其中1位符号位,31位表示尾数。假设用定点小数表示,那么最 大正小数为:+ (1 232 )+(1-2-31 )12-322-31(A)
2、5、在计数器定时查询方式下,假设每次计数从。开始,那么0设备号小的优先级高设备号大的优先级高每个设备使用总线的机会相同组合逻辑电路 控制电路模拟电路44、当且仅当()发生时,称为浮点数溢出(上溢)阶码上溢 尾数上溢尾数与阶码同时上溢 尾数或阶码上溢45、某浮点数采用IEEE754单精度格式表示为C5100000H,那么该数的值是()(注:选项中内的值为上标)-1.125*210 -1.125*211-0.125*210 -0.125*21146、一个C语言程序在一台32位机器上运行。程序中定义了三个变量x、y和z, 其中x和z为int型,y为short型。S x=127, y=9时,执行赋值语
3、句z=x+ y后,x、y和z的值分别是(2009原题、第二章:运算方法和运算器) 1x=0000007FH,y=FFF9H,z=00000076Hx=0000007FH,y=FFF9H,z=FFFF0076H x=0000007FH,y=FFF7H,z=FFFF0076HGx=0000007FH,y=FFF7H,z=00000076H47、冯偌依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它 们的依据是(2009原题、第一章:计算机系统概述)(p152,在来考虑上一节)指令操作码的译码结果 指令和数据的寻址方式指令周期的不同阶段(指令和数据所在的存储单元48、某SRAM芯片,存
4、储容量为64Kx工6位,该芯片的地址线和数据线数目为: (2人16=64,故需要16根地址线) 64, 16 116, 64r 64, 8 16, 1649、计算机系统中的存贮器系统是指: RAM存贮器厂ROM存贮器 主存贮器6内存贮器和外存贮器50、交叉存储器实质上是一种()存储器,它能执行独立的读写操作0多模块,并行 r多模块,串行整体式,并行 整体式,串行5工、相联存储器是按()进行寻址的存储器.r地址指定方式 堆栈存取方式6内容指定方式 厂地址指定与堆栈存取方式结合52、单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另 一个经常需采()堆栈寻址方式立即寻址方式隐含寻
5、址方式间接寻址方式53、寄存器间接寻址方式中,操作数处在()%通用寄存器堆栈r主存储器r程序计数器54、计算机的外围设备是指:输入/输出设备外存设备通信设备除主机外的其他设备55、假定一台计算机的显示存储器用DRAM芯片实现,假设要求显示分辨率为160 0x1200,颜色深度为24位,帧频为85HZ,显示总带宽的50%)用来刷新屏幕, 那么需要的显存总带宽至少约为()(2010年原题、第七章:外围设备)245 Mbps 979 Mbpsr 1958 Mbps6 7834 Mbps56、单级中断系统中,中断服务程序执行顺序是()(2010年原题、第八章:输 入输出系统)I保护现场II开中断 IH
6、关中断 IV保存断点V中断事件处理VI恢复现场VD采访中断返回H-I-VTIhi-iv-v-vi-vn1 iv 7m vn57、以下不会引起指令流水阻塞的是()(2。10年原题、第五章:中央处理器)数据旁路 数据相关r条件转移 资源冲突58、以下寄存器中,汇编语言程序员可见的是()(2010年原题、第五章:中央 处理器)存储器地址寄存器(MAR) 程序计数器(PC)存储器数据寄存器(MDR) 指令寄存器(IR)59、以下命令组合情况中,一次访存过程中,不可能发生的是()(2012年原题、 第三章:存储系统)厂TLB未命中,Cache未命中,Page未命中 TLB未命中,Cache命中,Page
7、命中 TLB命中,Cache未命中,Page命中 * TLB命中,Cache命中,Page未命中60、以下有关RAM和ROM的表达中,正确的选项是()(20工。年原题、第三章: 存储系统)I RAM是易失性存储器,ROM是非易失性存储器 II RAM和ROM都采用随 机存取方式进行信息访问 III RAM和ROM都可用作Cache IV RAM和 ROM都需要进行刷新仅I和n 仅n和in仅 I, H, in仅 n, in, iv61、假定用假设干个2kx4位芯片组成一个8kx8位存储器,那么地址0B1FH所在芯 片的最小地址是()(2010年原题、第三章:存储系统) 0000H 0600Hr
8、0700H 0800H62、假定变量i, f, d数据类型分别为int, float W double (int用补码表示,f loat和double分别用IEEE754单精度和双精度浮点数据格式表示),i=785, f=1.5678E3, d=1,5E100.假设在32位机器中执行以下关系表达式,那么结 果为真是()(2010年原题、第二章:运算方法和运算器)(I) i=(int) (float)I (II) f=(float) (int) f (III) f=(float) (do uble) f (IV) (d+f)-d=fr仅I和IIr仅i和m6仅n和hir仅HI和IV63、以下选项中
9、,能引起外部中断的事件是(2009年原题、第八章:输入输出系 统)出键盘输入除数为0浮点运算下溢r访存缺页64、一般机器周期的时间是根据()来规定的。主存中读取一个指令字的时间主存中读取一个数据字的时间主存中写入一个数据字的时间主存中读取一个数据字的时间65、存放微程序的控制存储器称为:高速缓冲存储器控制存储器虚拟存储器主存储器66、以下表达中正确描述的句子是:6同一个CPU周期中,可以并行执行的微操作叫相容性微操作同一个CPU周期中,可以并行执行的微操作叫相交性微操作同一个CPU周期中,可以并行执行的微操作叫相斥性微操作同一个CPU周期中,可以并行执行的微操作叫排他性微操作67、计算机操作的
10、最小时间单位是:时钟周期(计算机工作的最小时间)指令周期6 CPU周期(有的试题中选择时钟周期)微指令周期68、以下部件中不属于控制器的是:IR(指令寄存器)操作控制器厂PC(程序计数器) PSW(状态条件寄存器)69、同步控制是:只适用于CPU控制的方式只适用于外围设备控制的方式由统一时序信号控制的方式 所有指令执行时间都相同的方式70、在CPU中跟踪指令后继地址的寄存器是: 厂MAR(指针寄存器)PC r IRPSW71、采用DMA方式传递数据时,每传送一个数据就要占用一个 时间。 指令周期0时钟周期 机器周期存储周期72、某计算机处理器主频为50MHz,采用定时查询方式控制设备A的I/O
11、,查询 程序运行一次所用的时钟周期数至少为500。在设备A工作期间,为保证数据不丢 失,每秒需对其查询至少200次,那么CPU用于设备A的I/O的时间占整个CPU 时间的百分比至少是(2011年原题、第八章:输入输出系统) 0.02% 10.05% 0.20% 10.50%73、指令系统中采用不寻址方式的目的主要是()实现存储程序和程序控制 6缩短指令长度,扩大寻址空间,提高编程灵活性可以直接访问外存 提供扩展操作码的可能并降低指令译码难度74、在系统总线的数据线上,不可能传输的是(2011年原题、第六章:总线系统)指令,操作数6握手(应答)信号中断类型号75、假定不采用Cache和指令预取技
12、术,且机器处于、开中断状态,那么在以下有 关指令执行的表达中,错误的选项是(2011年原题、第八章:输入输出系统)r每个指令周期中CPU都至少访问内存一次r每个指令周期一定大于或等于一个CPU时钟周期空操作指令的指令周期中任何寄存器的内容都不会被改变(错误:会白动加1)当前程序在每条指令执行结束时都可能被外部中断打断76、以下给出的指令系统特点中,有利于实现指令流水线的是(2011年原题、第 四章:指令系统)I.指令格式规整且长度一致II、指令和数据按边界对齐存放m、只有Load/St ore指令才能对操作数进行存储访问仅 I、II仅【I、inr 仅 I、HI I、II、HI77、某机器有一个
13、标志寄存器,其中有进位/借位标志CF、零标志ZF、符号标志 SF和溢出标志OF,条件转移指令bgt (无符号整数比较大于时转移)的转移条件 是(2011年原题、第五章:中央处理器) CF+OF=1 /SF+ZF=1 /(CF+ZF)=1r /(CF+SF)=178、偏移寻址通过将某个寄存器内容与一个形式地址相加而生成有效地址。以下寻 址方式中,不、属于偏移寻址方式的是(2011年原题、第四章:指令系统)间接寻址 基址寻址 相对寻址变址寻址79、某计算机存储器按字节编址,主存地址空间大小为64MB,现用4MX8位的 RAM芯片组成32MB的主存储器,那么存储器地址寄存器MAR的位数至少是(20
14、年原题、第三章:存储系统)22 位 123 位1 25 位 G 26 位(2人26=64)80、以下各类存储器中,不采用随机存取方式的是(2011年原题、第三章:存储 系统) EPROMG CDROM(光盘,采用串行存取方式) DRAMSRAM81、以下选项中,描述浮点数操作速度指标的是(2011年原题、第二章:运算方 法和运算器)MIPS CPIr IPC 6 M FLOPS82、假设某计算机的存储系统由Cache和主存组成。某程序执行过程中访存工00 。次,其中访问Cache缺失(未命中)50次,贝ij Cache的命中率是(2009年原 题、第三章:存储系统)5%9.5%50% 95%(
15、950/1000)83、假设某系统总线在一个总线周期中并行传输4字节信息,一个总线周期占用2 个时钟周期,总线时钟频率为10MHz,那么总线带宽是(2009年原题、第六章:总 线系统)10MB/S 20MB/S40MB/S80MB/S84、相对于微程序控制器,硬布线控制器的特点是(2009年原题、第五章:中央 处理器)指令执行速度慢,指令功能的修改和扩展容易指令执行速度慢,指令功能的修改和扩展难指令执行速度快,指令功能的修改和扩展容易6指令执行速度快,指令功能的修改和扩展难85、某计算机的指令流水线由四个功能段组成,指令流经各功能段的时间(忽略各 功能段之间的缓存时间)分别为90ns、80ns
16、、70ns和60ns,那么该计算机的CP U时钟周期至少是(2009年原题、第五章:中央处理器)G 90ns80ns70ns60ns86、以下关于RISC的表达中,错误的选项是(2009年原题、第五章:中央处理器) RISC普遍采用微程序控制器RISC大多数指令在一个时钟周期内完成以上都不对6、浮点数加、减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步 骤。设浮点数的阶码和尾数均采用补码表示,且位数分别为5位和7位(均含2位 符号位)。假设有两个数X=27x29/32, Y=25x5/8,那么用浮点加法计算X+Y的 最终结果是(2009原题、第一章:计算机系统概述) 00111 11
17、0001000111 0100010 01000 00100016发生溢出7、以下选项中,能缩短程序执行时间的措施是()(2010年原题、第五章:中央 处理器)I提高CPU时钟频率,II优化数据通过结构,III对程序进行编译优化仅I和n仅I和m仅n和hi I, IL in8、以下选项中的英文缩写均为总路线标准的是()(2010年原题、第六章:总线 系统) PCI, CRT, USB, EISAISA, CPI, VESA, EISAISA, SCSI, RAM, MIPS ISA, EISA, PCI, PCI-Express9、以下给出的指令系统特点中,有利于实现指令流水线的是(2011年原
18、题、第五 章:中央处理器)I.指令格式规整且长度一致II、指令和数据按边界对齐存放III、只有Load/St ore指令才能对操作数进行存储访问仅 I、II仅 H、III仅 I 、 IIIRISC的内部通用寄存器数量相对CISC多【RISC的指令数、寻址方式和指令格式种类相对CISC少87、某机器字长16位,主存按字节编址,转移指令采用相对寻址,由两个字节组 成,第一字节为操作码字段,第二字节为相对位移量字段。假定取指令时,每取一 个字节PC自动加1。假设某转移指令所在主存地址为2000H,相对位移量字段的内 容为06H,那么该转移指令成功转移后的目标地址是(2009年原题、第四章:指令 系统
19、) 2006H 2007HG 2008H 2009H88、某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节 编址。现要用2KX8位的ROM芯片和4KX4位的RAM芯片来设计该存储器,那么 需要上述规格的ROM芯片数和RAM芯片数分别是(2009年原题、第三章:存储 系统)1, 152, 151, 30 2, 3089、浮点数加、减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步骤。设浮点数的阶码 和尾数均采用补码表示,且位数分别为5位和7位(均含2位符号位)。假设有两个数X=27 x 29/32, Y =25x5/8,那么用浮点加法计算X+Y的最终结果是(200
20、9原题、第二章:运算方法和运算器)00111 110001000111 0100010 01000 0010001G发生溢出90、在C程序中,int类型的变量x的值为T088。程序执行时,x先被存放在工6 位的寄存器R1中,然后被算术右移4位。那么此时R1中的内容以16进制表示是( )FBCOHG FFBCH OFBCH87BCH91、补码表示的8位二进制定点小数所能表示数值的范围是()- rr92、在定点小数计算机中,()的原码与补码相同.-0.511 -193、以下数中最大的是() 10000000B(128) 1250(85)1 10000110(BCD 码)55H(85)94、用某个寄
21、存器的值做操作数地址的寻址方式称为()寻址。直接间接r寄存器寄存器间接95、堆栈寻址方式中,设A为累加器,SP为堆栈指示器,MSP为SP所指示的栈 顶单元,如果进栈的操作是:(A)MSP, (SP)-l- SP,那么出栈的操作应为:(MSP)-) A, (SP)+l- SP(SP)+l- SP, (MSP)A(SP)-l-) SP, (MSP) A (MSP)-) A, (SP)-l-) SP96、变址寻址方式中,操作数的有效地址等于:基值寄存器内容加上形式地址(位移量)堆栈指示器内容加上形式地址(位移量)变址寄存器内容加上形式地址(位移量)程序记数器内容加上形式地址(位移量)97、从以下有关
22、RISC的描述中,选择最合适的答案。采用RISC技术后,计算机的体系结构又恢复到早期的比较简单的情况。%为了实现兼容,新设计的RISC,是从原来CISC系统的指令系统中挑选一局部 实现的。RISC的主要目标是减少指令数,提高指令执行效率。RISC设有乘、除法指令和浮点运算指令。98、某计算机的Cache共有16块,采用2路组相联映射方式(即每组2块)。 每个主存块大小为32字节,按字节编址。主存工29号单元所在主存块应装入到的 Cache组号是(2009原题、第三章:存储系统)099、一个C语言程序在一台32位机器上运行。程序中定义了三个变量x、y和z, 其中x和z为int型,y为short型
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 武汉 纺织 大学 组成 原理 题库
限制150内