存储器接口设计优秀PPT.ppt
《存储器接口设计优秀PPT.ppt》由会员分享,可在线阅读,更多相关《存储器接口设计优秀PPT.ppt(40页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、存储器接口设计第1页,本讲稿共40页如何设计存储如何设计存储系统?系统?引出问题引出问题第2页,本讲稿共40页主主 要要 内内 容容第3页,本讲稿共40页位扩展位扩展字扩展字扩展 字位扩展字位扩展存储器容量的扩充存储器容量的扩充 存储器的总容量通常比单个芯片容量大得多,要用多存储器的总容量通常比单个芯片容量大得多,要用多个芯片组合,进行扩充才能满足存储系统容量的要求,个芯片组合,进行扩充才能满足存储系统容量的要求,扩充方法有:扩充方法有:第4页,本讲稿共40页v适用条件:适用条件:存储器芯片的数据位数不能满足读写的基本要存储器芯片的数据位数不能满足读写的基本要求时需进行位扩展(适于求时需进行位
2、扩展(适于N 1N 1或或N 4N 4的芯的芯片)。片)。v方法:方法:将多个同字数的存储器芯片的地址、片选、读将多个同字数的存储器芯片的地址、片选、读/写端相应并联,而写端相应并联,而数据端各自连接到不同的数据端各自连接到不同的数据总线上数据总线上。容量扩充容量扩充-位扩展位扩展第5页,本讲稿共40页例例1 1:8 8片容量为片容量为1K11K1位的芯片扩充为位的芯片扩充为1K1K字节的存储器。字节的存储器。容量扩充容量扩充-位扩展位扩展第6页,本讲稿共40页v适用条件:适用条件:存储器芯片的地址空间不能满足存储器系统需存储器芯片的地址空间不能满足存储器系统需要时需进行字扩展。要时需进行字扩
3、展。v方法:方法:仅在字向扩充,而位数不变。将芯片的地址仅在字向扩充,而位数不变。将芯片的地址线、数据线、读线、数据线、读/写控制线并联,由写控制线并联,由不同的片不同的片选信号来区分各个芯片所占据的不同地址范围选信号来区分各个芯片所占据的不同地址范围。容量扩充容量扩充-字扩展字扩展第7页,本讲稿共40页例例2 2:用:用16K816K8位芯片组成位芯片组成64KB64KB存储器。存储器。容量扩充容量扩充-字扩展字扩展第8页,本讲稿共40页v适用条件:适用条件:字向和位向均不能满足要求时需进行字向和位字向和位向均不能满足要求时需进行字向和位向同时扩充。向同时扩充。v方法:方法:一个存储器系统的
4、容量为一个存储器系统的容量为MN MN,若使用,若使用L L K K存储器芯片,那么,这个存储器子系统系统存储器芯片,那么,这个存储器子系统系统共需要(共需要(M/LM/L)(N/KN/K)个存储芯片,分成)个存储芯片,分成M/LM/L组,每组组,每组N/KN/K片,组内采用位扩展法连接片,组内采用位扩展法连接(数据线连接不同数据线连接不同),组间采用字扩展法连接),组间采用字扩展法连接(片选线连接不同片选线连接不同)。容量扩充容量扩充-字位扩展字位扩展第9页,本讲稿共40页例例3 3:用:用2K42K4位的存储器芯片组成位的存储器芯片组成8K88K8位的位的RAMRAM存储器。存储器。容量扩
5、充容量扩充-字位扩展字位扩展第10页,本讲稿共40页主主 要要 内内 容容第11页,本讲稿共40页CPUCPU对存储单元的访问过程:对存储单元的访问过程:片选:选择存储器芯片。通过片选:选择存储器芯片。通过CPUCPU的高位地址的高位地址线线得到片选信号。得到片选信号。字选:再从选中的芯片中依照地址码选择相字选:再从选中的芯片中依照地址码选择相应的存储单元读写数据。由应的存储单元读写数据。由CPUCPU输出的输出的n(nn(n由由片内存储容量片内存储容量2n2n决定决定)条低位条低位地址线完成选地址线完成选择。择。存储器片选信号的产生方法存储器片选信号的产生方法第12页,本讲稿共40页片选方法
6、:片选方法:线选法线选法全译码法全译码法部分译码法部分译码法存储器片选信号的产生方法存储器片选信号的产生方法第13页,本讲稿共40页片选方法线选法片选方法线选法 方法:方法:用地址总线的高位地址中的某一位用地址总线的高位地址中的某一位直接作为存储器芯片的片选信号直接作为存储器芯片的片选信号CSCS#,用地址线的低位实现对芯片的片内单元用地址线的低位实现对芯片的片内单元的选择的选择(字选字选)。第14页,本讲稿共40页片选方法线选法片选方法线选法 例例4 4:A14A12A0A13(1)2764(2)2764 CSCS第15页,本讲稿共40页片选方法线选法片选方法线选法 A14A12A0A13(
7、1)2764(2)2764 CSCS芯片A19 A15A14 A13A12A0一个可用地址121 00 1全0全1全0全104000H05FFFH02000H03FFFH第16页,本讲稿共40页片选方法线选法片选方法线选法 v优点优点:电路简单,选择芯片不需外加逻辑电电路简单,选择芯片不需外加逻辑电路。路。v缺点缺点:不能充分利用系统的存储器空间,每个芯不能充分利用系统的存储器空间,每个芯片所占的地址空间把整个地址空间分成了相互片所占的地址空间把整个地址空间分成了相互隔离的区段,即地址空间不连续。同时,每个隔离的区段,即地址空间不连续。同时,每个存储单元具有多个地址,造成地址重叠现象。存储单元
8、具有多个地址,造成地址重叠现象。适用于存储容量较小的简单微机系统或不需要扩充内存空间的系统。第17页,本讲稿共40页片选方法全译码法片选方法全译码法 方法:方法:将系统地址总线中将系统地址总线中除片内地址以外的除片内地址以外的全部高位地址接到地址译码器的输入端参全部高位地址接到地址译码器的输入端参加译码,把译码器的输出信号作为各芯片加译码,把译码器的输出信号作为各芯片的片选信号的片选信号,将它们分别接到存储器芯片,将它们分别接到存储器芯片的片选端,以实现片选。的片选端,以实现片选。第18页,本讲稿共40页例例5 5:A15 A14A13A16CBAE3138 2764A19A18A17A12A
9、0CEY6E2E1IO/M片选方法全译码法片选方法全译码法 第19页,本讲稿共40页片选方法全译码法片选方法全译码法 v优点优点:可以使每片可以使每片(或组或组)芯片的地址范围不芯片的地址范围不仅是唯一的,而且是连续的,不会产生地址仅是唯一的,而且是连续的,不会产生地址重叠现象。重叠现象。v缺点缺点:对译码电路要求较高。对译码电路要求较高。适用于存储器芯片较多的系统。第20页,本讲稿共40页片选方法部分译码法片选方法部分译码法 方法:方法:将高位地址线中某几位将高位地址线中某几位(不是全部高位不是全部高位)地址经过译码器译码,作为片选信号,地址经过译码器译码,作为片选信号,仍用地址线低位部分直
10、接连到存储器芯片仍用地址线低位部分直接连到存储器芯片的地址输入端实现片内寻址。的地址输入端实现片内寻址。第21页,本讲稿共40页例例6 6:片选方法部分译码法片选方法部分译码法 138A17 A16A11A0A14 A13A12(4)(3)(2)(1)2732273227322732CBAE3E2E1IO/MCECECECEY0Y1Y2Y3第22页,本讲稿共40页片选方法部分译码法片选方法部分译码法 v线选法和全译码法的混合方式线选法和全译码法的混合方式v存在地址重叠问题存在地址重叠问题第23页,本讲稿共40页全译码全译码线选法线选法译码电路要求高译码电路要求高;地址范围唯一,连续不重叠地址范
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 存储器 接口 设计 优秀 PPT
限制150内