的中断系统及定时计数器.ppt





《的中断系统及定时计数器.ppt》由会员分享,可在线阅读,更多相关《的中断系统及定时计数器.ppt(43页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、的中断系统及定时计数器 Still waters run deep.流静水深流静水深,人静心深人静心深 Where there is life,there is hope。有生命必有希望。有生命必有希望5.1 80C51的中断系的中断系统统 5.1.1 80C515.1.1 80C51的中断系的中断系统结统结构构 一、中断的概念一、中断的概念 计计算机具有算机具有实时处实时处理能力,能理能力,能对对外界外界发发生的事件生的事件进进行及行及时处时处理理,这这是依靠它是依靠它们们的中断系的中断系统统来来实现实现的。的。CPU CPU在在处处理某一事件理某一事件A A时时,发发生了另一事件生了另一事
2、件B B请请求求CPUCPU迅速去迅速去处处理(理(中断中断发发生生););CPUCPU暂时暂时中断当前的工作,中断当前的工作,转转去去处处理事件理事件B B(中断响中断响应应和中断服和中断服务务);待);待CPUCPU将事将事件件B B处处理完理完毕毕后,再回到原来事件后,再回到原来事件A A被中断的地方被中断的地方继续继续处处理事件理事件A A(中断返回中断返回),),这这一一过过程称程称为为中断中断 。2引起引起CPU中断的根源,称为中断源。中断源向中断的根源,称为中断源。中断源向CPU提出提出的中断请求。的中断请求。CPU暂时中断原来的事务暂时中断原来的事务A,转去处理事件,转去处理事
3、件B。对事件对事件B处理完毕后,再回到原来被中断的地方(即断点),处理完毕后,再回到原来被中断的地方(即断点),称为中断返回。实现上述中断功能的部件称为中断系统称为中断返回。实现上述中断功能的部件称为中断系统(中断机构)。(中断机构)。3 随着计算机技术的应用,人们发现中断技随着计算机技术的应用,人们发现中断技术不仅解决了快速主机与慢速术不仅解决了快速主机与慢速I/O设备的数据设备的数据传送问题,而且还具有如下优点:传送问题,而且还具有如下优点:n分时操作分时操作。CPU可以分时为多个可以分时为多个I/O设备服设备服务,提高了计算机的利用率;务,提高了计算机的利用率;n实时响应实时响应。CPU
4、能够及时处理应用系统的能够及时处理应用系统的随机事件,系统的实时性大大增强;随机事件,系统的实时性大大增强;n可靠性高可靠性高。CPU具有处理设备故障及掉电具有处理设备故障及掉电等突发性事件的能力,从而使系统可靠性提等突发性事件的能力,从而使系统可靠性提高。高。4二、二、80C51中断系统的结构中断系统的结构 80C51的中断系统有的中断系统有5个中断源,个中断源,2个优先个优先级,可实现二级中断嵌套级,可实现二级中断嵌套。55.1.2 80C515.1.2 80C51的中断源的中断源 一、中断源一、中断源1、(P3.2)。可由)。可由IT0(TCON.0)选择其为低电平有效选择其为低电平有效
5、还是下降沿有效。当还是下降沿有效。当CPU检测到检测到P3.2引脚上出现有效的中引脚上出现有效的中断信号时,中断标志断信号时,中断标志IE0(TCON.1)置置1,向,向CPU申请中断。申请中断。2、(P3.3)。可由)。可由IT1(TCON.2)选择其为低电平有效选择其为低电平有效还是下降沿有效。当还是下降沿有效。当CPU检测到检测到P3.3引脚上出现有效的中引脚上出现有效的中断信号时,中断标志断信号时,中断标志IE1(TCON.3)置置1,向向CPU申请中断。申请中断。3、TF0(TCON.5),片内定时),片内定时/计数器计数器T0溢出中断请求标溢出中断请求标志。当定时志。当定时/计数器
6、计数器T0发生溢出时,置位发生溢出时,置位TF0,并向,并向CPU申申请中断。请中断。4、TF1(TCON.7),片内定时),片内定时/计数器计数器T1溢出中断请求标溢出中断请求标志。当定时志。当定时/计数器计数器T1发生溢出时,置位发生溢出时,置位TF1,并向,并向CPU申申请中断。请中断。5、RI(SCON.0)或)或TI(SCON.1),串行口中断请求标志。),串行口中断请求标志。当串行口接收完一帧串行数据时置位当串行口接收完一帧串行数据时置位RI或当串行口发送完一或当串行口发送完一帧串行数据时置位帧串行数据时置位TI,向,向CPU申请中断。申请中断。6二、中断请求标志二、中断请求标志1
7、、TCON的中断标志的中断标志IT0(TCON.0),外部中断),外部中断0触发方式控制位。触发方式控制位。当当IT0=0时,为电平触发方式。时,为电平触发方式。当当IT0=1时,为边沿触发方式(下降沿有效)。时,为边沿触发方式(下降沿有效)。IE0(TCON.1),外部中断),外部中断0中断请求标志位。中断请求标志位。IT1(TCON.2),外部中断),外部中断1触发方式控制位。触发方式控制位。IE1(TCON.3),外部中断),外部中断1中断请求标志位。中断请求标志位。TF0(TCON.5),定时),定时/计数器计数器T0溢出中断请求标志位。溢出中断请求标志位。TF1(TCON.7),定时
8、),定时/计数器计数器T1溢出中断请求标志位。溢出中断请求标志位。72、SCON的中断标志的中断标志nRI(SCON.0),串行口接收中断标志位。当允),串行口接收中断标志位。当允许串行口接收数据时,每接收完一个串行帧,由许串行口接收数据时,每接收完一个串行帧,由硬件置位硬件置位RI。同样,。同样,RI必须由软件清除。必须由软件清除。nTI(SCON.1),串行口发送中断标志位。当),串行口发送中断标志位。当CPU将一个发送数据写入串行口发送缓冲器时,将一个发送数据写入串行口发送缓冲器时,就启动了发送过程。每发送完一个串行帧,由硬就启动了发送过程。每发送完一个串行帧,由硬件置位件置位TI。CP
9、U响应中断时,不能自动清除响应中断时,不能自动清除TI,TI必须由软件清除。必须由软件清除。8一、中断允许控制一、中断允许控制 CPU对中断系统所有中断以及某个中断源的开放和屏蔽是对中断系统所有中断以及某个中断源的开放和屏蔽是由中断允许寄存器由中断允许寄存器IE控制的。控制的。5.1.3 80C515.1.3 80C51中断的控制中断的控制 nEX0(IE.0),外部中断,外部中断0允许位;允许位;nET0(IE.1),定时,定时/计数器计数器T0中断允许位;中断允许位;nEX1(IE.2),外部中断,外部中断0允许位;允许位;nET1(IE.3),定时,定时/计数器计数器T1中断允许位;中断
10、允许位;nES(IE.4),串行口中断允许位;,串行口中断允许位;nEA(IE.7),CPU中断允许(总允许)位。中断允许(总允许)位。9二、中断优先级控制二、中断优先级控制 80C51单片机有两个中断优先级,即可实现二级中断服务单片机有两个中断优先级,即可实现二级中断服务嵌套。每个中断源的中断优先级都是由中断优先级寄存器嵌套。每个中断源的中断优先级都是由中断优先级寄存器IP中中的相应位的状态来规定的的相应位的状态来规定的。nPX0(IP.0),外部中断),外部中断0优先级设定位;优先级设定位;nPT0(IP.1),定时),定时/计数器计数器T0优先级设定位;优先级设定位;nPX1(IP.2)
11、,外部中断),外部中断0优先级设定位;优先级设定位;nPT1(IP.3),定时),定时/计数器计数器T1优先级设定位;优先级设定位;nPS(IP.4),串行口优先级设定位。),串行口优先级设定位。10 同一优先级中的中断申请不止一个时,则有中同一优先级中的中断申请不止一个时,则有中断优先权排队问题。同一优先级的中断优先权排队,断优先权排队问题。同一优先级的中断优先权排队,由中断系统硬件确定的自然优先级形成,其排列如由中断系统硬件确定的自然优先级形成,其排列如所示:所示:1180C51单片机的中断优先级有三条原则:单片机的中断优先级有三条原则:nCPU同时接收到几个中断时,首先响应优先级别最高同
12、时接收到几个中断时,首先响应优先级别最高的中断请求。的中断请求。n正在进行的中断过程不能被新的同级或低优先级的中正在进行的中断过程不能被新的同级或低优先级的中断请求所中断。断请求所中断。n正在进行的低优先级中断服务,能被高优先级中断请正在进行的低优先级中断服务,能被高优先级中断请求所中断。求所中断。为了实现上述后两条原则,为了实现上述后两条原则,中断系统内部设有两个中断系统内部设有两个用户不能寻址的优先级状态触发器用户不能寻址的优先级状态触发器。其中一个置。其中一个置1,表,表示正在响应高优先级的中断,它将阻断后来所有的中示正在响应高优先级的中断,它将阻断后来所有的中断请求;另一个置断请求;另
13、一个置1,表示正在响应低优先级中断,它,表示正在响应低优先级中断,它将阻断后来所有的低优先级中断请求。将阻断后来所有的低优先级中断请求。125.2 80C51单片机中断处理过程单片机中断处理过程 一、中断响应条件一、中断响应条件CPU响应中断的条件是:响应中断的条件是:n 中断源有中断请求;中断源有中断请求;n 此中断源的中断允许位为此中断源的中断允许位为1;n CPU开中断(即开中断(即EA=1)。)。同时满足时,同时满足时,CPU才有可能响应中断才有可能响应中断。5.2.1 5.2.1 中断响中断响应应条件和条件和时间时间 13 CPU执行程序过程中,在每个机器周期执行程序过程中,在每个机
14、器周期的的S5P2期间,中断系统对各个中断源进行期间,中断系统对各个中断源进行采样采样。这些采样值在下一个机器周期内按优。这些采样值在下一个机器周期内按优先级和内部顺序被依次查询。先级和内部顺序被依次查询。如果某个中断标志在上一个机器周期的如果某个中断标志在上一个机器周期的S5P2时被置成了时被置成了1,那么它将于现在的查询,那么它将于现在的查询周期中及时被发现。接着周期中及时被发现。接着CPU便执行一条便执行一条由中断系统提供的硬件由中断系统提供的硬件LCALL指令,转向指令,转向被称作中断向量的特定地址单元,进入相应被称作中断向量的特定地址单元,进入相应的中断服务程序。的中断服务程序。14
15、遇以下任一条件,硬件将受阻,不产生遇以下任一条件,硬件将受阻,不产生LCALL指令:指令:nCPU正在处理同级或高正在处理同级或高优先级中断;优先级中断;n当前查询当前查询的机器周期的机器周期不是所执行指令的最后一个机器不是所执行指令的最后一个机器周期周期。即在完成所执行指令前,不会响应中断,从而保。即在完成所执行指令前,不会响应中断,从而保证指令在执行过程中不被打断;证指令在执行过程中不被打断;n正在执行正在执行的指令为的指令为RET、RETI或任何访问或任何访问IE或或IP寄存寄存器的指令。即只有在这些指令后面至少再执行一条指令器的指令。即只有在这些指令后面至少再执行一条指令时才能接受中断
16、请求。时才能接受中断请求。若由于上述条件的阻碍中断未能得到响应,当条件消若由于上述条件的阻碍中断未能得到响应,当条件消失时该中断标志却已不再有效,那么该中断将不被响应。失时该中断标志却已不再有效,那么该中断将不被响应。就是说,中断标志曾经有效,但未获响应,查询过程在就是说,中断标志曾经有效,但未获响应,查询过程在下个机器周期将重新进行下个机器周期将重新进行。15二、中断响应时间二、中断响应时间某中断的响应时序如图:某中断的响应时序如图:n若若M1周期的周期的S5P2前某中断生效,在前某中断生效,在S5P2期间其中期间其中断请求被锁存到相应的标志位中去;断请求被锁存到相应的标志位中去;M2恰逢指
17、令的恰逢指令的最后一个机器周期,且该指令不是最后一个机器周期,且该指令不是RETI或访问或访问IE、IP的指令。于是,的指令。于是,M3和和M4便可以执行硬件便可以执行硬件LCALL指指令,令,M5周期将进入了中断服务程序。周期将进入了中断服务程序。n80C51的中断响应时间(从标志置的中断响应时间(从标志置1到进入相应的中到进入相应的中断服务),至少要断服务),至少要3个完整的机器周期。个完整的机器周期。16n将相应的优先级状态触发器置将相应的优先级状态触发器置1(以阻断(以阻断后来的同级或低级的中断请求)。后来的同级或低级的中断请求)。n执行一条硬件执行一条硬件LCALL指令,即把程序计指
18、令,即把程序计数器数器PC的内容压入堆栈保存,再将相应的的内容压入堆栈保存,再将相应的中断服务程序的入口地址送入中断服务程序的入口地址送入PC。n执行中断服务程序。执行中断服务程序。中断响应过程的前两步是由中断系统内部中断响应过程的前两步是由中断系统内部自动完成的,而中断服务程序则要由用户自动完成的,而中断服务程序则要由用户编写程序来完成。编写程序来完成。5.2.2 5.2.2 中断响中断响应过应过程程 17 5.2.3 5.2.3 中断返回中断返回RETI指令的具体功能是:指令的具体功能是:n将中断响应时压入堆栈保存的断点地址从栈将中断响应时压入堆栈保存的断点地址从栈顶弹出送回顶弹出送回PC
19、,CPU从原来中断的地方继续从原来中断的地方继续执行程序;执行程序;n 将相应中断优先级状态触发器清将相应中断优先级状态触发器清0,通知中,通知中断系统,中断服务程序已执行完毕。断系统,中断服务程序已执行完毕。注意,不能用注意,不能用RET指令代替指令代替RETI指令。在中指令。在中断服务程序中断服务程序中PUSH指令与指令与POP指令必须成对指令必须成对使用,否则不能正确返回断点使用,否则不能正确返回断点 。18 若外部中断定义为电平触发方式若外部中断定义为电平触发方式,中断标志位的,中断标志位的状态随状态随CPU在每个机器周期采样到的外部中断输入在每个机器周期采样到的外部中断输入引脚的电平
20、变化而变化,这样能提高引脚的电平变化而变化,这样能提高CPU对外部中对外部中断请求的响应速度。但外部中断源若有请求,必须断请求的响应速度。但外部中断源若有请求,必须把有效的把有效的低电平保持到请求获得响应时为止低电平保持到请求获得响应时为止,不然,不然就会漏掉;就会漏掉;而在中断服务程序结束之前,中断源又而在中断服务程序结束之前,中断源又必须撤消其有效的低电平必须撤消其有效的低电平,否则中断返回之后将再,否则中断返回之后将再次产生中断。次产生中断。电平触发方式适合于外部中断输入以低电平输入且电平触发方式适合于外部中断输入以低电平输入且中断服务程序能清除外部中断请求源的情况。例如,中断服务程序能
21、清除外部中断请求源的情况。例如,并行接口芯片并行接口芯片8255的中断请求线在接受读或写操的中断请求线在接受读或写操作后即被复位,因此,以其去请求电平触发方式的作后即被复位,因此,以其去请求电平触发方式的中断比较方便。中断比较方便。19 若外部中断定义为边沿触发方式若外部中断定义为边沿触发方式,在相继连续的两,在相继连续的两次采样中,一个周期采样到外部中断输入为高电平,次采样中,一个周期采样到外部中断输入为高电平,下一个周期采样到为低电平,则在下一个周期采样到为低电平,则在IE0或或IE1中将锁存中将锁存一个逻辑一个逻辑1。即便是。即便是CPU暂时不能响应,中断申请标暂时不能响应,中断申请标志
22、也不会丢失,直到志也不会丢失,直到CPU响应此中断时才清零。这样,响应此中断时才清零。这样,为保证下降沿能被可靠地采样到,为保证下降沿能被可靠地采样到,外中断引脚上的高外中断引脚上的高低电平(负脉冲的宽度)均至少要保持一个机器周期低电平(负脉冲的宽度)均至少要保持一个机器周期(若晶振为(若晶振为12MHz时,为时,为1微秒)。微秒)。边沿触发方式适合于以负脉冲形式输入的外部中断边沿触发方式适合于以负脉冲形式输入的外部中断请求,如请求,如ADC0809的转换结束标志信号的转换结束标志信号EOC为正脉为正脉冲,经反相后就可以作为冲,经反相后就可以作为80C51的中断输入。的中断输入。205.2.4
23、 5.2.4 中断程序中断程序举举例例 21 ORG 0000HSTART:LJMP MAIN ;跳转到主程序;跳转到主程序 ORG 0003H LJMP INTO ;转向中断服务程序;转向中断服务程序 ORG 0030H ;主程序;主程序 MAIN:CLR IT0 ;设为电平触发方式;设为电平触发方式 SETB EA ;CPU开放中断开放中断 SETB EX0 ;允许中断;允许中断 MOV DPTR,#1000H;设置数据区地址指针;设置数据区地址指针 ORG 0200H ;中断服务程序;中断服务程序 INT0:PUSH PSW ;保护现场;保护现场 PUSH ACC CLR P3.0 ;由
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 中断 系统 定时 计数器

限制150内