《计算机组成原理》典型例题讲解.doc
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《《计算机组成原理》典型例题讲解.doc》由会员分享,可在线阅读,更多相关《《计算机组成原理》典型例题讲解.doc(13页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、分析设计计算:1.CPU结构如图1所示,其中有一个累加寄存器AC,一个状态条件寄存器,各部分之间的连线表示数据通路,箭头表示信息传送方向。(1) 标明图中四个寄存器的名称。(2) 简述指令从主存取到控制器的数据通路。(3) 简述数据在运算器和主存之间进行存 / 取访问的数据通路。 图1解:(1) a为数据缓冲寄存器 DR ,b为指令寄存器 IR ,c为主存地址寄存器,d为程序计数器PC。(2) 主存 M 缓冲寄存器 DR 指令寄存器 IR 操作控制器。(3) 存贮器读 :M 缓冲寄存器DR ALU AC存贮器写 :AC 缓冲寄存器DR M2. 某机器中,配有一个ROM芯片,地址空间0000H3
2、FFFH。现在再用几个16K8的芯片构成一个32K8的RAM区域,使其地址空间为8000HFFFFH。假设此RAM芯片有/CS和/WE信号控制端。CPU地址总线为A15A0,数据总线为D7D0,控制信号为R/W,MREQ(存储器请求),当且仅当MREQ和R/W同时有效时,CPU才能对有存储器进行读(或写)。(1)满足已知条件的存储器,画出地址码方案。(2)画出此CPU与上述ROM芯片和RAM芯片的连接图。解:存储器地址空间分布如图1所示,分三组,每组16K8位。由此可得存储器方案要点如下:(1) 用两片16K*8 RAM芯片位进行串联连接,构成32K*8的RAM区域。片内地址 :A0 A13
3、,片选地址为:A14A15;(2) 译码使用2 :4 译码器;(3) 用 /MREQ 作为2 :4译码器使能控制端,该信号低电平(有效)时,译码器工作。(4) CPU的R / /W信 号与RAM的/WE端连接,当R / W = 1时存储器执行读操作, 当R / W = 0时,存储器执行写操作。如图1ROM16K*8空RAM16K*8RAM16K*800003FFF 8000FFFF图1CPU与芯片连接如图2: 图23. 某机器中,已知配有一个地址空间为(00001FFF)16的ROM区域,现在用一个SRAM芯片(8K8位)形成一个16K16位的ROM区域,起始地址为(2000)16 。假设SR
4、AM芯片有/CS和/WE控制端,CPU地址总线A15A0 ,数据总线为D15D0 ,控制信号为R / /W(读 / 写),/MREQ(当存储器读或写时,该信号指示地址总线上的地址是有效的)。要求:(1) 满足已知条件的存储器,画出地址码方案。(2) 画出ROM与RAM同CPU连接图。解 :存储器地址空间分布如图1所示,分三组,每组8K16位。由此可得存储器方案要点如下:(5) 组内地址 :A12 A0 (A0为低位);(6) 组号译码使用2 :4 译码器;(7) RAM1 ,RAM 2 各用两片SRAM芯片位进行并联连接,其中一片组成高8位,另一片组成低8位。(8) 用 /MREQ 作为2 :
5、4译码器使能控制端,该信号低电平(有效)时,译码器工作。(9) CPU的R / /W信 号与SRAM的/WE端连接,当R / W = 1时存储器执行读操作, 当R / W = 0时,存储器执行写操作。如图2 图1 图24. 参见下图数据通路,画出数据指令“STA R1,(R2)”的指令周期流程图,其含义是将寄存器R1的内容传送至(R2)为地址的存贮单元中。标出各微操作信号序列。解: PCAR MDR DRIR DRM R1DR R2ARPCO ,G ,ARiR / /W = 1 (读)R1O , G , DRiDRO ,G ,IRiR2O ,G ,ARiR / /W = 0 (写) 5. 用1
6、6K1位的动态RAM芯片构成64K8位的存储器,要求: (1)画出该存储器组成的逻辑框图 (2)设存储器的读写周期均为0.5s,CPU在1s 内至少要访问内存一次。试问采用那种刷新方式比较合理?两次刷新的最大时间间隔是多少?对全部存储单元刷新一遍所需的实际刷新时间是多少?解:(1)根据题意,存储器总容量为64KB,故地址线总需16位。现使用16K1位的DRAM芯片,共需32片。芯片本身地址线占14位,所以采用位并联与地址串联相结合的方法来组成整个存储器 ,其组成逻辑框图如图所示,其中使用一片2:4译码器(2) 根据已知条件,CPU在1s内至少需要访存一次,所以整个存储器的平均读/写周期与单个存
7、储器片的读/写周期相差不多,应采用异步式刷新方式比较合理。DRAM存储器来讲,两次刷新的最大时间间隔是2ms. DRAM芯片读/写周期为0.5s。假定16K1位的RAM芯片由128128矩阵存储元构成,刷新时只对128行进行异步式刷新,则刷新间隔为2ms/128 =15.6s,可取刷新信号周期为15s . 6.某16位机运算器框图如图所示,其中ALU为加法器,SA,SB为锁存器,4个通用寄存器的读/写控制符号如下表所示:(1) 请设计微指令格式(具体考虑控制字段,顺序控制字段只画框图)(2) “ADD R0,R1”指令完成(R0) + (R1) R1的操作,画出微程序流程图.解:(1)微指令格
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机组成原理 计算机 组成 原理 典型 例题 讲解
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内