DA和AD转换电路图.ppt
《DA和AD转换电路图.ppt》由会员分享,可在线阅读,更多相关《DA和AD转换电路图.ppt(92页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第第1111章章 MCS-51 MCS-51与与D/AD/A转换器、转换器、A/DA/D转换转换 器的接口器的接口 非电物理量非电物理量(温度、压力、流量、速度等),须(温度、压力、流量、速度等),须经经传感器传感器转换成模拟电信号(电压或电流),必须转转换成模拟电信号(电压或电流),必须转换成数字量,才能在单片机中处理。换成数字量,才能在单片机中处理。A/D A/D转换器转换器(ADCADC):模拟量模拟量数字量的器件数字量的器件,D/A D/A转换器转换器(DACDAC):数字量数字量模拟量的器件模拟量的器件。数字量,也常常需要转换为模拟信号。数字量,也常常需要转换为模拟信号。只需只需合理
2、选用商品化合理选用商品化的大规模的大规模ADCADC、DACDAC芯片,芯片,了了解引脚及功能以及与单片机的接口设计。解引脚及功能以及与单片机的接口设计。11.1 11.1 MCS-51MCS-51与与DACDAC的接口的接口11.1.1 D/A11.1.1 D/A转换器概述转换器概述1.1.概述概述 输入:输入:数字量,数字量,输出:输出:模拟量。模拟量。转换过程:转换过程:送到送到DACDAC的各位二进制数按其权的大小的各位二进制数按其权的大小转换为相应的模拟分量,再把各模拟分量叠加,其和转换为相应的模拟分量,再把各模拟分量叠加,其和就是就是D/AD/A转换的结果。转换的结果。使用使用D/
3、AD/A转换器时,要注意区分转换器时,要注意区分:*D/A*D/A转换器的输出形式转换器的输出形式;*内部是否带有锁存器。内部是否带有锁存器。(1)(1)输出形式输出形式 两种输出形式两种输出形式:电压输出电压输出形式与形式与电流输出电流输出形式。形式。电流输出的电流输出的D/AD/A转换器,如需模拟电压输出,可在其转换器,如需模拟电压输出,可在其输出端加一个输出端加一个I-VI-V转换转换电路。电路。(2 2)D/AD/A转换器内部是否带有锁存器转换器内部是否带有锁存器 D/A D/A转换需要一定时间,这段时间内转换需要一定时间,这段时间内输入端的数字输入端的数字量应稳定,量应稳定,为此应在
4、数字量输入端之前设置锁存器,为此应在数字量输入端之前设置锁存器,以提供数据锁存功能。根据芯片内是否带有锁存器,以提供数据锁存功能。根据芯片内是否带有锁存器,可分为可分为内部无锁存器的内部无锁存器的和和内部有锁存器内部有锁存器的两类。的两类。*内部无锁存器的内部无锁存器的D/AD/A转换器转换器 可与可与P1P1、P2P2口口直接相接(因直接相接(因P1P1口和口和P2P2口的输出有锁存口的输出有锁存功能)。但与功能)。但与P0P0口口相接,需增加锁存器。相接,需增加锁存器。*内部带有锁存器的内部带有锁存器的D/AD/A转换器转换器 内部不但有锁存器,还包括地址译码电路,有的还内部不但有锁存器,
5、还包括地址译码电路,有的还有双重或多重的数据缓冲电路,可与有双重或多重的数据缓冲电路,可与MCS-51MCS-51的的P0P0口直口直接相接。接相接。2.2.主要技术指标主要技术指标(1)(1)分辨率分辨率 输入给输入给DACDAC的的单位数字量变化单位数字量变化引起的模拟量输出的引起的模拟量输出的变化,通常变化,通常定义为输出满刻度值与定义为输出满刻度值与2 2n n之比。显然,二之比。显然,二进制位数越多,分辨率越高。进制位数越多,分辨率越高。例如,例如,若满量程为若满量程为1010V V,根据定义则分辨率为根据定义则分辨率为1010V/2V/2n n。设设8 8位位D/AD/A转换,即转
6、换,即n=8n=8,分辨率为分辨率为1010V/2V/2n n=39.1mV=39.1mV,该值占满量程的该值占满量程的0.391%0.391%,用,用1 1LSBLSB表示。表示。同理:同理:1010位位 D/AD/A:1 1 LSB=9.77mV=0.1%LSB=9.77mV=0.1%满量程满量程 1212位位 D/AD/A:1 1 LSB=2.44mV=0.024%LSB=2.44mV=0.024%满量程满量程根据对根据对DACDAC分辨率的需要分辨率的需要,来选定来选定DACDAC的位数。的位数。(2)(2)建立时间建立时间 描述描述DACDAC转换快慢的参数转换快慢的参数,表明转换速
7、度。表明转换速度。定义:定义:为从输入数字量到输出达到终值误差为从输入数字量到输出达到终值误差(1/2)(1/2)LSBLSB(最低有效位最低有效位)时所需的时间。时所需的时间。电流输出时间较短电流输出时间较短,电,电压输出的,加上压输出的,加上I-VI-V转换的时间,因此建立时间要长转换的时间,因此建立时间要长一些。快速一些。快速DACDAC可达可达1 1 s s以下。以下。(3(3)精度)精度 理想情况,精度与分辨率基本一致,理想情况,精度与分辨率基本一致,位数越多位数越多精度越高。但由于电源电压、参考电压、电阻等各种精度越高。但由于电源电压、参考电压、电阻等各种因素存在着误差因素存在着误
8、差,精度与分辨率并不完全一致。精度与分辨率并不完全一致。位数相同,分辨率则相同,但相同位数的不同转位数相同,分辨率则相同,但相同位数的不同转换器精度会有所不同。换器精度会有所不同。例如例如,某型号的,某型号的8 8位位DACDAC精度为精度为0.19%0.19%,另一型号的,另一型号的8 8位位DACDAC精度为精度为0.05%0.05%。11.1.2 11.1.2 MCS-51MCS-51与与8 8位位DAC0832DAC0832的接口的接口1.1.DAC0832DAC0832芯片介绍芯片介绍(1)(1)DAC0832DAC0832的特性的特性 美国国家半导体公司产品,具有美国国家半导体公司
9、产品,具有两个输入数据寄存两个输入数据寄存器器的的8 8位位DAC,DAC,能直接与能直接与MCS-51MCS-51单片机相连。主要特性如单片机相连。主要特性如下:下:*分辨率为分辨率为8 8位位;*电流输出,电流输出,稳定时间为稳定时间为1 1 s s;*可双缓冲输入、单缓冲输入或直接数字输入;可双缓冲输入、单缓冲输入或直接数字输入;*单一电源供电(单一电源供电(+5+5+15+15V V););(2 2)DAC0832DAC0832的引脚及逻辑结构的引脚及逻辑结构引脚:引脚:DAC0832DAC0832的的逻辑结构逻辑结构:引脚功能:引脚功能:DI0DI0DI7DI7:8 8位数字信号输入
10、端位数字信号输入端CSCS*:片选端。片选端。ILEILE:数据锁存允许控制端,高电平有效。数据锁存允许控制端,高电平有效。WR1WR1*:输入寄存器写选通控制端。当输入寄存器写选通控制端。当CSCS*=0=0、ILE=1ILE=1、WR1 WR1*=0=0时,数据信号被锁存时,数据信号被锁存在在输入寄存器中。输入寄存器中。XFERXFER*:数据传送控制。数据传送控制。WR2WR2*:DACDAC寄存器写选通控制端。当寄存器写选通控制端。当XFERXFER*=0=0,WR2WR2*=0=0 时,输入寄存器状态传入时,输入寄存器状态传入DACDAC寄存器中。寄存器中。IOUTIOUT1 1:电
11、流输出电流输出1 1端,输入数字量全端,输入数字量全“1”“1”时,时,IOUTIOUT1 1最最大,大,输入数字量全为输入数字量全为“0”“0”时,时,IOUTIOUT1 1最小。最小。IOUTIOUT2 2:D/AD/A转换器电流输出转换器电流输出2 2端,端,IOUTIOUT2 2+IOUT+IOUT1 1=常数。常数。R Rfbfb:外部反馈信号输入端,外部反馈信号输入端,内部已有反馈电阻内部已有反馈电阻R Rfbfb,根据需要也可外接反馈电阻。根据需要也可外接反馈电阻。VccVcc:电源输入端,可在电源输入端,可在+5+5V V+15V+15V范围内。范围内。DGNDDGND:数字信
12、号地。数字信号地。AGNDAGND:模拟信号地。模拟信号地。“8“8位输入寄存器位输入寄存器”用于存放用于存放CPUCPU送来的数字量,使输入送来的数字量,使输入 数字量得到缓冲和锁存,由数字量得到缓冲和锁存,由LE1LE1*控制;控制;“8“8位位DACDAC寄存器寄存器”存放待转换的数字量,由存放待转换的数字量,由LE2LE2*控制控制;“8“8位位D/AD/A转换电路转换电路”由由T T型电阻网络和电子开关组成,型电阻网络和电子开关组成,T T 型电阻网络输出和数字量成正比的模拟电流。型电阻网络输出和数字量成正比的模拟电流。2.2.DACDAC的应用的应用接口与接口与DACDAC的具体应
13、用有关。的具体应用有关。(1)(1)单极性电压输出单极性电压输出 单极性模拟电压输出,可采用图单极性模拟电压输出,可采用图11-511-5或图或图11-911-9所所示接线。示接线。输出电压输出电压V Voutout与与输入数字量输入数字量B B的关系的关系:V Voutout =(B/256B/256)*V*VRFERFE 式中,式中,B=b72B=b727 7+b62+b626 6+b12+b121 1+b02+b020 0;B B为为0 0时,时,V Voutout也为也为0 0,输入数字量为,输入数字量为255255时,时,V Voutout为为最大值最大值,单极性。单极性。(2 2)
14、双极性电压输出)双极性电压输出 双极性电压输出,采用图双极性电压输出,采用图11-311-3接线:接线:V Voutout=(B B128128)*(V VREFREF/128/128)由上式,在由上式,在选选用用+V VREFREF时,(时,(1 1)若输入数字量)若输入数字量b7b71 1,则则V Voutout为正;(为正;(2 2)若输入数字量)若输入数字量b7b70 0,则则V Voutout为负。为负。在选用在选用-V VREFREF时,时,V Voutout与与+V VREFREF时极性相反。时极性相反。(3 3)DACDAC用作程控放大器用作程控放大器DACDAC还可作程控放大
15、器,见图还可作程控放大器,见图11-411-4。DACDAC的输出和输入之间的关系的输出和输入之间的关系:V Voutout=-V Vinin*(256/B*(256/B)256/256/B B看作看作放大倍数放大倍数。但输入数字量。但输入数字量B B不得为不得为“0”“0”。3.3.MCS-51MCS-51与与DAC0832DAC0832的接口电路的接口电路(1)(1)单缓冲方式单缓冲方式 DAC0832DAC0832的两个数据缓冲器有的两个数据缓冲器有一个处于直通方式一个处于直通方式,另一个处于受控的锁存方式。另一个处于受控的锁存方式。在不在不要求多路输出同步要求多路输出同步的情况下,可采
16、用单缓冲方的情况下,可采用单缓冲方式。式。单缓冲方式的接口如图单缓冲方式的接口如图11-5:11-5:由图由图11-211-2,WR2WR2*和和XFERXFER*接地,故接地,故DAC0832DAC0832的的“8“8位位DACDAC寄存器寄存器”(图(图11-211-2)处于处于直通方式直通方式。“8“8位输入寄位输入寄存器存器”受受CSCS*和和WR1WR1*端控制端控制,且由译码器输出端,且由译码器输出端FEHFEH送来送来(也可由(也可由P2P2口的某一根口线来控制)。因此,口的某一根口线来控制)。因此,80318031执执行如下两条指令就可在行如下两条指令就可在WR1WR1*和和C
17、SCS*上产生低电平信号,上产生低电平信号,使使08320832接收接收80318031送来的数字量。送来的数字量。MOVMOVR0R0,#0FEH#0FEH ;DACDAC地址地址FEHFEHR0 R0 MOVX R0MOVX R0,A A ;WRWR*和译码器和译码器FEHFEH输出端有效输出端有效现说明现说明DAC0832DAC0832单缓冲方式的应用。单缓冲方式的应用。例例11-111-1 DAC0832DAC0832用作波形发生器。分别写出产生用作波形发生器。分别写出产生锯锯齿波、三角波齿波、三角波和和矩形波矩形波的程序。的程序。(1)(1)锯齿波的产生锯齿波的产生 ORG 2000
18、HORG 2000HSTART:MOV R0START:MOV R0,#0FEH#0FEH;DACDAC地址地址FEHFEH R0 R0MOV AMOV A,#00H#00H;数字量数字量A ALOOP:MOVX R0LOOP:MOVX R0,A A;数字量数字量D/AD/A转换器转换器INC A INC A;数字量逐次加数字量逐次加1 1SJMP LOOPSJMP LOOP 输入数字量从输入数字量从0 0开始,逐次加开始,逐次加1 1,为为FFHFFH时,加时,加1 1则则清清0 0,模拟输出又为,模拟输出又为0 0,然后又循环,输出锯齿波,如,然后又循环,输出锯齿波,如图图11-611-6
19、。每一上升斜边分每一上升斜边分256256个小台阶,每个小台阶暂留个小台阶,每个小台阶暂留时间为执行后三条指令所需要的时间时间为执行后三条指令所需要的时间。(2)(2)三角波的产生三角波的产生ORG 2000HORG 2000HSTART:MOV R0START:MOV R0,#0FEH#0FEHMOV AMOV A,#00H#00HUP:MOVXUP:MOVXR0R0,A A ;三角波上升边三角波上升边INC AINC AJNZ UPJNZ UPDOWN:DOWN:DEC A DEC A;A=0A=0时再减时再减1 1又为又为FFHFFHMOVX R0MOVX R0,A AJNZ DOWNJ
20、NZ DOWN ;三角波下降边三角波下降边SJMP UPSJMP UP(3)(3)矩形波的产生矩形波的产生 ORG 2000HORG 2000HSTART:START:MOV R0MOV R0,#0FEH#0FEHLOOP:LOOP:MOV AMOV A,#data1#data1MOVX R0MOVX R0,A A;置矩形波上限电平置矩形波上限电平LCALL DELAY1LCALL DELAY1;调用高电平延时程序调用高电平延时程序MOV AMOV A,#data2#data2MOVX R0MOVX R0,A A;置矩形波下限电平置矩形波下限电平LCALL DELAY2LCALL DELAY2
21、;调用低电平延时程序调用低电平延时程序SJMP LOOPSJMP LOOP;重复进行下一个周期重复进行下一个周期 DELAY1 DELAY1、DELAY2DELAY2为两个延时程序,决定矩形波高、为两个延时程序,决定矩形波高、低电平时的持续低电平时的持续时间时间。频率也可采用延时长短来改变。频率也可采用延时长短来改变。(2 2)双缓冲方式)双缓冲方式 多路多路同步输出,必须采用双缓冲同步方式同步输出,必须采用双缓冲同步方式。接口电。接口电路如图路如图11-911-9:1 1#DAC0832DAC0832因和译码器因和译码器FDHFDH相连,占有两个相连,占有两个端口地址端口地址FDHFDH和和
22、FFHFFH。2 2#DAC0832DAC0832的两个的两个端口地址端口地址为为FEHFEH和和FFHFFH。其中,其中,FDHFDH和和FEHFEH分别为分别为1 1#和和2 2#DAC0832DAC0832的数字量输入控制端口地的数字量输入控制端口地址,而址,而FFHFFH为启动为启动D/AD/A转换的端口地址。转换的端口地址。图图11-911-9中中DACDAC输出的输出的V VX X和和V VY Y信号要同步,控制信号要同步,控制X X-Y Y绘绘图仪绘制的曲线光滑,否则绘制的图仪绘制的曲线光滑,否则绘制的曲线是阶梯状曲线是阶梯状。控。控制程序如下:制程序如下:例例11-211-2
23、内部内部RAMRAM中两个长度为中两个长度为2020的数据块,起始地的数据块,起始地址为分别为址为分别为addr1addr1和和addr2addr2,编写能把编写能把addr1addr1和和addrr2addrr2中中数据数据从从1 1#和和2 2#DAC0832DAC0832同步输出同步输出的程的程序。序。addr1addr1和和addr2addr2中的数据,为绘制曲线的中的数据,为绘制曲线的X X、Y Y坐标点。坐标点。DAC0832DAC0832各端口地址:各端口地址:FDH:FDH:1 1#DAC0832DAC0832数字量输入控制端口数字量输入控制端口FEH:FEH:2 2#DAC0
24、832DAC0832数字量输入控制端口数字量输入控制端口FFH:FFH:1 1#和和2 2#DAC0832DAC0832启动启动D/AD/A转换端口转换端口 工作寄存器工作寄存器0 0区的区的R1R1指向指向addr1addr1;1 1区的区的R1R1指向指向addr2addr2;0 0区的区的R2R2存放数据块长度;存放数据块长度;0 0区和区和1 1区的区的R0R0指向指向DACDAC端端口地址。程序为:口地址。程序为:ORG 2000HORG 2000Haddr1 DATA 20H addr1 DATA 20H;定义存储单元定义存储单元addr2 DATA 40H addr2 DATA
25、40H;定义存储单元定义存储单元DTOUT:MOV R1DTOUT:MOV R1,#addr1#addr1;0 0区区R1R1指向指向addr1addr1MOV R2MOV R2,#20#20 ;数据块长度送数据块长度送0 0区区R2R2SETB RS0SETB RS0 ;切换到工作寄存器切换到工作寄存器1 1区区MOV R1MOV R1,#addr2#addr2;1 1区区R1R1指向指向addr2addr2CLR RS0 CLR RS0 ;返回返回0 0区区NEXT:MOV R0NEXT:MOV R0,#0FDH#0FDH ;0 0区区R0R0指向指向1 1#DAC0832DAC0832数
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- DA AD 转换 电路图
限制150内