北京科技大学电子技术试验 实验-9__门电路与组合逻辑电路的分析与设计.ppt
《北京科技大学电子技术试验 实验-9__门电路与组合逻辑电路的分析与设计.ppt》由会员分享,可在线阅读,更多相关《北京科技大学电子技术试验 实验-9__门电路与组合逻辑电路的分析与设计.ppt(14页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、实验九实验九门电路与组合逻辑电路门电路与组合逻辑电路的分析与设计的分析与设计实验目的实验目的确认芯片的管脚号。确认芯片的管脚号。掌握掌握TTL与非门、异或门、与或非门的逻与非门、异或门、与或非门的逻辑功能。辑功能。学习设计与构成组合逻辑电路的方法。学习设计与构成组合逻辑电路的方法。学会使用数字实验箱。学会使用数字实验箱。实验设备实验设备5V0V测试测试TTL双输入四与非门双输入四与非门74LS00逻辑功能逻辑功能测试测试TTL双输入四异或门双输入四异或门74LS86逻辑功能逻辑功能测试测试TTL与或非门与或非门74LS55逻辑功能逻辑功能试用给定芯片构成一位二进制全加器试用给定芯片构成一位二进
2、制全加器试用试用74LS55和和74LS00构成三人表决器(选作)构成三人表决器(选作)实验内容实验内容1、测试、测试TTL双输入四与非门双输入四与非门74LS00的逻辑功能的逻辑功能“与非门与非门”可直接当可直接当“非门非门”用用2、测试、测试TTL双输入四异或门双输入四异或门74LS86的逻辑功能的逻辑功能 3测试测试TTL与或非门与或非门74LS55的逻辑功能的逻辑功能4、用给定的、用给定的74LS00、74LS86、74LS55三种芯片构成一位二进制全加器三种芯片构成一位二进制全加器4、用给定的、用给定的74LS00、74LS86、74LS55三种芯片构成一位二进制全加器三种芯片构成一
3、位二进制全加器 A BCI接线图接线图K1 K2K3GNDS74LS0074LS5574LS86CO+5V+5V0VK1K2K374LS5574LS00K2K1K3F三人表决电路(55,00)注意事项注意事项正确选择集成电路的型号,不要将集正确选择集成电路的型号,不要将集成芯片的电源端接反。成芯片的电源端接反。输出端不能与逻辑开关(输出端不能与逻辑开关(K)连接,)连接,更不能直接接到电源上,否则集成芯更不能直接接到电源上,否则集成芯片会烧坏片会烧坏!总结报告要求总结报告要求总结总结“与非与非”门、门、“异或异或”门、门、“与与或非或非”门电路的特点。门电路的特点。总结用小规模集成电路设计组合电路总结用小规模集成电路设计组合电路的方法。的方法。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 北京科技大学电子技术试验 实验-9_门电路与组合逻辑电路的分析与设计 北京科技大学 电子技术 试验 实验 _ 门电路 组合 逻辑电路 分析 设计
限制150内