高速AD转换器.doc
《高速AD转换器.doc》由会员分享,可在线阅读,更多相关《高速AD转换器.doc(42页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、毕业设计论文 高速AD转换器系统设计Design of High Speed AD Converter System黄凌强吉林建筑科技学院2019年6月毕业设计论文高速AD转换器系统设计Design of High Speed AD Converter System学 生: 黄凌强指 导 教 师: 韩丽英(教授)专 业: 电子信息工程学 号: 150230134所 在 单 位: 电气信息工程学院答 辩 日 期: 2019年6月毕业设计(论文)原创承诺书1本人承诺:所呈交的毕业设计(论文)智能数显热能表系统的设计,是认真学习理解学校的电气信息工程学院毕业设计写作规范后,在教师的指导下,保质保量独
2、立地完成了任务书中规定的内容,不弄虚作假,不抄袭别人的工作内容。2本人在毕业设计(论文)中引用他人的观点和研究成果,均在文中加以注释或以参考文献形式列出,对本文的研究工作做出重要贡献的个人和集体均已在文中注明。3在毕业设计(论文)中对侵犯任何方面知识产权的行为,由本人承担相应的法律责任。4本人完全了解学校关于保存、使用毕业设计(论文)的规定,即:按照学校要求提交论文和相关材料的印刷本和电子版本;同意学校保留毕业设计(论文)的复印件和电子版本,允许被查阅和借阅;学校可以采用影印、缩印或其他复制手段保存毕业设计(论文),可以公布其中的全部或部分内容。以上承诺的法律结果将完全由本人承担!作 者 签
3、名: 2019年 月 目 录摘 要IABSTRACTII第1章 绪 论31.1 课题研究目的及意义31.2 国内外发展及趋势31.3 课题研究内容3第2章 技术指标42.1 转换原理42.2 ADC的应用42.3 ADC的技术指标4第3章 转换器设计方法63.1 并行结构分析63.2 内插原理分析73.3 总体电路分析73.4 系统性能参数8第4章 系统硬件设计84.1 采样保持电路94.1.1 采样原理94.1.2 限制因素分析94.1.3 采样电路设计94.2 比较器电路94.3 内插电路104.4 量化编码电路104.5 去噪电路10第5章 系统仿真115.1 总体信号仿真145.2 静
4、态性能仿真145.2 动态性能仿真14结 论16致 谢18参考文献20附录 源程序清单22摘 要本文是关于高速AD转换器系统的设计,其在模数接口电路中有着很重要的作用,并且随着现在科技工业的发展,对其速度上的要求也是越来越高。我们知道AD转换器中速度最快的是并行结构,但是随着其转换速度的提升,所需要的比较器和电阻也会成倍的增加,同时面积和功耗会增加。本文提出了一种基于并行处理方式,通过内插的方法来降低所需要的比较器数量和面积的一种内插式转换器。并且通过相关的电路设计和仿真软件,使得所设计的转换器误差达到积分非线性低于0.235LSB,微分非线性低于0.123LSB的要求。最终实现用CMOS的工
5、艺来完成12位的100MHz的转换器的目的。关键词: AD转换器;内插;并行处理;转换速度 IIABSTRACTThe system is the design of high-speed AD converter system. The main core device is STC89C52 single chip computer. The design includes AD data acquisition, display control and main controller. In the hardware design of high-speed AD converter,
6、MCU is chosen as the core control original of the system. The specific design includes the design scheme of the high-speed AD converter conversion system, the types and types of MCU and sensors. In addition, the display module should be designed with various components. In the software design of the
7、 system, the core content is the design of the system program. The system collects analog data through high-speed ADC 0809 converter and displays the data on LCD screen. AD converter selected ADC0809. Display and select LCD1602. The software design is designed by C. It is simple to develop by C. The
8、 special Keil design tool of MCU is used to complete the execution of program files and simulate by Proteus. Step by step language design to achieve the design requirements.Key words: AD converter; ADC0809; LCD1602; MCU吉林建筑科技学院电气信息工程学院毕业设计(论文)第1章 绪 论1.1 课题研究目的及意义人们对数据信息采集的原始方法基本是通过笔和纸来记录,这种方法是简单易行、方
9、便可靠。但是这种方法的缺陷也比较突出,速度慢、对人力资源的要求高、采集时间长等。这些缺点都将限制数据采集在各领域的应用。数据采集系统的市场需求量大,特别是随着技术的发展,可用数据器为核心构成一个小系统,而目前国内生产的主要是数据采集卡,存在无显示功能、无记忆存储功能等问题,其应用有很大的局限性,所以研究开发具备高速高精度的AD转换器具有很大的市场前景。科学技术的飞速发展和普及,很多基于AD转换的数据转换系统也应运而生,并且其系统得到广泛的应用,涉及到工业、医疗器械、通讯等各个领域,为获取有效信息打下了良好的基础。并且现在工业科技的快速发展,以及基于的制作工艺的水平不断提升,AD转换器的研究发展
10、取得了很大的进展,出现了各种转换速率更快,精度更高的新型结构。我们都知道数字信号技术被广泛的应用于各个行业领域,它能够实现模拟电路难以实现的功能。重点是我们平时所接触到的都是模拟信号,这就更加需要将模拟信号转换为数字信号的相关技术。将模拟量转换成数字量的转换电路就是AD转换器来完成,在电子领域拥有着很重要的作用,精度越高,转换速度越快的ADC应用市场越来越广,有着很重要的作用。不过由于需要具备特定的分辨率和转换的速度,一般来说AD转换器的设计难度比较大一点,在世界上对于研究更高速,更精确的转换器就显得越来越重要。1.2 国内外发展及趋势由于当今社会的数字信号处理的发展越来越快,相对而言,在国外
11、,高速AD转换器处于一个较高的水平,现阶段可以达到3.5GHz的速率,并且还具备较高的精度。在国外有较多的研究者都在研究关于采用一种新型的技艺以此达到GHz乃至更高的速率,例如在2008年研究出了一款基于采样率是4位,而转换速率为15GHz的高速转换器。另外在2010年,国外率先研究出了一种基于0,12umSiGe的3位11GHz的ADC,而就在不久之后,该实验研究人员又完成了一款8位而转换速率却高达20GHz的内插式AD转换器。不过相对来说,国内的研究发展水平还无法和国外的相比,现在我们基本上还停留在用CMOS的工艺水平下,其他的技术还不够成熟,而AD转换的速度与其结构有着很重要的联系,通常
12、想要完成高速的目的,一般都会选择全并行与时间交织。虽然国内的研究水平较为落后,但是也在一代代科研学者的共同努力下获得了很大的进步。主要有流水线、全并行和折叠内插等结构,速度和精度可以达到2.2GHz和6bits。另外,在视频方面,高清数字的出现提升了电视的观看效果。而在通信方面,由过去的静态只能使用规定的频道到现在更加的灵活与方便。最后在测量方面,在不断提高的分辨率的情况下,可以达到更加低的电压,并且能够在音频方面得到更高质量的信号频率。AD转换器的发展将集中在以下几个方面:速度:由于现在数据越来越大,获取和处理的速率也需要越来越高,不仅在日常生活和军事应用中,AD转换器显得越来越重要,地位也
13、是逐步增高,由此可见,向着超高速AD转换器的发展是必然的。精度:现代社会中各个仪器音频的分辨率不断变高,就使得AD转换器需要更高的分辨率,但是目前最高的反而已经无法到达我们的要求,所以世界各地的科研人员证致力于研究更加精度的转换器。功耗:将模拟电路与数字电路结合在一块芯片上已经成为现在发展的趋势,由于为了节约成本,只有以更低的功耗才能在越大的系统中更加出色的完成各种要求。1.3 课题研究内容本设计的任务是设计一个可以达到12位,100MHz的AD转换器,实现模数的转换。首先对相关文献进行分析,了解高速ADC发展的现状,并且在了解关于模数转换的基本原理之后,对AD转换器系统的功能进行架构设计,设
14、计出系统整体方案。首先按照总分的结构对各个功能模块进行方案设计,并且将系统进行相应的分析,然后选择最佳的AD转换器类型来实现转换器高度高精度的设计目标,并且设计相关的采样保持电路、比较电路、量化编码电路、去噪电路等模块电路。在确定后设计系统电路,按照电路连接方式仿真验证,通过系统软件来设计流程图,验证其设计的正确性。最后完成本次关于12位100MHz的高速AD转换器的系统设计的目标。第 3 页 共 30 页吉林建筑科技学院电气信息工程学院毕业设计(论文)第2章 技术指标2.1 转换原理模拟信号转化为数字信号的过程可以分为三个步骤:抽样、量化和编码,也可以理解成分段量化,然后量化编码。首先是滤波
15、器,其作用主要可以避免在ADC基带中出现混乱的频道,虽然不是架构中的一部分,却在系统中经常能够看到它,模拟信号在经过采样电路之后转化为时间上的离散信号,并且保持输出电路平稳。 图2-1 ADC的转换过程图在ADC的发展进程中,虽然无采样保持电路能够降低功耗,但是绝大多数都含有该电路,并且频率在规定的区间内才不会发生混频。第一部分采样保持是转换器的首要部分,采样就是将信号收集,并且在完成下一次采样之前该电路能够使得输入信号在模数转换的过程中保持不变,第二部分量化电路是ADC电路的核心,在完成模数转换中起着不可替代的作用,其主要将之前的模拟信号取整电平。当N时,数模电压达到一致,不过在生活中还是存
16、在一定的误差,理想的量化曲线应该接近一条直线,如下图所示:图2-2 理想ADC量化曲线图第三部分是编码是将转换的模拟信号进行数字编码,把之前量化所获得的取整电平用二进制进行表示。2.2 ADC的分类AD转换器大体上可以分为直接型与间接型两种,直接型又包括并联比较和反馈比较两类,反馈比较按照方式的不同可分为计数与逐次渐进型。另外间接型可分为V-T和V-F变换两种,下面主要介绍几种转换器的类型。类型一:逐次逼近式结构是速率小于5Msps但是拥有高分辨率的结构,其电路的原理是二分算法,比较器是其模拟的核心电路,而且它的功耗也是比较低的。类型二:双积分式AD转换器,这个转换器是一种间接型转换器,它具有
17、精度比其他的转换器高,并且抗干扰更强,也更加稳定。在要开始之前,需要将计数清零。首先将要输入的模拟电压转换成中间变量,在固定的时间内进行积分,再转化为对电压的反向积分,一直到初始值。这个转换器的精度比较高,但是速率过慢。类型三:全并行结构是一款在转换速度上最快,原理较为简单的转换器,并且所受的影响较少,但是其所消耗的器件及成本很大,比如一个8位的结构的转换器就需要255个比较或者采样锁存器。类型四:内插式AD转换器是一款在并行处理方式转换器的基础上进行改进的转换器,以此来降低和输入端连接的放大器或者比较器的数量。不过其也有不足,就是分辨率被内插精度限制,但却可以由采样率值的大小来进行改善,并且
18、降低。转换器的应用: 通过转换器的模数转换原理,可以用于设计数字电压表,还有广播信号的接收,无线局域网的接收等。现阶段,较高精度和速度的转换器同时广泛被应用于航天、军事、医院等领域。2.3 ADC的技术指标AD转换器在选择的时考虑的指标主要有精度和速度,其作为衡量转换器的性能指标。(1) AD转换器的转换精度:其有两种表达方式,第一是二进制的位数,和被测量信号的范围息息相关,不过综合考虑各个因素,通常ADC的精度由高到低可分为6位、8位、12位、14位、16位、18位不等。第二种是输出的最大最小电压的比值,可用下面的公式表示: (2-1)通常精度的影响因素有分辨率、转换误差。只要是不够引起最小
19、数字量变化,那么其模拟量产生的误差就是量化误差,它的决定因素为分辨率的大小,并且小于1LSB。而且两者是统一的,在电压一定的情况下,位数越多,可以区分的模拟输入电压最小值就越小,那么分辩的能力也就越强,误差就越小。二进制或者十进制的位数通常用于表示ADC的输出位数比如,12位二进制数拿来输出,那么分辨率就是12位。转换误差一般的给出形式以最大值为准,用来表示实际和理论的输出数字量两者之间的不同,通常送出的形式主要为相对误差,表示的形式为最低有效位的倍数。如果误差比1/2LSB小的话,那么就表示实际和理论两者之间的数字量的误差比最低有效位小半个字。(2) AD转换器的转换速度:其中时间指的是完成
20、一个周期的时间。速率是指转换开始到结束时间的倒数,也可以理解为在1s里面能够完成的次数。转换器不同的类型其转换的速率也是不同的,相差很多,按速度可以分为低速、中速、高速以及超高速。其中积分型AD转换的速率最慢属低速,大概为10到数百毫秒之内。逐次逼近的转换器速率在两者之间,绝大部分的产品在10到100ns之间。 高速的为并联比较型,50ns的时间内可以完成8位的二进制转换,一般其转换速度小于50ns。但现在随着技术的发展,逐步发展设计了超高速转换器,其采样速度可以达到30GSps的采样速率。其中全并行AD转换器一般都是让比较器进行采样,不过这明显有一个缺陷,就是比较器的带宽是有限制的,这就会对
21、转换器的动态性能产生影响,无法得出正常有效的位数。所以本文增加一个单独的采样保持电路,以此来提高整体AD转换器的带宽,从而达到设计的要求。第三章 设计方法3.1 电路分析并行结构转换器的结构相对来说比较简单,而且所能达到的速率却是较高的,模数转换只需要一个时钟周期就可以完成,然后将输入的模拟信号电压转换为数字二进制输出。图3-1 并行结构图其主要利用并行采样以此来获取更高的转换速率,具体的原理图如上图所示,输入的电压信号在经过等值的电阻的时候,会被分化做个参考的电压,而前面的电阻又与比较器的同相输入端相接,经过采样保持电路之后会被送到反向输入端。经过一系列的对比之后,获得个高电平和低电平,之后
22、信号会被送到解码电路,转换为二进制数字码并且输出。并且该结构的转换器具有以下几个特点:(1) 速度快在这个模拟信号到数字信号的转换中,仅仅需要一次的对比就可以结束本次的转换,所以相对来说,该结构的ADC是转换的速率最快的,也是本次设计最合适的选择,并且时间的长短重点是在比较器上。(2) 面积大功耗高因为所需要的比较器与电阻的数量和分辨率是指数关系,可以说是随着速度的提升,成倍数的增加。(3) 分辨率不高该AD转换器中,电阻的匹配性质影响着参考电压的值,在比较器的增多结果下,非线性输入电容会变大,从而导致基准电压值发生变化,影响相关的转换性能。3.2 内插原理分析我们了解到在AD转换电路中,有的
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 高速 AD 转换器
限制150内