常用的时序逻辑电路.ppt
《常用的时序逻辑电路.ppt》由会员分享,可在线阅读,更多相关《常用的时序逻辑电路.ppt(75页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、5.4 5.4 若干常用的时序逻辑电路若干常用的时序逻辑电路5.4.2 5.4.2 计数器计数器5.4.1 5.4.1 寄存器寄存器5.4.3 5.4.3 序列码发生器序列码发生器5.4.4 5.4.4 数字电子钟数字电子钟 小小 结结5.3.1 5.3.1 寄存器寄存器移位寄存器移位寄存器寄存器寄存器单向移位寄存器单向移位寄存器双向移位寄存器双向移位寄存器寄存器的分类:寄存器的分类:一、寄存器一、寄存器四个同步四个同步RS触发器构成触发器构成 2.功能功能:74LS7574LS75真值表真值表 输入输入 输出输出 CP D Q 保持保持 1 1 0 1 1 0 11.1.逻辑图逻辑图1 1、
2、中规模寄存器、中规模寄存器74LS7574LS752 2、中规模寄存器、中规模寄存器74LS17574LS175四个维持阻塞四个维持阻塞D触发器构成触发器构成 2.功能功能:74LS17574LS175真值表真值表 输入输入 输出输出R CP D Q 0 1 1 0 0 1 Q01.1.逻辑图逻辑图3 3、中规模寄存器、中规模寄存器CC4076CC4076异步置异步置0、输出三态控制、保持、输出三态控制、保持 2.CC4076CC4076功能功能:LD LDA A+LD+LDB B=1 =1 装入数据装入数据 LDLDA A+LD+LDB B=0 =0 保持保持 ENENA A=EN=ENB
3、B=0 =0 输出允许输出允许 ENENA A+EN+ENB B=1 =1 高阻高阻 R RD D=0 =0 清清0 01.1.逻辑图逻辑图74LS75、74LS175、CC4076均为并行输入均为并行输入并行输出并行输出二、移位寄存器二、移位寄存器假设假设4是低位寄存器,是低位寄存器,1是高位寄存器是高位寄存器由由D触发器的特性方程可知:触发器的特性方程可知:在在CP脉冲的作用下,低位触发器的脉冲的作用下,低位触发器的状态送给高位,做高位的次态输出状态送给高位,做高位的次态输出左移寄存器左移寄存器欲存入数码欲存入数码1011,1011采用串行输入,只有一个数据输入端采用串行输入,只有一个数据
4、输入端?解决的办法:解决的办法:在在 CP脉冲的作用下脉冲的作用下,依次送入数码,依次送入数码左移寄存器:左移寄存器:先送高位,后送低位先送高位,后送低位右移寄存器:右移寄存器:先送低位,后送高位先送低位,后送高位由于该电路为一左移寄存器,数码输入顺序为:由于该电路为一左移寄存器,数码输入顺序为:1011CPQ4 Q3 Q2 Q1欲存入数码欲存入数码1011即即D1D2D3D4=101111(D1)20(D2)1(D1)31(D3)0(D2)1(D1)41(D4)1(D3)0(D2)1(D1)1011CT74195CT74195功能表功能表输输入入输输出出Q0 Q1 Q2 Q3 3Q 1 1
5、0 0 d d0 0 d d3 3 0 0 0 0 1 d0 d1 d2 d3 3d 1 1 0 1 0 1 Q00 Q10 Q20 Q30 30Q 1 1 1 1 0 10 1 Q0n Q0n Q1n Q2n n2Q 1 1 1 1 0 00 0 0 Q0n Q1n Q2n n2Q 1 1 1 1 1 11 1 1 Q0n Q1n Q2n n2Q 0 3R CP LDSH D0D J K 1 1 1 1 1 01 0 n0Q Q0n Q1n Q2n n2Q四位单向移位寄存器四位单向移位寄存器CT74195CT74195四位单向移位寄存器四位单向移位寄存器CT74195CT741951.清清零
6、零:R=0时时,输输出出为为“0000”2 送送数数:R=1,SH/LD=0时时,当当CP 时,执行并行送数时,执行并行送数3 右右移移:R=1,SH/LD=1时时,CP 时时,执行右移:,执行右移:Q0由由JK决决定定,Q0Q1,Q1Q2,Q2Q3(二)(二)功能功能(一)逻辑符号(一)逻辑符号输入输入输出输出1 12 23 3 d d0 0 d d3 3 保保 持持d0 d1 d2 d3 Q QQ0n1n 2n 0 Q0n Q1n Q2nQQ Q1n 2n3n QQ Q1n 2n3n 0 R CP DSR D0 D D3 3 MB MA DSL保保持持四位双向移位寄存器四位双向移位寄存器C
7、T74194CT74194CT74194CT74194功能表功能表注:注:0-最高位最高位 .3-最低位最低位1.当当R=0 时,异步清零时,异步清零 2.当当MAMB时时,并并行行送数送数3.当当MAMB时,保持时,保持4.当当MA=1,MB=0时时,右右移移且数据从且数据从DSR 端串行输入端串行输入5.当当MA=0、MB=1 时时,左左移移且数据从且数据从DSL 端串行输入端串行输入三、四位双向移位寄存器三、四位双向移位寄存器CT74194CT74194(二)(二)功能功能(一)逻辑符号(一)逻辑符号5.4.2 5.4.2 计数器计数器分类分类同步同步异步异步任意进制任意进制移位寄存器型
8、移位寄存器型用来计算输入脉冲数目用来计算输入脉冲数目按触发器翻转方式:同步和异步计数器按触发器翻转方式:同步和异步计数器按编码方式:二进制、二按编码方式:二进制、二十进制、循环码十进制、循环码计数器等计数器等按数字增减:加法、减法和可逆计数器按数字增减:加法、减法和可逆计数器按计数容量:十进制、六十进制计数器等按计数容量:十进制、六十进制计数器等1 1、计数器的分类、计数器的分类返回返回一、同步二进制计数器一、同步二进制计数器同步二进制加法计数器同步二进制加法计数器同步二进制减法计数器同步二进制减法计数器同步二进制可逆计数器同步二进制可逆计数器二、同步十进制计数器二、同步十进制计数器返回返回一
9、、同步二进制计数器一、同步二进制计数器原理原理:由二进制加法运算规则可知,在一个多位二进制数的末尾加1时,若其中第i位以下各位皆为1时,则第i位及以下各位均改变状态。例:1 0 0 0 0 1 1 1 1 1 0 0 0 1 0 0 0 最低4位数都改变了状态,而高4位未改变。1、同步二进制加法计数器、同步二进制加法计数器原理如果用T触发器构成同步计数器时,则每次CP信号到达时,应使该翻转的那些触发器的输入控制端Ti1,不该翻转的Ti0;如果用T/触发器构成同步计数器时,则每次CP信号到达时只能加到该翻转的那些触发器的CP输入端上,而不能加到那些不该翻转的触发器。结论当计数器用T触发器构成时,
10、第i位触发器输入端的逻辑式应为:Q0在每次输入计数脉冲时,都要翻转。按照这一原理,即可设计一四位二进制同步加法计数器。各触发器的驱动方程:电路的输出方程:电路的状态方程:将上式代入T触发器的特性方程得到电路的状态状态转换表及状态转换图见教材P243,时序图为由时序图可见由时序图可见也叫做分频器。Q3每输入16个计数脉冲,产生一个进位信号,所以又把这个电路叫做十六进制计数器。计数器容量:计数器能计到的最大数。在实际生产的芯片中,还附加了一些控制电路,以增加电路的功能和使用的灵活性。如74161返回返回四个主从四个主从J-K触发器构成触发器构成D3 D0:数据输入端(数据输入端(高高低)低)C:进
11、位端进位端CP:时钟时钟输入,上升沿输入,上升沿有效有效RD:异步置零异步置零LD:同步预置数控制端同步预置数控制端Q3 Q0:输出端输出端,高位高位低位低位EP、ET:使能端,工作状态控使能端,工作状态控制,多片级联制,多片级联采用采用同步清零同步清零方式方式。当当R=0R=0时,只有当时,只有当CPCP 的的上升沿上升沿来到时来到时,输出输出Q QD DQ QC CQ QB BQ QA A 才被全部清零才被全部清零1 1、外引线排列和、外引线排列和CT74161CT74161相同相同2 2、置数,计数,保持等功能与、置数,计数,保持等功能与CT74161CT74161相同相同3 3、清零功
12、能与、清零功能与CT74161CT74161不同不同返回返回一、同步二进制计数器一、同步二进制计数器原理原理:由二进制减法运算规则可知,在一个n位二进制数的末尾减1时,只有第i位以下各位皆为0时,再减1才能使触发器第i位翻转。例:1 0 1 1 1 0 0 0 1 1 0 1 1 0 1 1 1 最低4位数都改变了状态,而高4位未改变。2、同步二进制减法计数器、同步二进制减法计数器当计数器用T触发器构成时,第i位触发器输入端的逻辑式应为:结论Q0在每次输入计数脉冲时,都要翻转。根据上式接成的同步二进制减法计数器电路如图所示。同样,在实际生产的芯片中,还附加了一些控制电路,以增加电路的功能和使用
13、的灵活性。如CC14526如:74LS1913、同步二进制可逆计数器、同步二进制可逆计数器既能进行递增计数,又既能进行递增计数,又能进行递减计数能进行递减计数一、同步二进制计数器一、同步二进制计数器返回返回C/B:进借位输出进借位输出CPO:串行时钟输出端串行时钟输出端时序图时序图特点特点:单时钟结构:单时钟结构双时钟结构:如双时钟结构:如74LS193返回返回 输输 入入 输输 出出CPU CPD R LD A B C D QAQB QC QD 1 0 000 0 0 A A B C DB C D ABCD 1 0 1 1 加加法法计计数数 1 0 1 1 减减法法计计数数 1 1 0 1
14、保保持持 CT74193CT74193功能表功能表 D A:高位高位低位低位CPU,CPD:双时钟输入双时钟输入R:异步清除异步清除,高电平高电平有效有效LD:异异步预置步预置,低电平低电平有效有效QD QA:高位高位低位低位(一)、逻辑符号(一)、逻辑符号加到最大值时加到最大值时产生进位信号产生进位信号QCC=0减到最大值时减到最大值时产生借位信号产生借位信号QDD=0返回返回二、同步十进制计数器二、同步十进制计数器自阅教材P250255 同步十进制加法计数器74160,功能与74161相同,不同之处是74161是十六进制。同步十进制可逆计数器74190,功能与74191相同,不同之处是74
15、191是十六进制返回返回二、异步十进制计数器二、异步十进制计数器一、异步二进制计数器一、异步二进制计数器三、异步二三、异步二十进制计数器十进制计数器一、异步二进制计数器(1)异步二进制加法计数器的构成方法方法方法:若使用下降沿动作的T 触发器,将低位触发器的Q端接至高位触发器的时钟输入端。用上沿触发的T触发器,将低位触发器的 端接至高位触发器的时钟输入端。一、异步二进制计数器(2)异步二进制减法计数器的构成方法方法方法:若使用下降沿动作的T 触发器,将低位触发器的 端接至高位触发器的时钟输入端。用上沿触发的T触发器,将低位触发器的 Q 端接至高位触发器的时钟输入端。异步二进制计数器的构成方法将
16、低位触发器的 一个输出端接至高位触发器的时钟输入端。用下降沿动作的T 触发器时,加法计数器以Q端为输出端;减法计数器以 端为输出端。用上沿触发的T触发器,加法计数器以 端为输出端;减法计数器以 Q端为输出端。目前常见的异步二进制加法计数器产品有:目前常见的异步二进制加法计数器产品有:4位:位:74LS293、74LS393、74HC3937位:位:CC4024 12位:位:CC4040 14位:位:CC4060二、异步十进制计数器二、异步十进制计数器构成思想:构成思想:如何使如何使4 4位二进制计数器在计数过程中跳过位二进制计数器在计数过程中跳过从从10101010到到11111111六个状态
17、。六个状态。优点优点:结构简单结构简单缺点缺点:工作频率低;电路工作频率低;电路状态译码时存在竞状态译码时存在竞争争冒险现象。冒险现象。应用实例:74LS290 输输 入入 输输 出出CP R0(1)R0(2)S9(1)S9(2)QA QB QC QD11 0 0 0 0 011 0 0 0 0 0 1 1 1 0 0 10 0 计计 数数 0 0 0 0 0 00 0 (1)触发器触发器A:模:模2 CPCPA A入入Q QA A出出(2)触触发发器器B、C、D:模模5异异步步计数器计数器 CPCPB B 入入QD QB出出CPA、CPB:时钟时钟输入端输入端R01、R02:直接清零端直接清
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 常用 时序 逻辑电路
限制150内