lixuebin电磁兼容设计讲座.ppt
《lixuebin电磁兼容设计讲座.ppt》由会员分享,可在线阅读,更多相关《lixuebin电磁兼容设计讲座.ppt(94页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、PCB可靠性设计可靠性设计 授课:李学斌 2009年PCB工程师培训材料不稳定因素z干扰源z敏感设备z传播途径PCB设计理论知识设计理论知识PCB设计准备工作z1、器件z2、布局z3、速率z4、信号线z5、电源z6、时钟PCB的EMC分析基本定律克希霍夫定律:任何时域信号由源到负载的传输都必须构成一个完整的回路,一个频域信号由源到负载的传输都必须有一个最低阻抗的路径。法拉第电磁感应定律:当穿过闭合导体回路所限定面积的磁通量发生变化时,在该回路上将产生感应电动势及其感应电流。感应电动势的大小与磁通量的变化率成正比,其方向总是阻止该回路磁通量的变化。布局z1、按照电路信号的流程安排各个元件的位置,
2、使布局便于信号流通,并使信号尽可能保持一致的方向。A、D电路要分开z2、以每个功能电路的核心元件为中心,围绕它来进行布局。尽量减少和缩短各元器件之间的引线和连接。z3、尽可能缩短高频元件之间的连线,设法减少它们的分布参数和相互间的电磁干扰。高速与低速数字电路分开布局z4、某些元器件和导线之间可能有较高的电位差,应加大它们之间的距离,以免放电引出意外短路。高压器件应尽量布置在调试时手不易接触的地方。z5、对于信号线,一定要防止信号线间的耦合问题。骚扰源与敏感器件分开z6、重量超过14g的元器件,应当用支架固定,热敏元件要远离发热元件。靠近边框4mm内不允许放置元件。z7、对于电位器、可调电感、可
3、调电容、微动开关等可调元件的布局,应考虑整机的结构要求,应放置在便于调节的地方。印制电路板的布局印制电路板的布局z当高速、中速和低速数字电路混用时,在印制板上要给它们分配不同的布局区域。z对低电平模拟电路和数字逻辑电路要尽可能地分离。背板的布局z在各PCB板内部模拟地与数字地要分开,背板上的模拟地和数字地也要分开AD转换器的接地处理z由于AD转换器的模拟地和数字地已在转换器内汇接,因此PCB的模拟地和数字地的汇接点应在转换器下。接地桥z对于特别敏感的线路或特别高频的线路,要采用接地桥与周围线路隔离,同时又可保证参考电平一致。布线z1、输入输出导线应尽量避免相邻长距离平行(差分线除外)。接地线至
4、少应为1.5mmz2、印制传输线拐弯处一般走圆弧型或135z3、布线时应避免使用大面积铜箔,如必须使用最好使用栅格状,并用过孔连接到地。z4、印制板传输线的最小宽度由导线与基板间的粘附强度及流过的电流决定的,也要考虑阻抗的控制和生产加工能力。20-H原则原则z2020H H原原则则 所有的具有一定电压的印制板都会向空间辐射电磁能量,为减小这个效应,印制板的物理尺寸都应该比最靠近的接地板的物理尺寸小20H,其中H是两个印制板面的间距。按照一般典型印制板尺寸,20H一般为3mm左右。2-W原则z当两条印制线间距比较小时,两线之间会发生电磁串扰,串音会使有关电路功能失常。为避免发生这种干扰,应保持任
5、何线条问距不小于二倍的印制线条宽度,即不小于2W,W为印制线路的宽度。印制线条的宽度取决于线条阻抗的要求,太宽会减少布线的密度,增加成本;大窄会影响传输到终端的信号的波形和强度。过孔 过孔一般被使用在多层印制电路版中。当是高速信号时,过孔产生1到4nH的电感和0.3到0.8pF的电容到路径。因此,当铺设高速信号通道时,过孔应该被保持到绝对的最小。对于高速的并行线(例如地址和数据线),如果层的改变是不可避免,应该确保每根信号线的过孔数一样。45度角的路径 与过孔相似,直角的路径转动应该被避免,因为它在内部的边缘能产生集中的电场。该场能产生耦合到相邻路径的躁声,因此,当转动路径时全部的直角路径应该
6、采用45度的。短截线 短截线产生反射,同时也潜在增加波长可分的天线到电路的可能。虽然短截线长度可能不是任何在系统的已知信号的波长的四分之一整数,但是附带的辐射可能在短截线上产生共鸣。因此,避免在传送高频率和敏感的信号路径上使用短截线。印制板接地z首先,要建立分布参数的概念,高于一定频率时,任何金属导线都要看成是由电阻、电感构成的器件。所以,接地引线具有一定的阻抗并且构成电气回路,不管是单点接地还是多点接地,都必须构成低阻抗回路进入真正的地或机架。25mm长的典型的印制线大约会表现15nH到20nH的电感,加上分布电容的存在,就会在接地板和设备机架之间构成谐振电路。印制板接地(续z其次,接地电流
7、流经接地线时,会产主传输线效应和天线效应。当线条长度为14波长时,可以表现出很高的阻抗,接地线实际上是开路的,接地线反而成为向外辐射的夭线。z最后,接地板上充满高频电流和干扰场形成的涡流,因此,在接地点之间构成许多回路,这些回路的直径(或接地点间距)应小于最高频率波长的1/20。区域分割时钟电路电磁兼容设计技巧z首先要进行恰当的布线,布线层应安排与整块金属平面相邻。这样的安排是为了产生通量对消作用。z其次,时钟电路和高频电路是主要的干扰和辐射源一定要单独安排、远离敏感电路。z选择恰当的器件是设计成功的重要因素,特别在选择逻辑器件时,尽量选上升时间比五纳秒长的器件,决不要选比电路要求时序快的逻辑
8、器件。z时钟输出布线时不要采用向多个部件直接串行地连接称为菊花式连接;而应该经缓存器分别向其它多个部件直接提供时钟信号。高频时钟z高频时钟(20MHz以上的时钟,或上升沿少于5ns的时钟)必须有地线护送。z时钟的线宽至少10mil,护送地线的线宽至少20mil。高频信号线的保护地线两端必需由过孔与地层相连,且每5cm左右要打过孔与地层相连。z时钟发送侧必须串接一个22220欧姆左右的阻尼电阻。(消弱振铃)屏蔽问题在晶振时钟芯片下加地敷铜防止串扰高频时钟地线护送差分信号z差分信号要求在同一层上且尽可能的靠近平行走线,差分信号之间不允许插入任何信号。并要求等长。高频数字总线 频率在50MHz以上的
9、高频数字总线,应尽可能考虑总线中的每条信号线均串接一个22-300欧姆左右的阻尼电阻,频率在75MHz以上时,必须串接阻尼电阻。阻尼电阻必须放在发送侧并尽可能靠近发送器件。逻辑电路的使用逻辑电路的使用z凡是能不用高速逻辑电路的地方就不要用高速逻辑电路。z注意在IC近端的电源和地之间加旁路去耦电容(一般为104)。z注意长线传输过程中的波形畸变。线间的电磁耦合线间的电磁耦合z对于磁场耦合磁场耦合来说,两电路间的耦合情况与干扰信号的频率、线路上流动的电流、线路间的距离、线路的离地高度、耦合路径的长度以及屏蔽层的接地方式有关。z对电电容容耦耦合合来说,电路间的耦合情况同样也与干扰信号的频率、线间距离
10、、屏蔽情况、线路上的电压高低等因素有关。磁场耦合的抑制方法磁场耦合的抑制方法x减小干扰源和敏感电路的环路面积。最好的办法是使用双绞线和屏蔽线,让信号线与接地线(或载流回路)扭绞在一起,以便使信号与接地线(或载流回路)之间的距离最近。x增大线间的距离,使得干扰源与受感应的线路之间的互感尽可能地小。x如有可能,使得干扰源的线路与受感应的线路呈直角(或接近直角)布线,这样可大大降低两线路间的耦合电场耦合的抑制方法电场耦合的抑制方法x增大线路间的距离是减小电容耦合的最好办法。x采用屏蔽层,屏蔽层要接地。x降低敏感线路的输入阻抗。这对CMOS电路比较有效,这是因为CMOS电路的输入阻抗很高,与静电容分压
11、后,干扰信号加到CMOS电路输入端子上成分很高。如有可能,在CMOS电路的人口端对地并联一个电容或一个阻值较低的电阻,这可以降低线路的输入阻抗,从而降低因静电容而引入的干扰。x如有可能,敏感电路采用平衡线路作输入,平衡线路不接地。这样干扰源对平衡线路人口所施加的是共模干扰,利用平衡线路固有的共模抑制能力,克服干扰源对敏感线路的干扰。元器件的选用元器件的选用元件组有引脚的和无引脚的元件。有引脚线元件有寄生效果,尤其在高频时。该引脚形成了一个小电感,大约是1nH/mm/引脚。引脚的末端也能产生一个小电容性的效应,大约有4pF。因此,引脚的长度应尽可能的短。与有引脚的元件相比,无引脚且表面贴装的元件
12、的寄生效果要小一些。其典型值为:0.5nH的寄生电感和约0.3pF的终端电容。电阻z在放大器的设计中,电阻的选择非常重要。在高频环境下,电阻的阻抗会因为电阻的电感效应而增加。因此,增益控制电阻的位置应该尽可能的靠近放大器电路以减少电路板的电感。z在上拉/下拉电阻的电路中,晶体管或集成电路的快速切换会增加上升时间。为了减小这个影响,所有的偏置电阻必须尽可能靠近有源器件及他的电源和地,从而减少PCB连线的电感。z在稳压(整流)或参考电路中,直流偏置电阻应尽可能地靠近有源器件以减轻去耦效应(即改善瞬态响应时间)。在RC滤波网络中,线绕电阻的寄生电感很容易引起本机振荡,所以必须考虑由电阻引起的电感效应
13、电容z1、旁路电容z2、去耦电容z3、储能电容旁路电容 旁路电容的作用是从元件或电缆中转移出不想要的共模RF能量。在电路中产生一个交流分路,从而消去进入易敏感区德那些不需要的能量。旁路电容一般作为高频电路旁路器件来减少对电源模块的瞬态电流需求,一般10uf470uf。去耦电容 用来滤除高频器件在PCB电源或芯片电源引脚上引起的辐射电流。提供一个局部的直流电源给有源器件,以减少开关噪声在板上的传播并抑制噪声对其他芯片的干扰。去耦电容离芯片越近越好,原则上集成电路的每一个电源引脚都应布置一个0.01uf的瓷片电容。去耦电容与旁路电容的区别旁路是把输入信号中的干扰作为滤除对象,而去耦是把输出信号的干
14、扰作为滤除对象,防止干扰信号返回电源。这应该是他们的本质区别。电容谐振 如图所示,电容在低于谐振频率时呈现容性,而后,电容将因为引线长度和布线自感呈现感性。电容的谐振频率表电容谐振问题的解决方法采用一个大容量的电容器与一个小容量的电容器并联的方法可以有效地改善自谐振频率特性,当大容量的电容器达到谐振点时,大电容的阻抗开始随频率增加而变大;小容量的电容器尚未达到谐振点,仍然随频率增加而变小并将对旁路电流起主导作用。多个去耦电容的并联能提供6dB增益以抑制有源器件开关造成的射频电流。两个电容的取值应相差两个数量级以提供更有效的去耦(如0.1 F+0.001 F并联)EMC设计设计EMC设计z接地(
15、Grounding)z屏蔽(Shielding)z滤波(Filtering)接地接地(Grounding)z接地的目的一是防电击,一是去除干扰。可将接地分为两大类:z安全接地安全接地(Safety Grounding)z信号接地信号接地安全接地安全接地(Safety Grounding)z安全接地是指接大地(Earthing),也就是将电气设备的外壳以低阻抗导体连接大当人员意外触及时不易遭受电击。信号接地信号接地z信号接地除提供参考点之外,同时还可以大量消除杂讯的干扰。由于杂讯本身的特性,考虑接地时有不同的处理方法:z单点接地z多点接地z复合式接地单点接地单点接地z系统或装备上仅有一点接地,分
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- lixuebin 电磁 兼容 设计 讲座
限制150内