半导体集成电路第6章-单沟道MOS逻辑集成电路.ppt
《半导体集成电路第6章-单沟道MOS逻辑集成电路.ppt》由会员分享,可在线阅读,更多相关《半导体集成电路第6章-单沟道MOS逻辑集成电路.ppt(62页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第六章第六章 单沟道单沟道MOS逻辑集成电路逻辑集成电路 内容提要内容提要内容提要内容提要1 1:各种单沟道:各种单沟道:各种单沟道:各种单沟道MOSMOS倒相器的结构分析、性能分析倒相器的结构分析、性能分析倒相器的结构分析、性能分析倒相器的结构分析、性能分析2 2:不同倒相器之间的比较:不同倒相器之间的比较:不同倒相器之间的比较:不同倒相器之间的比较3 3:单沟道:单沟道:单沟道:单沟道MOSMOS逻辑集成电路的构成逻辑集成电路的构成逻辑集成电路的构成逻辑集成电路的构成 MOSMOS逻辑集成电路是继双极型晶体管集成电逻辑集成电路是继双极型晶体管集成电逻辑集成电路是继双极型晶体管集成电逻辑集成
2、电路是继双极型晶体管集成电路获得应用之后迅速发展的另一类型集成电路。路获得应用之后迅速发展的另一类型集成电路。路获得应用之后迅速发展的另一类型集成电路。路获得应用之后迅速发展的另一类型集成电路。由于采用电压控制型器件由于采用电压控制型器件由于采用电压控制型器件由于采用电压控制型器件MOSFETMOSFET,比之双,比之双,比之双,比之双极型集成电路,其突出优点是功耗低,占用芯片极型集成电路,其突出优点是功耗低,占用芯片极型集成电路,其突出优点是功耗低,占用芯片极型集成电路,其突出优点是功耗低,占用芯片面积小,因此其集成度高,功耗小。这正好符合面积小,因此其集成度高,功耗小。这正好符合面积小,因
3、此其集成度高,功耗小。这正好符合面积小,因此其集成度高,功耗小。这正好符合了集成电路的发展方向。可以广泛应用于航天,了集成电路的发展方向。可以广泛应用于航天,了集成电路的发展方向。可以广泛应用于航天,了集成电路的发展方向。可以广泛应用于航天,微处理机,空间技术,军事系统等领域。微处理机,空间技术,军事系统等领域。微处理机,空间技术,军事系统等领域。微处理机,空间技术,军事系统等领域。最早出现的最早出现的最早出现的最早出现的MOSMOS逻辑集成电路是逻辑集成电路是逻辑集成电路是逻辑集成电路是P P沟沟沟沟MOSMOS电电电电路。其突出的优点是制作容易成本低,但速度低,路。其突出的优点是制作容易成
4、本低,但速度低,路。其突出的优点是制作容易成本低,但速度低,路。其突出的优点是制作容易成本低,但速度低,电源电压高。电源电压高。电源电压高。电源电压高。对一个对一个对一个对一个MOSMOS门电路,其状态的改变取决门电路,其状态的改变取决门电路,其状态的改变取决门电路,其状态的改变取决于对栅电容的充放电。因此速度及扇出都受栅于对栅电容的充放电。因此速度及扇出都受栅于对栅电容的充放电。因此速度及扇出都受栅于对栅电容的充放电。因此速度及扇出都受栅电容的影响。这也是早期电容的影响。这也是早期电容的影响。这也是早期电容的影响。这也是早期MOSMOS电路的发展较电路的发展较电路的发展较电路的发展较缓的原因
5、之一。缓的原因之一。缓的原因之一。缓的原因之一。随着工艺技术的发展,出现了随着工艺技术的发展,出现了随着工艺技术的发展,出现了随着工艺技术的发展,出现了NMOSNMOS电电电电路。由于电子表面迁移率较空穴表面迁移率高路。由于电子表面迁移率较空穴表面迁移率高路。由于电子表面迁移率较空穴表面迁移率高路。由于电子表面迁移率较空穴表面迁移率高出两倍,因此在同样的几何尺寸下。出两倍,因此在同样的几何尺寸下。出两倍,因此在同样的几何尺寸下。出两倍,因此在同样的几何尺寸下。NMOSNMOS管管管管的导通能力大大增强,意味着其工作速度更快。的导通能力大大增强,意味着其工作速度更快。的导通能力大大增强,意味着其
6、工作速度更快。的导通能力大大增强,意味着其工作速度更快。另外,由于另外,由于另外,由于另外,由于NMOSNMOS管阈值电平较低,其电源电管阈值电平较低,其电源电管阈值电平较低,其电源电管阈值电平较低,其电源电压也相应降低。压也相应降低。压也相应降低。压也相应降低。因此,目前因此,目前因此,目前因此,目前NMOSNMOS电路得到解决了广泛电路得到解决了广泛电路得到解决了广泛电路得到解决了广泛的应用。的应用。的应用。的应用。为进一步提高电路性能,所谓短沟道为进一步提高电路性能,所谓短沟道为进一步提高电路性能,所谓短沟道为进一步提高电路性能,所谓短沟道MOSMOS电电电电路正迅速发展。主要有两种:路
7、正迅速发展。主要有两种:路正迅速发展。主要有两种:路正迅速发展。主要有两种:1 1高特性高特性高特性高特性MOSMOS(HMOSHMOS)2 2双扩散双扩散双扩散双扩散MOSMOS(DMOSDMOS)在线路设计上,则出现了在线路设计上,则出现了在线路设计上,则出现了在线路设计上,则出现了CMOSCMOS电路。它具电路。它具电路。它具电路。它具有极低的功耗,较高的速度及较大的噪声容限,有极低的功耗,较高的速度及较大的噪声容限,有极低的功耗,较高的速度及较大的噪声容限,有极低的功耗,较高的速度及较大的噪声容限,且其集成度也大为提高。且其集成度也大为提高。且其集成度也大为提高。且其集成度也大为提高。
8、从表中可以看出,综合各方面的参数考虑,从表中可以看出,综合各方面的参数考虑,从表中可以看出,综合各方面的参数考虑,从表中可以看出,综合各方面的参数考虑,MOSMOS电路,特别是电路,特别是电路,特别是电路,特别是CMOSCMOS电路是最符合现代电电路是最符合现代电电路是最符合现代电电路是最符合现代电子技术发展的集成电路。子技术发展的集成电路。子技术发展的集成电路。子技术发展的集成电路。TTLTTLECL ECL I I2 2L LE/D MOSE/D MOSHMOS HMOS CMOS CMOS PC(mwPC(mw)10 10 25250.04 0.04 1 10.4 0.4 1010-2-
9、21010-3-3 t tpdpd(ns(ns)10 10 2 225254 40.5 0.5 25 25 电路优值电路优值电路优值电路优值 100 100 50501 14 40.2 0.2 2.5102.510-1-11010-2-2 电源电源电源电源(V)(V)5 5-5.2-5.2 0.8 0.8 4 48 8 2 24 4 3 315 15 逻辑摆幅逻辑摆幅逻辑摆幅逻辑摆幅 3 30.8 0.8 0.6 0.6 3 37 7 1 13 3 3 315 15 几种数字门电路的典型电特性几种数字门电路的典型电特性几种数字门电路的典型电特性几种数字门电路的典型电特性 在本篇的内容之先,我们
10、已学过双极型逻辑在本篇的内容之先,我们已学过双极型逻辑在本篇的内容之先,我们已学过双极型逻辑在本篇的内容之先,我们已学过双极型逻辑电路,而在电路形式上,电路,而在电路形式上,电路,而在电路形式上,电路,而在电路形式上,MOSMOS电路与双极电路有电路与双极电路有电路与双极电路有电路与双极电路有相似之处,我们可以参照双极电路来分析相似之处,我们可以参照双极电路来分析相似之处,我们可以参照双极电路来分析相似之处,我们可以参照双极电路来分析MOSMOS电电电电路。路。路。路。另外,另外,另外,另外,MOSFETMOSFET是多子元件,是压控元件,是多子元件,是压控元件,是多子元件,是压控元件,是多子
11、元件,是压控元件,而双极管是少子元件,电流控制元件。而双极管是少子元件,电流控制元件。而双极管是少子元件,电流控制元件。而双极管是少子元件,电流控制元件。因此,因此,因此,因此,MOSMOS电路不需考虑少子存贮效应,而电路不需考虑少子存贮效应,而电路不需考虑少子存贮效应,而电路不需考虑少子存贮效应,而主要考虑电容效应,而对压控电件,理论扇出为主要考虑电容效应,而对压控电件,理论扇出为主要考虑电容效应,而对压控电件,理论扇出为主要考虑电容效应,而对压控电件,理论扇出为无穷,但实际上负载能力受电容负载的限制。无穷,但实际上负载能力受电容负载的限制。无穷,但实际上负载能力受电容负载的限制。无穷,但实
12、际上负载能力受电容负载的限制。此外,此外,此外,此外,MOSFETMOSFET还具有衬底偏置效应,在电还具有衬底偏置效应,在电还具有衬底偏置效应,在电还具有衬底偏置效应,在电路分析中,应注意其特点。路分析中,应注意其特点。路分析中,应注意其特点。路分析中,应注意其特点。在接触到在接触到在接触到在接触到MOSMOS电路之先,我们回顾一下电路之先,我们回顾一下电路之先,我们回顾一下电路之先,我们回顾一下MOSMOS管的基本知识。管的基本知识。管的基本知识。管的基本知识。MOSFETMOSFET有四种类型:有四种类型:有四种类型:有四种类型:结构种类结构种类结构种类结构种类 工作方式工作方式工作方式
13、工作方式 栅压栅压栅压栅压 特点特点特点特点 P P沟道沟道沟道沟道 增强型增强型增强型增强型 负负负负 易制造工作、速度慢易制造工作、速度慢易制造工作、速度慢易制造工作、速度慢 耗尽型耗尽型耗尽型耗尽型 难于制造难于制造难于制造难于制造N N沟道沟道沟道沟道 增强型增强型增强型增强型 正正正正 制造复杂、速度快制造复杂、速度快制造复杂、速度快制造复杂、速度快 耗尽型耗尽型耗尽型耗尽型 正负均可正负均可正负均可正负均可 可在零栅压下工作可在零栅压下工作可在零栅压下工作可在零栅压下工作 在逻辑电路中,总是希望不另附加偏置电路,在逻辑电路中,总是希望不另附加偏置电路,在逻辑电路中,总是希望不另附加
14、偏置电路,在逻辑电路中,总是希望不另附加偏置电路,即在输入即在输入即在输入即在输入“0”0”状态时输入管(驱动管)截止,状态时输入管(驱动管)截止,状态时输入管(驱动管)截止,状态时输入管(驱动管)截止,而输入而输入而输入而输入“1”1”电平时,输入管导通,因而输入管电平时,输入管导通,因而输入管电平时,输入管导通,因而输入管电平时,输入管导通,因而输入管毫无例外地采用增强型管。毫无例外地采用增强型管。毫无例外地采用增强型管。毫无例外地采用增强型管。6-1电阻负载电阻负载MOS倒相器倒相器一、基本电路一、基本电路二、电路原理二、电路原理 T1为增强型为增强型MOSFET Vi=“0”T截止截止
15、 RMOSRL VO=“1”Vi=“1”T导通导通 RMOSRL VO=“0”实现了倒相器的功能。实现了倒相器的功能。三、特性分析三、特性分析三、特性分析三、特性分析 类似于双极型晶体管倒相器,我们也以其电压类似于双极型晶体管倒相器,我们也以其电压类似于双极型晶体管倒相器,我们也以其电压类似于双极型晶体管倒相器,我们也以其电压传输特性来描述传输特性来描述传输特性来描述传输特性来描述MOSMOS倒相器的静态特性。倒相器的静态特性。倒相器的静态特性。倒相器的静态特性。对负载对负载对负载对负载R RL L:V VOO=V VDDDDI IL LR RL L 对对对对MOSMOS管:管:管:管:饱和区
16、饱和区饱和区饱和区 非饱和区非饱和区非饱和区非饱和区 空载条件下空载条件下空载条件下空载条件下 I IL L=I ID D 联立求解,可得联立求解,可得联立求解,可得联立求解,可得V VOO V Vi i 关系关系关系关系 采用图解法采用图解法采用图解法采用图解法 因因因因I IDSDS=I IL L,将负载线,将负载线,将负载线,将负载线V VDDDD-V VDSDS I IL L 画在画在画在画在T TI I 输输输输出特性曲线中,得到一系列交点,每一点对应一出特性曲线中,得到一系列交点,每一点对应一出特性曲线中,得到一系列交点,每一点对应一出特性曲线中,得到一系列交点,每一点对应一组(组
17、(组(组(V VOO 、V Vi i),列于),列于),列于),列于V VO O V Vi i 坐标中,得到坐标中,得到坐标中,得到坐标中,得到V VO O V Vi i曲线。曲线。曲线。曲线。从中可以看出:从中可以看出:从中可以看出:从中可以看出:V Vomaxomax=V VDDDD ;V Vominomin与与与与R RL L 有关,为减小有关,为减小有关,为减小有关,为减小V VOLOL 则则则则R RL L尽可能大;尽可能大;尽可能大;尽可能大;过渡区特性与过渡区特性与过渡区特性与过渡区特性与R RL L有关,有关,有关,有关,R RL L越大,过渡区越窄。越大,过渡区越窄。越大,过
18、渡区越窄。越大,过渡区越窄。四、特点:四、特点:从电特性来看,电阻负载从电特性来看,电阻负载MOS倒倒相器要求相器要求RL 越大越好,特别是在集成越大越好,特别是在集成电路中,由于尽量采用最小面积电路中,由于尽量采用最小面积MOS管,使得其导通电阻管,使得其导通电阻RMOS相当大,这相当大,这对集成化很不利,因而除了在大跨导对集成化很不利,因而除了在大跨导MOS电路中,一般都不使用。电路中,一般都不使用。-E/E饱和负载饱和负载MOS倒相器倒相器 所谓所谓所谓所谓E/E MOSE/E MOS倒相器,即采用一个倒相器,即采用一个倒相器,即采用一个倒相器,即采用一个增强型增强型增强型增强型MOSM
19、OS管代替负载电阻,这样驱动管代替负载电阻,这样驱动管代替负载电阻,这样驱动管代替负载电阻,这样驱动管、负载管均为增强型管、负载管均为增强型管、负载管均为增强型管、负载管均为增强型MOSFETMOSFET,故称,故称,故称,故称E/E MOSE/E MOS倒相器。倒相器。倒相器。倒相器。按照负载管的工作状态,按照负载管的工作状态,按照负载管的工作状态,按照负载管的工作状态,E/E MOSE/E MOS倒相器又分饱和负载与非饱和负载两类。倒相器又分饱和负载与非饱和负载两类。倒相器又分饱和负载与非饱和负载两类。倒相器又分饱和负载与非饱和负载两类。1 1、基本电路:、基本电路:、基本电路:、基本电路
20、:2 2、电路原理:、电路原理:、电路原理:、电路原理:以一个饱和以一个饱和以一个饱和以一个饱和MOSFETMOSFET代替大电阻代替大电阻代替大电阻代替大电阻RLRL饱和条件下饱和条件下饱和条件下饱和条件下 :V VDSDS V VGSGS V VT T不考虑衬底效应时不考虑衬底效应时不考虑衬底效应时不考虑衬底效应时(V VSBSB 0 0时,时,时,时,V VT T 0 0。衬底效应)。衬底效应)。衬底效应)。衬底效应)V VDSLDSL=V VGSGSL L 满足满足满足满足 V VDSLDSL V VGSLGSLVVT T故为饱和负载故为饱和负载故为饱和负载故为饱和负载 3 3、特性分
21、析:、特性分析:、特性分析:、特性分析:a a:电压传输特性:电压传输特性:电压传输特性:电压传输特性 图解法:图解法:图解法:图解法:先找出负载线先找出负载线先找出负载线先找出负载线 V VDSLDSLI IDSLDSL 依据依据依据依据 I IDSLDSL=I IDSIDSI V VOO=V VDSIDSI=V VDDDDV VDSLDSL 将负载线画出在将负载线画出在将负载线画出在将负载线画出在T TI I的输出特性曲线中,得到一系的输出特性曲线中,得到一系的输出特性曲线中,得到一系的输出特性曲线中,得到一系列交点。于是每一个交点对应一组列交点。于是每一个交点对应一组列交点。于是每一个交
22、点对应一组列交点。于是每一个交点对应一组V VOO 、V Vi i值,将值,将值,将值,将其联立曲线,便得到电压传输特性曲线。其联立曲线,便得到电压传输特性曲线。其联立曲线,便得到电压传输特性曲线。其联立曲线,便得到电压传输特性曲线。b b:输出特性:输出特性:输出特性:输出特性 按照按照按照按照 I IDSIDSI=I IDSLDSL=K KL L(V(VGSLGSL-V VTLTL)2 2 当当当当V Vi i =0=0时:时:时:时:T TI I 截止截止截止截止 I IDSIDSI=I IDSLDSL=0=0 此时,此时,此时,此时,T TL L 也截止也截止也截止也截止 V VDSL
23、DSL=V VTLTL V V0 0=V VDDDD V VTLTL 存在一个阈值损失存在一个阈值损失存在一个阈值损失存在一个阈值损失 当当当当V Vi i 上升至上升至上升至上升至V Vi i V VTI TI 时,时,时,时,V VOO 开始下降开始下降开始下降开始下降 当当当当V VOO V Vi iV VT T 时时时时(V VOOV VDSLDSL V VGSIGSIV VTI TI,满足饱和条件),满足饱和条件),满足饱和条件),满足饱和条件)I IDSLDSL=K KL L(V VGSLGSL-V VTLTL)2 2 =K KL L(V VDDDD-V VOO-V VTLTL)2
24、 2 =I IDSI DSI =K KI I(V Vi i-V VT T)2 2 可见可见可见可见V VOO V Vi i为线性关系,倒相器为线性关系,倒相器为线性关系,倒相器为线性关系,倒相器KK因子比越因子比越因子比越因子比越大,曲线越陡,过渡区越小,抗干扰性能越强大,曲线越陡,过渡区越小,抗干扰性能越强大,曲线越陡,过渡区越小,抗干扰性能越强大,曲线越陡,过渡区越小,抗干扰性能越强 当当当当V Vi i 继续上升,使得继续上升,使得继续上升,使得继续上升,使得T TI I 进入非饱和状态传输进入非饱和状态传输进入非饱和状态传输进入非饱和状态传输特性进入非线性区特性进入非线性区特性进入非线
25、性区特性进入非线性区 以以以以 V VOHOH=V VDDDD-V VTLTL 归一化归一化归一化归一化 当当当当V Vi i 进一步增大时,输出进一步增大时,输出进一步增大时,输出进一步增大时,输出V VOLOL 此时此时此时此时V VOOV VOHOH 换一种表达方式:换一种表达方式:换一种表达方式:换一种表达方式:比较比较比较比较V VOHOH ,V VOLOL 由于由于由于由于V VOLOL 由两管跨导之比决定,故称有比电路。由两管跨导之比决定,故称有比电路。由两管跨导之比决定,故称有比电路。由两管跨导之比决定,故称有比电路。c c直流噪声容限直流噪声容限直流噪声容限直流噪声容限 与与
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 半导体 集成电路 沟道 MOS 逻辑
限制150内