建立时间和保持时间31545.docx





《建立时间和保持时间31545.docx》由会员分享,可在线阅读,更多相关《建立时间和保持时间31545.docx(10页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、建立时间(Tsu:set up time)是指在时钟沿到来之前数据从不稳定到稳定所需的时间,如果建立的时间不满足要求那么数据将不能在这个时钟上升沿被稳定的打入触发器;保持时间(Th:hold time)是指数据稳定后保持的时间,如果保持时间不满足要求那么数据同样也不能被稳定的打入触发器。建立与保持时间的简单示意图如下图1所示。图1 保持持时间与与建立时时间的示示意图在FPPGA设设计的同同一个模模块中常常常是包包含组合合逻辑与与时序逻逻辑,为为了保证证在这些些逻辑的的接口处处数据能能稳定的的被处理理,那么么对建立立时间与与保持时时间建立立清晰的的概念非非常重要要。下面面在认识识了建立立时间与与
2、保持时时间的概概念上思思考如下下的问题题。举一一个常见见的例子子。图2 同步步设计中中的一个个基本模模型图2为为统一采采用一个个时钟的的同步设设计中一一个基本本的模型型。图中中Tcoo是触发发器的数数据输出出的延时时;Tddelaay是组组合逻辑辑的延时时;Tssetuup是触触发器的的建立时时间;TTpd为为时钟的的延时。如如果第一一个触发发器D11建立时时间最大大为T11maxx,最小小为T11minn,组合合逻辑的的延时最最大为TT2maax,最最小为TT2miin。问问第二个个触发器器D2立立时间TT3与保保持时间间T4应应该满足足什么条条件,或或者是知知道了TT3与TT4那么么能容许
3、许的最大大时钟周周期是多多少。这这个问题题是在设设计中必必须考虑虑的问题题,只有有弄清了了这个问问题才能能保证所所设计的的组合逻逻辑的延延时是否否满足了了要求。下面通通过时序序图来分分析:设设第一个个触发器器的输入入为D11,输出出为Q11,第二二个触发发器的输输入为DD2,输输出为QQ2;时钟统统一在上上升沿进进行采样样,为了了便于分分析我们们讨论两两种情况况即第一一:假设设时钟的的延时TTpd为为零,其其实这种种情况在在FPGGA设计计中是常常常满足足的,由由于在FFPGAA 设计计中一般般是采用用统一的的系统时时钟,也也就是利利用从全全局时钟钟管脚输输入的时时钟,这这样在内内部时钟钟的延
4、时时完全可可以忽略略不计。这这种情况况下不必必考虑保保持时间间,因为为每个数数据都是是保持一一个时钟钟节拍同同时又有有线路的的延时,也也就是都都是基于于CLOOCK的的延迟远远小于数数据的延延迟基础础上,所所以保持持时间都都能满足足要求,重重点是要要关心建建立时间间,此时时如果DD2的建建立时间间满足要要求那么么时序图图应该如如图3所所示。从图中中可以看看出如果果:T-TTco-TdeelayyT33即: Tdeelayy TT-Tcco-TT3那么就就满足了了建立时时间的要要求,其其中T为为时钟的的周期,这这种情况况下第二二个触发发器就能能在第二二个时钟钟的升沿沿就能稳稳定的采采到D22,时
5、序序图如图图3所示示。图3 符合合要求的的时序图图如果组组合逻辑辑的延时时过大使使得T-TTco-TdeelayyT33这也就就是要求求的D22的建立立时间。从上面面的时序序图中也也可以看看出,DD2的建建立时间间与保持持时间与与D1的的建立与与保持时时间是没没有关系系的,而而只和DD2前面面的组合合逻辑和和D1的的数据传传输延时时有关,这这也是一一个很重重要的结结论。说说明了延延时没有有叠加效效应。第二种种情况如如果时钟钟存在延延时,这这种情况况下就要要考虑保保持时间间了,同同时也需需要考虑虑建立时时间。时时钟出现现较大的的延时多多是采用用了异步步时钟的的设计方方法,这这种方法法较难保保证数
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 建立 时间 保持 31545

限制150内