2022年基于嵌入式CPU S3C2440的VGA显示系统设计.doc





《2022年基于嵌入式CPU S3C2440的VGA显示系统设计.doc》由会员分享,可在线阅读,更多相关《2022年基于嵌入式CPU S3C2440的VGA显示系统设计.doc(6页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、基于嵌入式CPU S3C2440的VGA显示系统设计摘要:基于VGA接口时序,以高功能视频D/A芯片ADV7120为核心。实现了基于嵌入式CPUS3C2440的VGA显示子系统。系统一方面利用S3C24 40自带的LCD操纵器产生符合VGA显示要求的时序逻辑,另一方面通过LCD数据线将数字RGB信号传递给具有8路通道的视频D/A芯片ADV7120,产生VGA显示需要的模仿色彩信号。通过TFTLCD显示的时序与VGA显示时序的匹配,驱动VGA显示屏。该系统能够到达正常显示色彩信息的要求,且价格低廉,适用于对显示效果要求不苛刻,但要求大尺寸显示屏且对价格敏感的嵌入式应用中。目前特别多SOC厂商的微
2、处理器芯片都集成了LCD操纵器,如三星公司的S3C2410.S3C2440,Intel的Xscale系列等。大多数嵌入式系统也采纳流行的LCD显示技术。但是在需要大屏幕显示、对分辨率要求不高的场合,如车间、厂房,采纳大屏幕LCD则本钱过高。另一方面,VGA显示技术由于技术开展成熟,本钱低廉,仍在被大量使用,直到今天它仍是所有显示终端最为成熟的标准接口。假如让嵌入式处理器直截了当支持VGA显示器,则能特别大地利用现有资源,节约系统本钱。1 基于S3C2440的VGA显示技术分析通过分析VGA显示技术的时序逻辑与S3C2440内部集成LCD操纵器驱动TFT LCD的时序逻辑,找出它们的共同点,分析
3、在S3C2440上应用VGA显示接口的可行性。1.1 VGA显示原理VGA(Video Graphics Arrnay)是IBM公司提出的目前仍然广泛应用于PC的显示接口。该接口具有分辨率高、显示速率快、颜色丰富等优点,在彩色显示器领域得到了广泛的应用。VGA接口在物理上表现为DB15的插座,其中VGA适配器端使用的是阴性DB15标准的接口。其引脚定义如表1所示。表1 VGA适配器引脚定义VGA接口使用模仿RGB通道,逐点、逐行。其时序如图1所示。VGA接口信号为模仿信号,其关键信号有5个,分别是Horizontal Sync水平同步信号(也叫行同步信号),垂直同步信号Vertical Syn
4、c(也叫场同步信号),红色模仿信号,绿色模仿信号和篮色模仿信号。电子枪从左至右,从上而下的进展,每行完毕时,用行同步信号进展同步。完所有的行后用场同步信号进展场同步。因电子枪偏转需要时间,因此扫完回转中,要对电子枪进展消隐操纵,在每行完毕后的回转过程中进展行消隐,在每场完毕后的回转过程中进展场消隐。消隐过程中不发送电子束。图1 VGA的时序1. 2 TFT LCD显示屏时序分析基于ARM920T内核的S3C2440芯片外围集成了LCD操纵器,LCD操纵器被用来向LCD传输图像数据,并提供必要的操纵信号,比方VFRAME、VLINE、VCLK、VM等。除此之外,LCD操纵器还包括一组操纵存放器:
5、LCDCON1存放器、LCDCON2存放器、LCDCON3存放器、LCDCON4存放器、LCD CON5存放器。这些存放器的设置与显示屏信息、操纵时序和数据传输格式等亲密相关,在设计中需要依照显示设备的详细信息正确设置这些存放器才能使S3C2440正常操纵驱动不同的显示屏。典垂的TFT液晶显示屏的对序如图2所示。图2 典型TFT LCD时序其中主要包括:1)帧(垂直)同步(VSYNC):用高电平(或低电平)表示一帧的起始。2)行(水平)同步(HSYNC):用高电平(或低电平)表示一行的起始。3)时钟(VCLK):通过上升沿(或下降沿)把数据写入液晶屏。4)数据有效操纵(VDEN):表示是否开启
6、TFT输出。5)数据信号(VD):表示每个点的颜色,通常有16位、18位、24位等形式。通过比照VGA接口的时序和TFT LCD液晶显示屏的时序,能够看出它们特别类似。这就为用LCD操纵器驱动VGA显示屏提供了内在的可能性。而且一旦实现了这种转接方案,由因此由硬件实现的两种接口的电气转换,不需要写任何驱动程序,是在嵌入式系统平台上扩展VGA接口的最方便的方案。比拟两种接口的特性,要实现从TFT时序到VGA时序的转换,需要处理的向题有:1)TFT液晶同步信号和VGA同步信号的电平咨询题。2)TFT液晶操纵器的输出是RGB数字接口,而VGA的红绿蓝通道时模仿量,两者需要通过D/A转换。使用D/A要
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022年基于嵌入式CPU S3C2440的VGA显示系统设计 2022 基于 嵌入式 CPU S3C2440 VGA 显示 系统 设计

限制150内