低频数字频率计PPT讲稿.ppt
《低频数字频率计PPT讲稿.ppt》由会员分享,可在线阅读,更多相关《低频数字频率计PPT讲稿.ppt(52页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、低频数字频率计第1页,共52页,编辑于2022年,星期四设设 计计 任任 务务1.测频范围测频范围10.0Hz9.99KHz;2.测量误差小于等于测量误差小于等于1%;3.响应时间不大于响应时间不大于12秒;秒;4.具有超量程显示功能;具有超量程显示功能;5.频率计分成三个频段进行设计。频率计分成三个频段进行设计。一、设计内容:用一、设计内容:用PLD器件器件EPM7128SLC84-15设计设计一个低频数字频率计。一个低频数字频率计。二、性能与技术指标二、性能与技术指标第2页,共52页,编辑于2022年,星期四为了保证信号频率的测量精度,要求把频率测量为了保证信号频率的测量精度,要求把频率测
2、量范围分成三个频段,其最大显示数分别为:范围分成三个频段,其最大显示数分别为:99.9 Hz、999.Hz和和9.99 kHz。为此,需要控制频率显示的小数。为此,需要控制频率显示的小数点位置,及频率显示单位点位置,及频率显示单位Hz或或kHz,具体要求如表所,具体要求如表所示。当信号频率超过规定频段的上限频率时,希望具示。当信号频率超过规定频段的上限频率时,希望具有超量程指示。有超量程指示。序号序号频率范围频率范围显示显示110.0Hz99.9Hz2100Hz999Hz31.00KHz9.99kHz第3页,共52页,编辑于2022年,星期四总体方案讨论总体方案讨论数字频率计的原理框图数字频率
3、计的原理框图测量电路测量电路显示电路显示电路共阴共阴数码管数码管1 Hz、8 Hz1 kHz时钟时钟溢出指示溢出指示LEDfx被测信号被测信号控制电路控制电路整整形形待设计电路待设计电路第4页,共52页,编辑于2022年,星期四通常取通常取T=1s,则则fx=N1。1.测频法(测频法(M法)法)一、测频原理一、测频原理一、测频原理一、测频原理 频率是单位时间内信号周期的变化次数。如果用一个频率是单位时间内信号周期的变化次数。如果用一个标准的定时时间标准的定时时间TG控制一个闸门电路,在时间控制一个闸门电路,在时间TG内闸门内闸门打开,让被测信号通过,记下被测信号的变化周期(用计打开,让被测信号
4、通过,记下被测信号的变化周期(用计数器)数,该数与计数时间数器)数,该数与计数时间TG的比值就是被测信号的频率,的比值就是被测信号的频率,则:则:第5页,共52页,编辑于2022年,星期四显然,计数器的最大误差是相差显然,计数器的最大误差是相差1个脉冲,因此个脉冲,因此M法的最法的最大相对误差为大相对误差为因此,因此,M法的相对误差与被测信号频率成反比法的相对误差与被测信号频率成反比(若频若频率越高,则率越高,则N越大越大)。M法适合于高频信号的测量法适合于高频信号的测量。第6页,共52页,编辑于2022年,星期四与门与门计数器计数器控制电路控制电路清零清零信号信号闸门信号闸门信号锁存器锁存器
5、锁存锁存信号信号M法的原理框图如下:法的原理框图如下:图中锁存器的作用是为了防止在闸门高电平期间,频图中锁存器的作用是为了防止在闸门高电平期间,频率计的显示随着计数值的增加不断变化造成闪烁,使人眼率计的显示随着计数值的增加不断变化造成闪烁,使人眼难以分辨。当计数器停止计数后(闸门信号由高变低后),难以分辨。当计数器停止计数后(闸门信号由高变低后),才将计数值锁存并送给译码显示电路。为了防止显示闪烁,才将计数值锁存并送给译码显示电路。为了防止显示闪烁,锁存信号的周期必须大于人的视觉滞留时间(约锁存信号的周期必须大于人的视觉滞留时间(约0.1秒左秒左右)。右)。第7页,共52页,编辑于2022年,
6、星期四2.测周法(测周法(T法)法)首先把被测信号通过二分频,获得一个高电平时间首先把被测信号通过二分频,获得一个高电平时间或低电平时间都是一个信号周期或低电平时间都是一个信号周期T的方波信号;然后用的方波信号;然后用一个已知频率一个已知频率fOSC的高频方波信号作为计数脉冲,在一个的高频方波信号作为计数脉冲,在一个信号周期信号周期T的时间内对的时间内对 信号进行计数,若在信号进行计数,若在T时间内的计时间内的计数值为数值为N2,则,则第8页,共52页,编辑于2022年,星期四计数器的最大误差是相差计数器的最大误差是相差1个脉冲,因此个脉冲,因此T法的最大相法的最大相对误差为对误差为当当fx频
7、率越高,频率越高,T越小,越小,N越小。所以越小。所以T法的相对误差法的相对误差与被测信号频率成正比。与被测信号频率成正比。T法适合于低频信号的测量法适合于低频信号的测量。第9页,共52页,编辑于2022年,星期四T法的原理框图如下:法的原理框图如下:与与门门计数器计数器控制电路控制电路清零清零信号信号高频信号高频信号fOSC锁存器锁存器锁存锁存信号信号2 2分频分频第10页,共52页,编辑于2022年,星期四3.T/M法法T/M法测量是采用两个计数器,分别对被测信号法测量是采用两个计数器,分别对被测信号 和和高频标准计数信号进行计数。若在确定的检测时间内,对高频标准计数信号进行计数。若在确定
8、的检测时间内,对被测信号被测信号fx的计数值为的计数值为N1,而对高频信号,而对高频信号fOSC的计数值为的计数值为N2,则,则第11页,共52页,编辑于2022年,星期四4.测频方案的选择测频方案的选择由上述讨论可知,测周法适合于对低频信号的测量,而由上述讨论可知,测周法适合于对低频信号的测量,而测频法则适合于对较高频率信号的测量。但由于用测周法所获测频法则适合于对较高频率信号的测量。但由于用测周法所获得的信号周期数据,还需要求倒数运算才能得到信号频率,而得的信号周期数据,还需要求倒数运算才能得到信号频率,而二进制数据的求倒数运算用中小规模数字集成电路又较难实现。二进制数据的求倒数运算用中小
9、规模数字集成电路又较难实现。用测频法所获得的测量数据,在闸门时间为用测频法所获得的测量数据,在闸门时间为1秒时,不需要进秒时,不需要进行任何换算,计数器所计数据就是信号频率。因此,测周法不行任何换算,计数器所计数据就是信号频率。因此,测周法不适合本实验要求,适合本实验要求,本实验采用测频法本实验采用测频法。第12页,共52页,编辑于2022年,星期四测频法的测量误差与信号频率成反比,信号频率越低,测频法的测量误差与信号频率成反比,信号频率越低,测量误差越大。在信号频率较低时,如测量误差越大。在信号频率较低时,如10 Hz 100 Hz,要,要求测量误差小于等于求测量误差小于等于1%,可以通过增
10、大闸门时间(,可以通过增大闸门时间(TG10 s)来提高测量精度。此时,误差达到要求;响应时间可以)来提高测量精度。此时,误差达到要求;响应时间可以达到达到12 s(10 s 的闸门时间,及的闸门时间,及2 s 的锁存延迟时间),也达的锁存延迟时间),也达到要求。到要求。还有一个问题是扩大量程。要求显示还有一个问题是扩大量程。要求显示3位有效数字,位有效数字,对此我们采用对此我们采用1000 进制计数器。但当信号频率为进制计数器。但当信号频率为1 10 kHz时,已超过了计数范围。为此,可以先对信号进行时,已超过了计数范围。为此,可以先对信号进行10分频,再进行计数。只要显示时设置合适的小数点
11、和分频,再进行计数。只要显示时设置合适的小数点和单位即可。单位即可。第13页,共52页,编辑于2022年,星期四得到分频段测量方案:得到分频段测量方案:2 sx.xx kHz1 10 kHz12 sxx.x Hz10 100 Hz2 sxxx Hz100 1000 Hz响应时间响应时间小数点和单位小数点和单位闸门闸门频段频段1s10 s1 sfx分频分频10分频分频无无无无精度精度111分频段测量原理框图:分频段测量原理框图:101010101010计数器计数器控制电路控制电路清零清零信号信号闸门信号闸门信号(1 s or 10 s)锁存器锁存器锁存锁存信号信号1010分频分频频段选择信号频段
12、选择信号1 Hz8 Hz第14页,共52页,编辑于2022年,星期四1.静态显示静态显示二、显示原理二、显示原理二、显示原理二、显示原理 每个十进制数通过一个译码器后送数码管显示。当每个十进制数通过一个译码器后送数码管显示。当显示位数较多时,静态显示所需的显示译码器也较多,导显示位数较多时,静态显示所需的显示译码器也较多,导致连线较多,功耗也较大,但显示效果较好。致连线较多,功耗也较大,但显示效果较好。10001000计计数数器器4 4位锁存器位锁存器44显示译码显示译码84 4位锁存器位锁存器44显示译码显示译码84 4位锁存器位锁存器44显示译码显示译码8第15页,共52页,编辑于2022
13、年,星期四2.动态显示动态显示 动态显示是利用人的视觉滞留效应,依次轮流点亮显动态显示是利用人的视觉滞留效应,依次轮流点亮显示数码管。与静态显示相比,需增加扫描选择电路。示数码管。与静态显示相比,需增加扫描选择电路。10001000计计数数器器4 4位锁存器位锁存器44扫描选择扫描选择1 kHz4 4位锁存器位锁存器44显示显示译码译码84 4位锁存器位锁存器44选择器选择器(显示显示 控制控制)444单位显示4第16页,共52页,编辑于2022年,星期四动态显示方式只需要一个显示译码器,连线较少,动态显示方式只需要一个显示译码器,连线较少,在数码管较多时能显示其优越性。该方式由于任何时在数码
14、管较多时能显示其优越性。该方式由于任何时候都只有一只数码管点亮,故功耗较小,但需合理设候都只有一只数码管点亮,故功耗较小,但需合理设计扫描电路,不然显示将产生闪烁感。计扫描电路,不然显示将产生闪烁感。本次实验采用动态显示方式本次实验采用动态显示方式。在设计显示模块(选。在设计显示模块(选择器)时还需考虑小数点和显示单位的实现。择器)时还需考虑小数点和显示单位的实现。第17页,共52页,编辑于2022年,星期四单元电路设计单元电路设计0.0.0.0.总体框图总体框图总体框图总体框图在在PLD设计数字频率计时,整机电路位于最上层,设计数字频率计时,整机电路位于最上层,通常应在单元电路设计并测试通过
15、后再实现。在此,通常应在单元电路设计并测试通过后再实现。在此,为了便于理解,先给出整机电路。为了便于理解,先给出整机电路。单元电路设计包括:单元电路设计包括:(1)testin:被测信号预处理电路:被测信号预处理电路(2)gatesig:闸门信号控制电路:闸门信号控制电路(3)cnt1k:1000进制计数器进制计数器(4)lock:锁存单元:锁存单元(5)display:动态显示电路:动态显示电路(6)trans:显示译码器:显示译码器(7)decsend:动态显示扫描信号分配:动态显示扫描信号分配(8)auto:自能动量程转换控制电路:自能动量程转换控制电路第18页,共52页,编辑于2022
16、年,星期四动态显示动态显示锁存器锁存器动态显动态显示选通示选通计数器计数器自动量自动量程转换程转换译码器译码器控制电路控制电路预处理预处理1kHz输入信号输入信号1Hz显示显示小数点小数点溢出指示溢出指示整机电路:整机电路:选通选通第19页,共52页,编辑于2022年,星期四1.1.输入预处理(输入预处理(输入预处理(输入预处理(testintestin)这一部分在整机电路中的位置:这一部分在整机电路中的位置:第20页,共52页,编辑于2022年,星期四输入:输入:TEST:待测信号待测信号;S2:频段控制信号。频段控制信号。1代表高频段,代表高频段,0代表中低频段。代表中低频段。输出:输出:
17、输出输出 CP:1000进制计数器的计数脉冲进制计数器的计数脉冲。逻辑关系:逻辑关系:当分频控制当分频控制S2 0(fx为为10-1000 Hz)时,时,CP TEST(fx);当分;当分频控制频控制S2=1(fx为为1-10 kHz)时,时,CP TEST(fx)的十分频。的十分频。第21页,共52页,编辑于2022年,星期四分频控制电路的测试结果分频控制电路的测试结果第22页,共52页,编辑于2022年,星期四2.2.闸门信号控制电路(闸门信号控制电路(闸门信号控制电路(闸门信号控制电路(gatesiggatesig)这一部分在整机电路中的位置:这一部分在整机电路中的位置:第23页,共52
18、页,编辑于2022年,星期四 数字频率计的设计关键是控制电路的设计,控制电路数字频率计的设计关键是控制电路的设计,控制电路产生频率测量所需的产生频率测量所需的闸门闸门、清零清零和和锁存锁存信号。这些信号具信号。这些信号具有一定的时序关系。有一定的时序关系。为了保证测量的精确性,在每次闸门信号变为高信号为了保证测量的精确性,在每次闸门信号变为高信号前,必须给计数器提供一个前,必须给计数器提供一个清零清零信号。当闸门信号为高电信号。当闸门信号为高电平时,计数器开始计数;当闸门信号为低电平时,计数器平时,计数器开始计数;当闸门信号为低电平时,计数器停止计数。停止计数。如果计数器的输出直接译码显示,则
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 低频 数字频率计 PPT 讲稿
限制150内