第七章 常用时序逻辑功能器件精选文档.ppt
《第七章 常用时序逻辑功能器件精选文档.ppt》由会员分享,可在线阅读,更多相关《第七章 常用时序逻辑功能器件精选文档.ppt(43页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第七章 常用时序逻辑功能器件数字电子1本讲稿第一页,共四十三页数字电子2二进制异步加计数器的二进制异步加计数器的逻辑图逻辑图、状态图状态图、波形图波形图。图图7.1.1(FIASH)电路可作为电路可作为分频器分频器:Q0、Q1、Q2的周期分别是计的周期分别是计数脉冲数脉冲CP的的2倍、倍、4倍、倍、8倍,即对倍,即对CP构成构成2、4、8分频。分频。工作过程工作过程:CP上跳一次,上跳一次,Q0翻一次;翻一次;Q0下跳一次,下跳一次,Q1翻一次;翻一次;Q1下跳一次,下跳一次,Q2翻一次。翻一次。从初态从初态000开始,每输入一个开始,每输入一个CP脉冲计数器状态脉冲计数器状态加加1,输入,输
2、入8个个CP后计数器状态又为后计数器状态又为000,又称,又称23进制进制加计数器加计数器,模八加计数器模八加计数器(M=8)。)。本讲稿第二页,共四十三页数字电子3(2).二进制异步减计数器二进制异步减计数器结构结构:.将将D触发器触发器的的 输出端与输出端与D输入端输入端连连接接,构成,构成T触发器触发器;.低位低位触发器的触发器的Q与与高位高位触发器的触发器的CP端连接。端连接。二进制异步减计数器的二进制异步减计数器的逻辑图逻辑图、状态图状态图、波形图波形图。图图7.1.4(FIASH)本讲稿第三页,共四十三页数字电子4归纳归纳:(1)n位二进制异步计数器由位二进制异步计数器由n 位位T
3、触发器构触发器构成(对成(对D触发器触发器,将,将D与与 连接,对连接,对JK触发器触发器,将其将其J、K加加1)。各触发器之间的连接方式由)。各触发器之间的连接方式由加、减加、减计数方式计数方式和触发器的和触发器的触发方式触发方式决定。决定。(2)在异步计数器中,高位触发器的翻转必须)在异步计数器中,高位触发器的翻转必须在低位触发器翻转,产生进位或借位信号之后在低位触发器翻转,产生进位或借位信号之后才能实现。因此,异步计数器工作速度低。才能实现。因此,异步计数器工作速度低。本讲稿第四页,共四十三页数字电子52.二进制同步计数器二进制同步计数器 为提高计数速度,采用为提高计数速度,采用同步计数
4、同步计数方式。方式。CP脉冲同时接于各位触发器的脉冲同时接于各位触发器的CP输入端。当输入端。当CP脉冲来到时,应该翻转的脉冲来到时,应该翻转的触发器是同时翻转触发器是同时翻转的,没有的,没有各级各级延时时间延时时间的的积累积累问题。问题。同步计数器也称为并行计数器。同步计数器也称为并行计数器。本讲稿第五页,共四十三页数字电子6(1)二进制同步加计数器二进制同步加计数器 采用采用JK触发器构成。触发器构成。为使各触发器能在适当的时间翻转,必需对各为使各触发器能在适当的时间翻转,必需对各触发器的触发器的J、K输入端加适当的控制逻辑。输入端加适当的控制逻辑。结构结构:CP脉冲与各触发器的脉冲与各触
5、发器的CP输入端连接;输入端连接;图图7.1.5(FIASH)本讲稿第六页,共四十三页数字电子7,CP下跳一次下跳一次Q0翻一次翻一次时,时,CP下跳下跳Q1翻翻时,时,CP下跳下跳Q2翻翻时,时,CP下跳下跳Q3翻翻图图7.1.5(FIASH)同步计数器同步计数器触发器的翻转是同时进行的,工作速触发器的翻转是同时进行的,工作速度比度比异步计数器异步计数器高。高。但是,控制电路复杂,其工作速度也受控制电路但是,控制电路复杂,其工作速度也受控制电路传输延时时间的限制。传输延时时间的限制。本讲稿第七页,共四十三页数字电子8二进制同步减计数器:二进制同步减计数器:结构结构:CP脉冲与各触发器的脉冲与
6、各触发器的CP输入端连接;输入端连接;本讲稿第八页,共四十三页数字电子9(2)二进制同步可逆计数器:二进制同步可逆计数器:可逆计数器可逆计数器既可作既可作加计数加计数又能作又能作减计数减计数。本讲稿第九页,共四十三页数字电子10X=1:加计数加计数X=0:减计数减计数本讲稿第十页,共四十三页数字电子117.1.2 非二进制计数器非二进制计数器例例7.1.1 用用D触发器设计一个触发器设计一个8421码十进制同步加计数器码十进制同步加计数器同步计数器设计步骤:同步计数器设计步骤:(1)确定状态数和触发器个数。)确定状态数和触发器个数。(2)列出状态表和驱动表。)列出状态表和驱动表。(3)按驱动表
7、作驱动方程。)按驱动表作驱动方程。(4)按驱动方程作逻辑图。)按驱动方程作逻辑图。(5)画出完整的状态图,检查设计的计数器能)画出完整的状态图,检查设计的计数器能否自起动。否自起动。本讲稿第十一页,共四十三页数字电子12(1)确定状态数和触发器个数)确定状态数和触发器个数 十进制计数器有十个状态需要四个触发器。十进制计数器有十个状态需要四个触发器。(2)列出状态表和驱动表)列出状态表和驱动表本讲稿第十二页,共四十三页数字电子13(3)按驱动表作驱动方程,采用卡诺图化简。)按驱动表作驱动方程,采用卡诺图化简。本讲稿第十三页,共四十三页数字电子14本讲稿第十四页,共四十三页数字电子15本讲稿第十五
8、页,共四十三页数字电子16本讲稿第十六页,共四十三页数字电子17图图7.1.9(FIASH)(4)按驱动方程作逻辑图。)按驱动方程作逻辑图。本讲稿第十七页,共四十三页数字电子18(5)画出完整的状态图,检查设计的计数)画出完整的状态图,检查设计的计数器能否自起动。器能否自起动。按状态方程可求得现态为按状态方程可求得现态为10101111的各个次态。的各个次态。本讲稿第十八页,共四十三页数字电子19图图7.1.9(FIASH)从完整的状态图中可从完整的状态图中可见,电路能自起动。见,电路能自起动。本讲稿第十九页,共四十三页数字电子20(1)74161的功能的功能 74161是是4位二进制同步加计
9、数器位二进制同步加计数器。RD:异步清零端:异步清零端LD:预置数控制端:预置数控制端A、B、C、D:预置数据输入端:预置数据输入端EP、ET:计数使能端:计数使能端CP:时钟输入端:时钟输入端RCO:进位输出端:进位输出端Q QA A、Q QB B、Q QC C、Q QD D:计数输出端:计数输出端7.1.3 集成计数器集成计数器1.集成计数器集成计数器74161、74LS193、74LS290本讲稿第二十页,共四十三页数字电子21表表7.1.4 74161的功能表的功能表本讲稿第二十一页,共四十三页数字电子22(2)74LS193的功能的功能74LS193的特点:的特点:v两个时钟输入端两
10、个时钟输入端CPU和和CPD:在在RD=0、LD=1的条件下,的条件下,CPD1,计数脉冲从,计数脉冲从 CPU输人,作输人,作加加计数;计数;CPU1,计数脉冲从,计数脉冲从 CPD输人,作输人,作减减计数。计数。本讲稿第二十二页,共四十三页数字电子23v异步清零功能:异步清零功能:v异步预置数功能:异步预置数功能:清零信号清零信号 RD1时,计时,计数器的输出将被直接置数器的输出将被直接置零;零;RD 0,LD0时,立即把时,立即把预置数据输人端预置数据输人端A、B、C、D的状态置人计数器的的状态置人计数器的QA、QB、QC、QD端。端。本讲稿第二十三页,共四十三页数字电子2474LS19
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 第七章 常用时序逻辑功能器件精选文档 第七 常用 时序 逻辑 功能 器件 精选 文档
限制150内