【教学课件】第12章存储器及其接口.ppt
《【教学课件】第12章存储器及其接口.ppt》由会员分享,可在线阅读,更多相关《【教学课件】第12章存储器及其接口.ppt(151页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第第12章章 存储器及其接口存储器及其接口 本章主要内容(1)半导体存储器及其典型芯片)半导体存储器及其典型芯片(2)存储器接口技术)存储器接口技术(3)高速缓存()高速缓存(Cache)技术)技术12.1 存储器概述存储器概述12.1.1 存储器的分类存储器的分类12.1.2 存储器的性能指标存储器的性能指标n计算机存储器的性能指标很多,例如存储容量、存取速度、存储器的可靠性、性能价格比、功耗等。n就功能和接口技术而言,最重要的性能指标是存储器的存储容量存储容量和和存取速度存取速度。1.存储容量存储容量n存储容量是存储器可以容纳的二进制信息总量,即存储信息的总位数(bits),也称存储器的位
2、容量位容量。n设存储器芯片的地址线和数据线位数分别是p和q,则该存储器芯片的编址单元总数为2p,该存储器芯片的位容量为2pq。2.存取速度存取速度n存储器的存取速度可用“存取时间存取时间”和“存储周期存储周期”这两个时间参数来衡量。n“存取时间存取时间”(Access Time)是指从CPU发出有效存储器地址从而启动一次存储器读/写操作,到该读/写操作完成所经历的时间。n“存储周期存储周期”(memory cycle)是连续启动两次独立的存储器操作所需的最小时间间隔。n由于存储器在完成读/写操作之后需要一段恢复时间,所以通常存储器的存储周期略大于存储器的存取时间。存储器的存储周期略大于存储器的
3、存取时间。n如果CPU在小于存储周期的时间之内连续启动两次存储器访问,那么存取结果的正确性将不能得到保证。12.1.3 存储系统的层次结构存储系统的层次结构n单独用同一种类型的存储器很难同时满足单独用同一种类型的存储器很难同时满足容量大、速容量大、速度快及价格低度快及价格低这三方面的要求这三方面的要求。n为了发挥各种不同类型存储器的长处,避开其弱点,应把它们合理地组织起来,这就出现了存储系统层次结构的概念。n实际计算机系统中的存储器层次结构如图12.1所示。图图12.1 存储系统的层次结构存储系统的层次结构CPU寄存器组高速缓存 (Cache)M1M4M3M2Mn外存1外存4外存3外存2外存m
4、虚存(virtual memory)主存外存n上述四级存储系统也可看成两个二级系统:n 高速缓存高速缓存主存;主存;n 主存主存外存。外存。n这两个二级系统的基本功能和设计目标是不相同的,前者的主要目的是为提高前者的主要目的是为提高CPU访问存储器的速度访问存储器的速度,而而后者是为了弥补主存容量的不足。后者是为了弥补主存容量的不足。12.1.4 内存储器的基本结构及其数据组织内存储器的基本结构及其数据组织1.内存储器基本结构内存储器基本结构n计算机内存储器的基本结构及其与CPU的连接情况如图12.2所示,其中虚线框内为内存储器。该图中表示了内存储器与CPU之间的地址、数据以及控制信息的流动概
5、况。图图12.2 内存储器基本结构内存储器基本结构CPU时序与控制MAR地址译码器读/写驱动器MDR存储体存储体MB存储单元存储单元控制总线N位数据总线位数据总线M位地址总线位地址总线2.内存储器中的数据组织内存储器中的数据组织n在计算机系统中,作为一个整体一次读出或写入存储器的数据称为“存储字”。存储字的位数称为存储字的位数称为“字长字长”。n不同机器的字长有所不同,例如:n8位机(如8080/8085)的存储字是8位字长(即一个字节);n16位机(如8086)的存储字是16位字长;n32位机(如80386、80486及Pentium等)的存储字是32位字长。一个多字节的存储字在内存中的存放
6、情况通常有两种不一个多字节的存储字在内存中的存放情况通常有两种不同的格式同的格式:n一种是一种是如在如在Intel 80 x86系统中那样。系统中那样。n一个多字节的存储字的地址是多个连续字节单元中最低端字节单元的地址,而此最低端存储单元中存放的最低端存储单元中存放的是多字节存储字中最低字节。是多字节存储字中最低字节。n例如,32位(4字节)的存储字11223344H在内存中的存放情况如图12.3(a)所示,该32位存储字的地址即是10000H。n这种数据存放格式有人称其为“小尾存储格式小尾存储格式”(little endian memory format);n另一种另一种存放格式刚好是相反的
7、排列情况.例如,在Motorola的680 x0系统中,32位存储字 11223344H的存放情况如图12.3(b)所示.高字节数据11H存放在最低地址单元10000H中,32位的存储字的地址10000H指向最高字节的存储单元。有人称这种存放格式为“大尾存储格式大尾存储格式”(big endian memory format)。图图12.3 多字节存储字的两种不同存放方式多字节存储字的两种不同存放方式44H33H22H11H11H22H33H44H10000H10001H10002H10003H10003H 10002H10001H 10000H(a)Intel 80 x86系统中系统中(b)
8、Motorola 680 x0系统中系统中12.2 半导体存储器及其典型芯片半导体存储器及其典型芯片n半导体存储器从存储器工作特点及功能的角度,可分为读写存储器RAM和只读存储器ROM两大类,其具体分类如图12.4所示。n本节将对RAM和ROM的工作原理及典型芯片进行分析和介绍。图图12.4 半导体存储器的分类半导体存储器的分类半导体存储器半导体存储器EEPROMEPROMPROM掩膜式掩膜式ROM动态动态RAMDRAM静态静态RAMSRAM可读写存储器可读写存储器RAM只读存储器只读存储器ROMVolatile memoryNon-Volatile memory 12.2.1 可读写存储器可
9、读写存储器RAM1.静态静态RAM(SRAM)(1)静态静态RAM的基本存储单元的基本存储单元n基本存储单元(cells)是组成存储器的基础和核心,用于存储一位二进制代码“0”或者“1”。静态RAM的基本存储单元通常由6个MOS管组成,如图12.5所示。图图12.5 六管静态六管静态RAM基本存储单元基本存储单元SRAM的主要特点的主要特点n静态RAM存储电路MOS管较多,集成度不高集成度不高,同时由于T1、T2管必定有一个导通,因而功耗较大功耗较大。n静态RAM的优点是不需要刷新电路不需要刷新电路,从而简化了外部控制逻辑电路,此外静态RAM存取速度比动态存取速度比动态RAM快快,因而通常用作
10、微型计算机系统中的高速缓存高速缓存(Cache)。(2)静态静态RAM芯片举例芯片举例n常用的静态RAM芯片主要有6116、6264、62256、628128等。n下面重点介绍6116芯片。n 6116芯片是芯片是2K8位的高速静态位的高速静态CMOS可读写存储器,可读写存储器,片内共有片内共有16384个基本存储单元。个基本存储单元。n6116的引脚如图12.6所示。n6116的内部功能框图如图12.7所示。图图12.6 6116芯片引脚图芯片引脚图表表12-1 6116芯片的工作方式芯片的工作方式工作方式001读读010写写1未选图图12.7 6116芯片内部功能框图芯片内部功能框图行译码
11、列 I/O列译码输入数据控制存储器阵列128 128A4A10I/O1I/O8CSOEWEA0A3A2A1VccGND(3)静态静态RAM组成的存储矩阵和存储模块组成的存储矩阵和存储模块n在微型计算机系统中,常利用存储矩阵和存储模块组织内存空间。下面简单介绍如何使用静态RAM构造存储矩阵和存储模块。n2141芯片是芯片是4K1位的静态位的静态RAM,即它有4K个存储单元,每个存储单元的位数为1位,其引脚布局如图12.8所示。n图12.9则是利用2141芯片构造16K8位存储矩阵的框图。图图12.8 2141芯片引脚图芯片引脚图VccA10A7A6GND198765432181011121314
12、151617A0WEDoutA5A4A3A2A1DinCSA11A9A8图图12.9 用用4kx1位芯片组成位芯片组成16kx8位存储矩阵位存储矩阵 Memory System Design Using ICs nMemory system designers use commercially available RAM chips to design larger memory systems:the major steps in such memory designs are the following:n1.Based on speed and cost parameters,deter
13、mining the types of memory ICs(static or dynamic)to be used in the design.n2.Selecting an available IC of the type selected above,based on access time requirements and other physical parameters,such as the restriction on the number of chips that can be used and the power requirements.It is generally
14、 better to select an IC with the largest capacity in order to reduce the number of ICs the system.n3.Determining the number of ICs neededN=(total memory capacity)/(chip capacity).4.Arranging the above N ICs in a P*Q matrix,where Q=(number of bits per word in memory system)/(number of bits per word i
15、n the ICs)and P=N/Q.n5.Designing the decoding circuitry to selcet a unique word corresponding to each address.n We have not addressed the issue of memory control in this design procedure.The control unit of the computer system,of which the memory is a part,should produce control signals to strobe th
16、e address into the MAR,enable read/write.and gate the data in and out of MBR at appropriate times.nThe following example illustrates the design.nExample 3.4 nDesign a 4K*8 memory.using Intel 2114 RAM chips n1、Number of chips needed n =Total memory capacity/chip capacityn n =8n2、The memory sysetem MA
17、R will have 12 bits,since 4K=4 1024=,the MBR will have 8 bits.n3、Since 2114s are organized with four bits per word.two chips are used in forming a memory word of eight bits.Thus,the eight 2114s are arranged in four rows,with two chips per row.n4.The 2114 has 10 address lines.The least significant 10
18、 bits of the memory system MAR are connected to the 10 address lines of each 2114.A 2-to-4 decoder is used to decode the most significant two bits of the MAR,to select one of the four rows of 2114 chips through the CS signal on each 2114 chips.n5.I/O lines of chips in each row are connected to the M
19、BR.Note that these I/O lines are configured as tristate.The WE lines of all the 2114 chips are tied together to form the system WE.n nThe memory system is shown in Figure 3.25.nNote that the number of bits in the memory word can be increased in multiples of 4 simply by including additional columns o
20、f chips.If the number of words needs to be extended beyond 4K,additional decoding circuitry will be needed.n当存储器容量较大时,就需要在存储矩阵的基础上采用模块式结构组织整个内存空间。n图12.10 给出了一个64K8位静态RAM模块的具体线路图。图图12.10 一个一个64Kx8位静态位静态RAM存储模块存储模块16 K 8静态 RAM模块选择译码器写脉冲发生器8286(2片)芯片允许信号逻辑电路WECEA13A0D7D0OETAB第 1组第 2组第 3组CE3CE2CE1CE0D7D
21、0ABOETA15A14A13A0A15A0A19A16写控MWTC读控MRDC8286(1片)读/写控制第0组地址总线A19A0n在图12.10所示的这种存储器模块结构中,CPU输出的地址信号实际上被划分为三个层次(字段)来使用:高4位地址(A19A16)作“模块选择模块选择”之用;接下来的2位(A15、A14)作为“组选择组选择”;剩下的14位(A13A0)作为存储芯片的“片内地址片内地址”,片内地址用以选择芯片中的存储单元。整个地址的分配情况如图整个地址的分配情况如图12.11所示。所示。图图12.11 存储地址的分配存储地址的分配n例例12.1 n某计算机内存系统由32K1位的SRAM
22、芯片构成,内存容量为1M字节,采用模块结构,每个模块128K字节,每个模块分4组。试计算为构成该存储器所需的芯片数,并给出地址分配情况(“模块选择模块选择”、“组选择组选择”、“片内地址片内地址”各占哪几位)。n解解:n为构成该存储器共需给定芯片:1M8/32K1256(片)n由于内存容量为1M字节,所以内存地址为20位(A19A0)。根据本题条件,具体分配如图12.12所示。图图12.12 例例12.1的地址分配的地址分配2.动态动态RAM(DRAM)(1)DRAM基本存储单元电路基本存储单元电路n与静态RAM一样,动态RAM也是由许多“基本存储单元”(cells)按行、列形式构成的二维存储
23、矩阵来组成的。n目前,动态RAM基本存储单元是由一个MOS管和一个小电容构成,故称“单管动态单管动态RAM基本存储单元电路基本存储单元电路”,其结构如图12.13所示。图图12.13 单管动态单管动态RAM基本存储单元电路基本存储单元电路刷新刷新放大器放大器列选择信号列选择信号行选择信号行选择信号数据输入数据输入/输出线输出线基本存储单元基本存储单元TCn由于任何电容均存在漏电效应,所以经过一段时间后电容上的电荷会流失殆尽,所存信息也就丢失了。n对电容漏电而引起信息丢失这个问题的解决办法是定期地对内存中所有动态RAM存储单元进行刷新刷新(refresh),使原来表示逻辑“1”电容上的电荷得到补
24、充,而原来表示逻辑“0”的电容仍保持无电荷状态。n刷新是逐行进行的。刷新是逐行进行的。图图12.14动态动态RAM存储器阵列存储器阵列DRAM 的主要特点的主要特点n与静态RAM相比,动态RAM基本存储电路所用的MOS管少,从而可以提高存储器的存储密度并降低功耗。n动态RAM的缺点是存取速度比静态缺点是存取速度比静态RAM慢;需要定时慢;需要定时刷新,因此需增加相应的刷新支持电路刷新,因此需增加相应的刷新支持电路;n此外,在刷新期间在刷新期间CPU不能对内存模块启动读不能对内存模块启动读/写操作,写操作,从而损失了一部分有效存储器访问时间。从而损失了一部分有效存储器访问时间。nDRAM的高存储
25、密度、低功耗高存储密度、低功耗及每位价格便宜价格便宜的突出优点,使之非常适用于在需要较大存储容量的系统中用作主存储器。现代PC机均采用各种类型的DRAM作为可读写主存。(2)DRAM芯片的引脚信号及读写操作芯片的引脚信号及读写操作 为了具体理解动态RAM存储器的工作机理,清楚地了解DRAM芯片的主要引脚信号及其读写特性是十分必要的。n下面以一个1M1位的DRAM芯片为例进行概要说明。n该芯片的引脚信号情况如图12.15所示。图图12.15 DRAM芯片引脚信号芯片引脚信号图图12.16 DRAM芯片的操作时序芯片的操作时序(3)DRAM芯片举例芯片举例nMotorola MCM 511000A
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 教学课件 教学 课件 12 存储器 及其 接口
限制150内