【教学课件】第六章时序逻辑电路.ppt
《【教学课件】第六章时序逻辑电路.ppt》由会员分享,可在线阅读,更多相关《【教学课件】第六章时序逻辑电路.ppt(80页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第六章 时序逻辑电路 6.1 6.1 时序逻辑电路的基本概念时序逻辑电路的基本概念一、一、时序逻辑电路的结构及特点时序逻辑电路的结构及特点时时序序逻逻辑辑电电路路任任何何一一个个时时刻刻的的输输出出状状态态不不仅仅取取决决于于当当时时的的输输入信号,还与电路的原状态有关入信号,还与电路的原状态有关。时序电路的特点:(时序电路的特点:(1 1)含有具有记忆元件(最常用的是触发器)。)含有具有记忆元件(最常用的是触发器)。(2 2)具有反馈通道。具有反馈通道。一、分析时序逻辑电路的一般步骤一、分析时序逻辑电路的一般步骤 1 1由逻辑图写出下列各逻辑方程式:由逻辑图写出下列各逻辑方程式:(1 1)各
2、触发器的时钟方程。)各触发器的时钟方程。(2 2)时序电路的输出方程。)时序电路的输出方程。(3 3)各触发器的驱动方程。)各触发器的驱动方程。2 2将将驱驱动动方方程程代代入入相相应应触触发发器器的的特特性性方方程程,求求得得时时序序逻逻辑辑电电路路的状态方程。的状态方程。3 3根根据据状状态态方方程程和和输输出出方方程程,列列出出该该时时序序电电路路的的状状态态表表,画画出出状态图或时序图。状态图或时序图。4根根据据电电路路的的状状态态表表或或状状态态图图说说明明给给定定时时序序逻逻辑辑电电路路的的逻逻辑辑功功能。能。6.2 6.2 时序逻辑电路的一般分析方法时序逻辑电路的一般分析方法二、
3、同步时序逻辑电路的分析举例二、同步时序逻辑电路的分析举例例例6.2.1:试分析图试分析图6.2.2所示的时序逻辑电路。所示的时序逻辑电路。解:该电路为同步时序逻辑电路,时钟方程可以不写。解:该电路为同步时序逻辑电路,时钟方程可以不写。(1)写出输出方程:)写出输出方程:(2 2)写出驱动方程:)写出驱动方程:(3)写出)写出JK触发器的特性方程,然后将各驱动方程代入触发器的特性方程,然后将各驱动方程代入JK触发器的触发器的特性方程,得各触发器的次态方程:特性方程,得各触发器的次态方程:(4)作状态转换表及状态图)作状态转换表及状态图 当当X=0时:触发器的次态方程简化为:时:触发器的次态方程简
4、化为:输出方程简化为:输出方程简化为:由此作出状态表及状态图。由此作出状态表及状态图。当当X=1时:触发器的次态方程简化为:时:触发器的次态方程简化为:输出方程简化为:输出方程简化为:由此作出状态表及状态图。由此作出状态表及状态图。将将X=0与与X=1的状态图合并的状态图合并 起来得完整的状态图。起来得完整的状态图。根据状态表或状态图,根据状态表或状态图,可画出在可画出在CP脉冲作用下电路的时序图。脉冲作用下电路的时序图。(5 5)画时序波形图。)画时序波形图。(6 6)逻辑功能分析:)逻辑功能分析:当当X=1=1时,按照减时,按照减1 1规律从规律从1001001010010010循环变化,
5、循环变化,并每当转换为并每当转换为0000状态(最小数)时,输出状态(最小数)时,输出Z=1=1。该电路一共有该电路一共有3 3个状态个状态0000、0101、1010。当当X=0=0时,按照加时,按照加1 1规律规律从从0001100000011000循环变化,循环变化,并每当转换为并每当转换为1010状态(最大数)时,状态(最大数)时,输出输出Z=1=1。所以该电路是一个可控的所以该电路是一个可控的3 3进制计数器。进制计数器。CP1 1=Q0 0 (当(当FF0 0的的Q0 0由由0101时,时,Q1 1才可能改变状态。)才可能改变状态。)三、异步时序逻辑电路的分析举例三、异步时序逻辑电
6、路的分析举例例例6.2.2:试分析图试分析图6.2.7所示的时序逻辑电路所示的时序逻辑电路该电路为异步时序逻辑电路。具体分析如下:该电路为异步时序逻辑电路。具体分析如下:(1 1)写出各逻辑方程式。)写出各逻辑方程式。时钟方程:时钟方程:CP0 0=CP (时钟脉冲源的上升沿触发。(时钟脉冲源的上升沿触发。)输出方程:输出方程:各触发器的驱动方程:各触发器的驱动方程:(3)作状态转换表。)作状态转换表。(2)将各驱动方程代入)将各驱动方程代入D触发器的特性方程,得各触发器的次态方程:触发器的特性方程,得各触发器的次态方程:(CP由由01时此式有效)时此式有效)(Q0由由01时此式有效)时此式有
7、效)(4)作状态转换图、时序图。)作状态转换图、时序图。(5 5)逻辑功能分析)逻辑功能分析 由由状状态态图图可可知知:该该电电路路一一共共有有4个个状状态态00、01、10、11,在在时时钟钟脉脉冲冲作作用用下下,按按照照减减1规规律律循循环环变变化化,所所以以是是一一个个4进进制制减减法计数器,法计数器,Z是借位信号。是借位信号。计数器计数器用以统计输入脉冲用以统计输入脉冲CPCP个数的电路。个数的电路。6.3 6.3 计数器计数器计数器的分类:计数器的分类:(2 2)按按数数字字的的增增减减趋趋势势可可分分为为加加法法计计数数器器、减减法计数器和可逆计数器。法计数器和可逆计数器。(1 1
8、)按按计计数数进进制制可可分分为为二二进进制制计计数数器器和和非非二二进进制计数器。制计数器。非二进制计数器中最典型的是十进制计数器。非二进制计数器中最典型的是十进制计数器。(3 3)按按计计数数器器中中触触发发器器翻翻转转是是否否与与计计数数脉脉冲冲同同步分为同步计数器和异步计数器。步分为同步计数器和异步计数器。一、二进制计数器一、二进制计数器1 1二进制异步计数器二进制异步计数器 (1 1)二进制异步加法计数器()二进制异步加法计数器(4 4位)位)工作原理:工作原理:4个个JK触发器都接成触发器都接成T触发器。触发器。每当每当Q2由由1变变0,FF3向相反的状态翻转一次。向相反的状态翻转
9、一次。每来一个每来一个CP的下降沿时,的下降沿时,FF0向相反的状态翻转一次;向相反的状态翻转一次;每当每当Q0由由1变变0,FF1向相反的状态翻转一次;向相反的状态翻转一次;每当每当Q1由由1变变0,FF2向相反的状态翻转一次;向相反的状态翻转一次;用用“观察法观察法”作出该电路的时序波形图和状态图。作出该电路的时序波形图和状态图。由由时时序序图图可可以以看看出出,Q0 0、Ql、Q2 2、Q3 3的的周周期期分分别别是是计计数数脉脉冲冲(CP)周周期的期的2 2倍、倍、4 4倍、倍、8 8倍、倍、1616倍,因而计数器也可作为分频器。倍,因而计数器也可作为分频器。(2 2)二进制异步减法计
10、数器)二进制异步减法计数器用用4 4个上升沿触发的个上升沿触发的D触发器组成的触发器组成的4 4位异步二进制减法计数器。位异步二进制减法计数器。工作原理工作原理:D触发器也都接成触发器也都接成T触发器。触发器。由由于于是是上上升升沿沿触触发发,则则应应将将低低位位触触发发器器的的Q端端与与相相邻邻高高位位触触发发器器的的时钟脉冲输入端相连,即从时钟脉冲输入端相连,即从Q端取借位信号。端取借位信号。它也同样具有分频作用。它也同样具有分频作用。二进制异步减法计数器的二进制异步减法计数器的时序波形图和状态图。时序波形图和状态图。在异步计数器中,高位触发器的状态翻转必须在相邻触发器产生进位信号在异步计
11、数器中,高位触发器的状态翻转必须在相邻触发器产生进位信号(加计数)或借位信号(减计数)之后才能实现,所以工作速度较低。(加计数)或借位信号(减计数)之后才能实现,所以工作速度较低。为了提高计数速度,可采用同步计数器。为了提高计数速度,可采用同步计数器。2 2二进制同步计数器二进制同步计数器(1 1)二进制同步加法计数器)二进制同步加法计数器由于该计数器的翻转规律性较强,只需用由于该计数器的翻转规律性较强,只需用“观察法观察法”就可设计出电路:就可设计出电路:因为是因为是“同步同步”方式,方式,所以将所有触发器的所以将所有触发器的CPCP端连在一起,接计端连在一起,接计数脉冲。数脉冲。然后分析状
12、态图,然后分析状态图,选择适当的选择适当的JKJK信号。信号。分析状态图可见:分析状态图可见:FF0 0:每来一个:每来一个CP,向相反的状态翻转一次。所以选向相反的状态翻转一次。所以选J0 0=K0 0=1=1。FF1 1:当当Q0 0=1=1时时,来来一一个个CP,向向相相反反的的状状态态翻翻转转一一次次。所所以以选选J1 1=K1 1=Q0 0 。FF2 2:当当Q0 0Q1 1=1=1时时,来来一一个个CP,向向相相反反的的状状态态翻翻转转一一次次。所所以以选选J2 2=K2 2=Q0 0Q1 1FF3 3:当当Q0 0Q1 1Q3 3=1=1时时,来来一一个个CP,向向相相反反的的状
13、状态态翻翻转转一一次次。所所以选以选J3 3=K3 3=Q0 0Q1 1Q3 3(2 2)二进制同步减法计数器)二进制同步减法计数器分分析析4 4位位二二进进制制同同步步减减法法计计数数器器的的状状态态表表,很很容容易易看看出出,只只要要将将各触发器的驱动方程改为:各触发器的驱动方程改为:将将加加法法计计数数器器和和减减法法计计数数器器合合并并起起来来,并并引引入入一一加加/减减控控制制信信号号X便便构成构成4 4位二进制同步可逆计数器,各触发器的驱动方程为:位二进制同步可逆计数器,各触发器的驱动方程为:就构成了就构成了4 4位二进制同步减法计数器。位二进制同步减法计数器。w(3 3)二进制同
14、步可逆计数器)二进制同步可逆计数器当当控控制制信信号号X=1时时,FF1FF3中中的的各各J、K端端分分别别与与低低位位各各触触发发器的器的Q端相连,作加法计数。端相连,作加法计数。作出二进制同步可逆计数器的逻辑图:作出二进制同步可逆计数器的逻辑图:当当控控制制信信号号X=0时时,FF1FF3中中的的各各J、K端端分分别别与与低低位位各各触触发发器器的的端相连,作减法计数。端相连,作减法计数。实现了可逆计数器的功能。实现了可逆计数器的功能。3 3集成二进制计数器举例集成二进制计数器举例 (1 1)4 4位二进制同步加法计数器位二进制同步加法计数器7416174161 异步清零。异步清零。w74
15、16174161具有以下功能:具有以下功能:计数。计数。同步并行预置数。同步并行预置数。RCO为进位输出端。为进位输出端。保持。保持。(2)4位二进制同步可逆计数器位二进制同步可逆计数器74191二、非二进制计数器二、非二进制计数器N进制计数器又称模进制计数器又称模N计数器。计数器。当当N=2n时,就是前面讨论的时,就是前面讨论的n位二进制计数器;位二进制计数器;当当N2n时时,为为非非二二进进制制计计数数器器。非非二二进进制制计计数数器中最常用的是十进制计数器。器中最常用的是十进制计数器。1 1 8421 8421BCD码同步十进制加法计数器码同步十进制加法计数器用前面介绍的同步时序逻辑电路
16、分析方法对该电路进行分析。用前面介绍的同步时序逻辑电路分析方法对该电路进行分析。(1)写出驱动方程:)写出驱动方程:然后将各驱动方程代入然后将各驱动方程代入JK触发器的特性方程,得各触发器的次态方程:触发器的特性方程,得各触发器的次态方程:(2)转换成次态方程:)转换成次态方程:先写出先写出JK触发器的特性方程触发器的特性方程(3)作状态转换表。)作状态转换表。设初态为设初态为Q3 3Q2 2Q1 1Q0 0=0000=0000,代入次态方程进行计算,代入次态方程进行计算,得状态转换表如表得状态转换表如表6.3.56.3.5所示。所示。(4 4)作状态图及时序图。)作状态图及时序图。(5)检查
17、电路能否自启动)检查电路能否自启动 用用同同样样的的分分析析的的方方法法分分别别求求出出6种种无无效效状状态态下下的的次次态态,得得到到完完整整的的状态转换图。可见,该计数器能够自启动。状态转换图。可见,该计数器能够自启动。由由于于电电路路中中有有4个个触触发发器器,它它们们的的状状态态组组合合共共有有16种种。而而在在8421BCD码码计计数数器器中中只只用用了了10种种,称称为为有有效效状状态态。其其余余6种种状状态态称称为为无无效效状状态。态。当当由由于于某某种种原原因因,使使计计数数器器进进入入无无效效状状态态时时,如如果果能能在在时时钟钟信信号号作作用下,最终进入有效状态,我们就称该
18、电路具有用下,最终进入有效状态,我们就称该电路具有自启动自启动能力能力。28421BCD码异步十进制加法计数器码异步十进制加法计数器CP2 2=Q1 1 (当(当FF1 1的的Q1 1由由1010时,时,Q2 2才可能改变状态。)才可能改变状态。)用前面介绍的异步时序逻辑电路分析方法对该电路进行分析:用前面介绍的异步时序逻辑电路分析方法对该电路进行分析:(1 1)写出各逻辑方程式。)写出各逻辑方程式。时钟方程:时钟方程:CP0 0=CP (时钟脉冲源的下降沿触发。)(时钟脉冲源的下降沿触发。)CP1 1=Q0 0 (当(当FF0 0的的Q0 0由由1010时,时,Q1 1才可能改变状态。才可能
19、改变状态。)CP3 3=Q0 0 (当(当FF0 0的的Q0 0由由1010时,时,Q3 3才可能改变状态才可能改变状态)各触发器的驱动方程:各触发器的驱动方程:(2)将各驱动方程代入)将各驱动方程代入JK触发器的特性方程,得各触发触发器的特性方程,得各触发器的次态方程:器的次态方程:(CP由10时此式有效)(Q0由10时此式有效)(Q1由10时此式有效)(Q0由10时此式有效)(3)作状态转换表。)作状态转换表。设初态为设初态为Q3Q2Q1Q0=0000,代入次态方程进行计算,得状态转换表。,代入次态方程进行计算,得状态转换表。3 3集成十进制计数器举例集成十进制计数器举例(1 1)8421
20、8421BCD码同步加法计数器码同步加法计数器7416074160(2 2)二)二五五十进制异步加法计数器十进制异步加法计数器7429074290二进制计数器的时钟输入端为二进制计数器的时钟输入端为CP1 1,输出端为,输出端为Q0 0;五进制计数器的时钟输入端为五进制计数器的时钟输入端为CP2 2,输出端为,输出端为Q1 1、Q2 2、Q3 3。7429074290包含一个独立的包含一个独立的1 1位二进制计数器和一个独立的异步五进制计数器。位二进制计数器和一个独立的异步五进制计数器。如如果果将将Q0 0与与CP2 2相相连连,CP1 1作作时时钟钟脉脉冲冲输输入入端端,Q0 0Q3 3作作
21、输输出出端端,则则为为84218421BCD码十进制计数器。码十进制计数器。7429074290的功能:的功能:异步清零。异步清零。计数。计数。异步置数(置异步置数(置9 9)。)。三、集成计数器的应用三、集成计数器的应用(1 1)同步级联。)同步级联。例例:用用两两片片4 4位位二二进进制制加加法法计计数数器器7416174161采采用用同同步步级级联联方方式式构构成成的的8 8位位二进制同步加法计数器,模为二进制同步加法计数器,模为1616=2561616=256。1 1计数器的级联计数器的级联(2 2)异步级联)异步级联 例例:用用两两片片74191采采用用异异步步级级联联方方式式构构成
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 教学课件 教学 课件 第六 时序 逻辑电路
限制150内