I2C总线的结构、工作时序与模拟编程.doc
《I2C总线的结构、工作时序与模拟编程.doc》由会员分享,可在线阅读,更多相关《I2C总线的结构、工作时序与模拟编程.doc(27页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、I2C总线的结构、工作时序与模拟编程I2C总线(Inter Integrated Circuit)是飞利浦公司于上个世纪 80 年代开发的一种“电路板级”的总线结构。与其它串行接口相比,无论从硬件结构、组网方式、软件编程都有很大的不同。在AT89C51 系统上使用汇编语言模拟I2C总线的各种信号及编程原理,为自主开发、设计具有I2C总线接口的系统打下一个良好的基础,也为其它串口的模拟编程创造一个好的思路和可行的方法。I2C总线的主要特点1. 二线制结构。即双向的串行数据线 SDA、串行同步时钟线 SCL。总线上的所有器件其同名端都分别挂在 SDA、SCL 线上(见图 7.1);2. I2C总线
2、所有器件的SDA、SCL引脚的输出驱动都为漏极开路结构(见图 7.2),通过外接上拉电阻将总线上所有节点的SDA、SCL信号电平实现“线与”的逻辑关系。这不仅可以将多个节点器件按同名端引脚直接挂在SDA、SCL线上,还使I2C总线具备了“时钟同步”、确保不同工作速度的器件同步工作;3. 系统中的所有外围器件都具有一个 7 位的“从器件专用地址码”,其中高 4 位为器件类型地址(由生产厂家制定),低 3 位为器件引脚定义地址(由使用者定义),主控器件通过地址码建立多机通信的机制。因此I2C总线省去了外围器件的片选线,这样无论总线上挂接多少器件,其系统仍然为简约的二线结构;4. I2C总线上的所有
3、器件都具有“自动应答”功能,保证了数据交换的正确性;5. I2C总线系统具有“时钟同步”功能。利用SCL线的“线与”逻辑协调不同器件之间的速度问题;6. 在I2C总线系统中可以实现“多主机(主控器)”结构。依靠“总线仲裁”机制确保系统中任何一个主控器都可以掌握总线的控制权。任何一个主控器之间没有优先级,没有中心主机的特权。当多主机竞争总线时,依靠主控器对其SDA信号的“线与”逻辑,自动实现“总线仲裁”功能;7. I2C总线系统中的主控器必须是带CPU的逻辑模块;而被控器可以是无CPU的普通外围器件,也可以是具有CPU的逻辑模块。主控器与被控器的区别在于SCL的发送权,即对总线的控制权;8. I
4、2C总线不仅广泛应用于电路板级的“内部通信”场合,还可以通过I2C总线驱动器进行不同系统间的通信;9. I2C总线的工作速度分为 3 种版本:S(标准模式),速率为 100kb/s。主要用于简单的检测与控制场合;F(快速模式),速率为 400kb/s;Hs(高速模式),速率为 3.4Mb/s。I2C总线的系统和接口内部结构2.1 I2C总线的系统结构VCCSDASCL 主控器 A外围器件 1外围器件 2外围器件 3主控器 B外围器件 n图 7.1 具有多主机的I2C总线的系统结构2.2 I2C总线接口的内部结构每一个I2C总线器件内部的SDA、SCL引脚电路结构都是一样的,引脚的输出驱动与输入
5、缓冲连在一VCC起。其中输出为漏极开路的场效应管、输入缓冲为一只高输入阻抗的同相器。这种电路具有两个特点:由于 SDA、SCL 为漏极开路结构,借助于外部的上拉电阻实现了信号的“线与”逻辑;引脚在输出信号的同时还将引脚上的电平进行检测,检测是否与刚才输出一致。为 “时钟同步”和SDASCL串行时钟输出串行时钟输入SCL 串行数据输出串行数据输入SDA“总线仲裁”提供硬件基础。I2C总线的工作过程与原理图 7.2 I2C总线接口内部结构总线上的所有通信都是由主控器引发的。在一次通信中,主控器与被控器总是在扮演着两种不同的角色。3.1 主控制器向被控器发送数据 SDA SCL S D A S C
6、L S D A S C L S D A S C L SDA SCL S D A S C L操作过程如下:(1)主控器在检测到总线为“空闲状态”(即 SDA、SCL 线均为高电平)时,发送一个启动信号“S”,开始一次通信的开始;(2)主控器接着发送一个命令字节。该字节由 7 位的外围器件地址和 1 位读写控制位 R/W组成(此时 R/W=0);(3)相对应的被控器收到命令字节后向主控器回馈应答信号 ACK(ACK=0);(4)主控器收到被控器的应答信号后开始发送第一个字节的数据;(5)被控器收到数据后返回一个应答信号 ACK;(6)主控器收到应答信号后再发送下一个数据字节 (7)当主控器发送最后
7、一个数据字节并收到被控器的ACK后,通过向被控器发送一个停止信号 P 结束本次通信并释放总线。被控器收到 P 信号后也退出与主控器之间的通信。S从机地址(7 位)R/WA数据 1A数据 2A数据 1A数据 NAP启动信号地址字节(命令字)应答信号主控器产生的信号N 个数据字节的写入被控器产生的信号停止信号图 7.3主控器向被控器写 N 个数据的过程需要说明的是:主控器通过发送地址码与对应的被控器建立了通信关系,而挂接在总线上的其它被控器虽然同时也收到了地址码,但因为与其自身的地址不相符合,因此提前退出与主控器的通信;主控器的一次发送通信,其发送的数据数量不受限制。主控器是通过 P 信号通知发送
8、的结束,被控器收到 P 信号后退出本次通信;主机的每一次发送后都是通过被控器的 ACK 信号了解被控器的接收状况,如果应答错误则重发。3.2 主控器接收数据的过程过程简述如下:(1)主机发送启动信号后,接着发送命令字节(其中 R/W=1);(2)对应的被控器收到地址字节后,返回一个应答信号并向主控器发送数据;(3)主控器收到数据后向被控器反馈一个应答信号;(4)被控器收到应答信号后再向主控器发送下一个数据 ;(5)当主机完成接收数据后,向被控器发送一个“非应答信号(ACK=1)”,被控器收到ASK=1 的非应答信号后便停止发送;(6)主机发送非应答信号后,再发送一个停止信号,释放总线结束通信。
9、主控器所接收数据的数量是由主控器自身决定,当发送“非应答信号/A”时被控器便结束传送并释放总线(非应答信号的两个作用:前一个数据接收成功,停止从机的再次发送)。S从机地址(7 位)R/WA数据 1A数据 2A数据 1A数据 N/AP启动信号地址字节应答信号主控器产生的信号N 个数据字节的接收被控器产生的信号停止信号I2C总线的信号时序图 7.4主控器接收 N 个数据的过程以主控器向被控器发送一个字节的数据(写操作 R/W=0)为例。整个过程由主控器发送起始信号 S 开始,紧跟着发送一个字节的命令字(7 位地址和一个方向位 R/W=0),得到被控器的应答信号(ACK=0)后就开始按位发送一个字节
10、的数据。得到应答后发送 P 信号,一个字节的数据传送完毕。其数据传送的时序如图 7.5 所示。SDASCL D7 被控器 7 位地址D1R/WD0ACKD7主控器发送 8 位数据D0 ACK主控器发送123456789被控器主控器被控器发送START信号主控器发送命令字节应答主控器发送数据字节应答STOP信号图 7.5 主控器发送一个字节数据的时序在数据传送中数据高位(D7)在先, SDA 线上的数据在时钟脉冲 SCL 为低电平时允许变化(如图所示),在数据稳定后时钟脉冲为高电平期间传送数据有效。主控器接收数据(R/W=1) 的时序类似于发送,主要区别有两点:主机接收到数据后要向被控器发送应答
11、信号(ACK=0);当主机接收完最后一个数据时向被控器返回一个“非应答信号/ACK=1”以通知被控器结束发送操作,最后主控器发送一位停止信号 P 并释放总线(参见图 7.4)。这里具体的时序可以在后面的“接收子程序”中进行描述。I2C总线的时钟同步与总线仲裁I2C总线的SCL同步时钟脉冲一般都是由主控器发出作为串行数据的移位脉冲。每当SDA上出现一位稳定的数据后,在SCL上发送一个高电平的移位脉冲。5.1 SCL 信号的同步如果被控器希望主控器降低传送速度可以通过将SCL主动拉低延长其低电平时间的方法来通知主控器,当主控器在准备下一次传送发现SCL的电平被拉低时就进行等待,直至被控器完成操作并
12、释放SCL线的控制控制权。这样以来,主控器实际上受到被控器的时钟同步控制。可见SCL线上的低电平是由时钟低电平最长的器件决定;高电平的时间由高电平时间最短的器件决定。这就是时钟同步,它解决了I2C总线的速度同步。5.2 I2C总线上的总线仲裁如果在同一个I2C总线系统中存有两个主控器,其时钟信号分别为SCK1、SCK2,它们都具有控制总线的能力。假设两者都开始要控制总线进行通信,由于“线与”的作用,实际的SCL的波形如图 7.6 所示。在总线做出仲裁之前,两个主控器都会以“线与”的形式共同参与SCL线的使用,速度快的主控器 1 等待落后的主控器 2(如图 7.6)。总线得到仲SCK1SCK2主
13、机 1 等待DATA1DATA2 110010裁主控器 1释放总线SCLSDASCLS100图 7.6 SCL 信号的同步图 7.7 I2C总线上的总线仲裁时序图对于 SDA 线上的信号的使用,两个主控器同样也是按照“线与”的逻辑来影响 SDA 上的电平变化。假设主控器 1 要发送的数据 DATA1 为“101 ”;主控器 2 要发送的数据DATA2为“1001 ”。总线被启动后两个主控器在每发送一个数据位时都要对自己的输出电平进行检测,只要检测的电平与自己发出的电平一致,他们就会继续占用总线。在这种情况下总线还是得不到仲裁。当主控器 1 发送第 3 位数据“1”时(主控器 2 发送“0”),
14、由于“线与”的结果 SDA 上的电平为“0”,这样当主控器 1 检测自己的输出电平时,就会测到一个与自身不相符的“0”电平。这时主控器 1 只好放弃对总线的控制权;因此主控器2 就成为总线的唯一主宰者。仲裁过程如图 5.2 所示。不难看出:对于整个仲裁过程主控器 1 和主控器 2 都不会丢失数据;各个主控器没有对总线实施控制的优先级别;总线控制随即而定,他们遵循“低电平优先”的原则,即谁先发送低电平谁就会掌握对总线的控制权。根据上面的描述,“时钟同步”与“总线仲裁”可以总结如下规律:主控器通过检测 SCL 上的电平来调节与从器件的速度同步问题时钟同步;主控器通过检测SDA上自身发送的电平来判断
15、是否发生总线“冲突”总线仲裁。因此,I2C总线的“时钟同步”与“总线仲裁”是靠器件自身接口的特殊结构得以实现的。I2C总线的工作时序与AT89C51 单片机的模拟编程对于具有I2C总线接口的高档单片机来说,整个通信的控制过程和时序都是由单片机内部的I2C总线控制器来实现的。编程者只要将数据送到相应的缓冲器、设定好对应的控制寄存器即可实现通信的过程。对于不具备这种硬件条件的AT89C51单片机来说只能借助软件模拟的方法实现通信的目的。软件模拟的关键是要准确把握I2C总线的时序及各部分定时的要求。单片机与I2C器件的连接及引脚定义由图 7.8 所示,使用伪指令定义对I/O端口进行定义(设单片机的系
16、统时钟fosc为 6M,即单周期指令的运行时间为 2S)。SDA BIT P1.0SCL BIT P1.1AT89C51(主控器) P1.0 P1.1外围器件(被控器)SDASCL图 7.8 单片机与I2C器件的连接6.1 发送启动信号 S在同步时钟线 SCL 为高电平时,数据线出现的由高到低的下降沿。启动信号子程序 STASDASTA: SETBSDASETBSCL4.7SNOP启动信号NOP ;完成 4.7S 定时SCLCLR SDA ;产生启动信号NOPt HD:STANOP CLR SCL RET;完成t HD,STA定时4S图 7.9 启动信号的时序图【注】tHD,STA:起始信号保
17、持时间,最小值为4S。在这个信号过后才可以产生第一个同步信号;6.2 发送停止信号 P在 SCL 为高电平期间 SDA 发生正跳变。停止信号停止信号子程序 STOPSTOP: CLR SDASETBSCLNOPNOP SETBSDANOPNOP ;t SU:SOP定时;t BUF定时SDASCLt SU:SOP4StBUF4.7SCLR SCL CLR SDA RET图 7.10 停止信号的时序图【注】tSU:SOP 停止信号建立时间应大于 4.0S。tBUF P信号和S信号之间的空闲时间应大于4.7S。6.3 发送应答信号 ACK在 SDA 为低电平期间,SCL 发送一个正脉冲。应答信号子程
18、序 MACKMACK:CLR SDASETBSCLNOPNOP ;产生t HIGH定时SDASCLt HIGH4S图 7.11 应答信号 MACK 时序图CLR SCL SETBSDARET【注】t HIGH同步时钟SCL高电平最小时间,应大于 4.0S。 6.4 发送非应答信号 NACK在 SDA 为高电平期间,SCL 发送一个正脉冲。发送非应答信号子程序 MNACKSDAMNACK:SETBSDASETBSCLNOP NOP CLR SCK CLR SDA SCLt HIGH4SRET 6.5 应答位检测子程序 CACK图 7.12 非应答信号 ACK 时序图与上面发送 ACK 和 NAC
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- I2C 总线 结构 工作 时序 模拟 编程
限制150内