(精品)EDA技术及应用-Maxplus.ppt
《(精品)EDA技术及应用-Maxplus.ppt》由会员分享,可在线阅读,更多相关《(精品)EDA技术及应用-Maxplus.ppt(59页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、FPGA 原理及应用原理及应用 原理图输入设计方法原理图输入设计方法3.1 1位全加器设计向导位全加器设计向导3.1.1 基本设计步骤基本设计步骤步骤步骤1:为本项工程设计建立文件夹:为本项工程设计建立文件夹注意:注意:文件夹名不能用中文,且不可带空格。文件夹名不能用中文,且不可带空格。为设计全加器新建一个文件夹作工作库文件夹名取为My_prjct注意,不可用中文!步骤步骤2:输入设计项目和存盘:输入设计项目和存盘图图3-1 进入进入MAX+plusII,建立一个新的设计文件建立一个新的设计文件使用原理图输入方法设计,必须选择打开原理图编辑器新建一个设计文件图图3-2 元件输入对话框元件输入对
2、话框首先在这里用鼠标右键产生此窗,并选择“Enter Symbol”输入一个元件然后用鼠标双击这基本硬件库这是基本硬件库中的各种逻辑元件也可在这里输入元件名,如2输入与门AND2,输出引脚:OUTPUT图图3-3 将所需元件全部调入原理图编辑窗将所需元件全部调入原理图编辑窗连接好的原理图连接好的原理图输出引脚:OUTPUT输入引脚:INPUT将他们连接成半加器图图3-4 连接好原理图并存盘连接好原理图并存盘首先点击这里文件名取为:h_adder.gdf注意,要存在自己建立的文件夹中步骤步骤3:将设计项目设置成工程文件:将设计项目设置成工程文件(PROJECT)图图3-5 将当前设计文件设置成工
3、程文件将当前设计文件设置成工程文件首先点击这里然后选择此项,将当前的原理图设计文件设置成工程最后注意此路径指向的改变注意,此路径指向当前的工程!步骤步骤4:选择目标器件并编译:选择目标器件并编译 图3-6 选择最后实现本项设计的目标器件选择最后实现本项设计的目标器件首先选择这里器件系列选择窗,选择ACEX1K系列根据实验板上的目标器件型号选择,如选EP1K30注意,首先消去这里的勾,以便使所有速度级别的器件都能显示出来图图3-7 对工程文件进行编译、综合和适配等操作对工程文件进行编译、综合和适配等操作选择编译器编译窗消去消去Quartus适配操作适配操作选择此项消去这里的勾完成编译!完成编译!
4、步骤步骤5:时序仿真:时序仿真(1)建立波形文件。建立波形文件。首先选择此项,为仿真测试新建一个文件选择波形编辑器文件(2)输入信号节点。输入信号节点。图图3-8 从从SNF文件中输入设计文件的信号节点文件中输入设计文件的信号节点从从SNF文件中文件中输入设计文件输入设计文件的信号节点的信号节点点击点击“LIST”SNF文件中文件中的信号节点的信号节点图图3-9 列出并选择需要观察的信号节点列出并选择需要观察的信号节点用此键选择左窗用此键选择左窗中需要的信号中需要的信号进入右窗进入右窗最后点击最后点击“OK”图图4-9 列出并选择需要观察的信号节点列出并选择需要观察的信号节点(3)设置波形参量
5、。设置波形参量。图图3-10 在在Options菜单中消去网格对齐菜单中消去网格对齐Snap to Grid的选择的选择(消去对勾消去对勾)消去这里的勾,消去这里的勾,以便方便设置以便方便设置输入电平输入电平(4)设定仿真时间。设定仿真时间。图图3-11 设定仿真时间设定仿真时间选择选择END TIME调整仿真时间调整仿真时间区域。区域。选择选择60微秒微秒比较合适比较合适(5)加上输入信号。加上输入信号。图图3-12 为输入信号设定必要的测试电平或数据为输入信号设定必要的测试电平或数据(6)波形文件存盘。波形文件存盘。图图3-13 保存仿真波形文件保存仿真波形文件用此键改变仿真用此键改变仿真
6、区域坐标到合适区域坐标到合适位置。位置。点击点击1,使拖黑,使拖黑的电平为高电平的电平为高电平(7)运行仿真器。运行仿真器。图图3-14 运行仿真器运行仿真器选择仿真器选择仿真器运行仿真器运行仿真器(8)观察分析半加器仿真波形观察分析半加器仿真波形。图图3-15 半加器半加器h_adder.gdf的仿真波形的仿真波形(9)为了精确测量半加器输入与输出波形间的延时量,可打开时序分析器为了精确测量半加器输入与输出波形间的延时量,可打开时序分析器.图图3-16 打开延时时序分析窗打开延时时序分析窗选择时序分析器选择时序分析器输入输出输入输出时间延迟时间延迟(10)包装元件入库。包装元件入库。选择菜单
7、选择菜单“File”“Open”File”“Open”,在在“Open”Open”对话框中选择对话框中选择原理图编辑文件选项原理图编辑文件选项“Graphic Editor Files”Graphic Editor Files”,然后选择然后选择h_adder.h_adder.gdfgdf,重新打开半加器设计文件,然后选择如图重新打开半加器设计文件,然后选择如图3-53-5中中“File”File”菜单的菜单的“Create Default Symbol”Create Default Symbol”项,将当前项,将当前文件变成了一个包装好的单一元件文件变成了一个包装好的单一元件(Symbol)
8、Symbol),并被放置在工并被放置在工程路径指定的目录中以备后用。程路径指定的目录中以备后用。选择实验电路结构图选择实验电路结构图6 引脚对应情况引脚对应情况实验板位置实验板位置 半加器信号半加器信号 通用目标器件引脚名通用目标器件引脚名 目标器件目标器件EP1K30TC144引脚号引脚号 1、键、键8:a PIO13 272、键、键7 b PIO12 263、发光管、发光管8 co PIO23 394、发光管、发光管7 so PIO22 38步骤步骤6:引脚锁定:引脚锁定选择引脚选择引脚锁定选项锁定选项引脚窗引脚窗此处输入此处输入信号名信号名此处输入此处输入引脚名引脚名按键按键“ADD”即
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 精品 EDA 技术 应用 Maxplus
限制150内