(精品)逻辑门及555定时器应用.ppt
《(精品)逻辑门及555定时器应用.ppt》由会员分享,可在线阅读,更多相关《(精品)逻辑门及555定时器应用.ppt(49页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、1.集成逻辑门及其基本应用集成逻辑门及其基本应用2.555定时器及其基本应用定时器及其基本应用3.多路智力竞赛抢答器电路设计多路智力竞赛抢答器电路设计数字逻辑电路应用设计数字逻辑电路应用设计之一之一集成逻辑门及其基本应用集成逻辑门及其基本应用 学习要求 z掌握TTL、CMOS与非门电路主要参数的测试方法及OC门、TS门的“线与”功能;z设计与安装测试逻辑门参数的实验电路,并进行参数测试;z学会运用集成逻辑门设计报警、延时等功能电路。一、一、TTL门电路的主要参数及使用规划门电路的主要参数及使用规划 1.TTL与非门电路的主要参数 静态功耗PD 指与非门空载时电源总电流ICC与电源电压VCC的乘
2、积,即 PD=ICC VCC (2-3-1)式中,ICC为与非门的所有输入端悬空、输出端空载 时,电 源 提 供 的 电 流。一 般ICC10mA,PD50mW。输出高电平VOH 指与非门有一个以上的输入端接地时的输出电平值。一般VOH3.5V,称为逻辑“1”。输出低电平VOL 指与非门全部输入端为高电平时的输出电平值。一般VOL0.4V,称为逻辑“0”。扇出系数NO 为与非门在输出为低电平VOL时,能够 驱 动 同 类 门 的 最 大 数 目。测 试 时,NO可 由 下 式 计 算:NO=IOL/IIS (2-3-2)式中,IIS为输入短路电流,是指一个输入端接地、其余输入端悬空、输出端空载
3、时,从接地输入端流出的电流。一般IIS1.6mA;IOL为输出端为低电平时允许灌入的最大电流,一般IOL16mA。z 平平均均传传输输延延迟迟时时间间tpd 是是表表征征器器件件开开关关速速度度的的参参数数。当当与与非非门门的的输输入入为为一一方方波波时时,其其输输出出波波形形的的上上升升沿沿和和下下降降沿沿均均有有一一定定的的延延迟迟时时间间,设设上上升升沿沿延延迟迟时时间间为为tPLH,下下降降沿沿延延迟迟时时间间为为tPHL,则则平平均均传传输输延延迟迟时时间间tpd可可用用式式(2-3-3)表示。表示。tpd的数值很小,一般为几纳秒至几十纳秒。的数值很小,一般为几纳秒至几十纳秒。tpd
4、=(tPLH+tPHL)/2 (2-3-3)直直流流噪噪声声容容限限VNH和和VNL 指指输输入入端端所所允允许许的的输输入入电电压压变变化的极限范围。输入端为高电平状态时的噪声容限化的极限范围。输入端为高电平状态时的噪声容限 VNH=VOH minVIH min(2-3-4)输入端为低电平状态时的噪声容限输入端为低电平状态时的噪声容限 VNL=VIL maxVOL max(2-3-5)通常通常VOH min=2.4V,VIH min=2.0V,VIL max=0.8V,VO max=0.4V,所以所以VNH和和VNL一般约为一般约为400mV。2.TTL器件的使用规则器件的使用规则z 电电源
5、源电电压压+VCC 只只允允许许在在+5V10%范范围围内内,超超过过该该范范围可能会损坏器件或使逻辑功能混乱。围可能会损坏器件或使逻辑功能混乱。z 电电源源滤滤波波 TTL器器件件的的高高速速切切换换,会会产产生生电电流流跳跳变变,其其幅幅度度约约4mA5mA。该该电电流流在在公公共共走走线线上上的的压压降降会会引引起起噪噪声声干干扰扰,因因此此,要要尽尽量量缩缩短短地地线线以以减减小小干干扰扰。可可在在电电源源 端端 并并 接接 1个个 100 F的的 电电 容容 作作 为为 低低 频频 滤滤 波波 及及 1个个0.01 F0.1 F的电容作为高频滤波。的电容作为高频滤波。z输输出出端端的
6、的连连接接 不不允允许许输输出出端端直直接接接接+5V或或接接地地。对对于于100pF以以上上的的容容性性负负载载,应应串串接接几几百百欧欧姆姆的的限限流流电电阻阻,否否则则会会导导致致器器件件损损坏坏。除除集集电电极极开开路路(OC)门门和和三三态态(TS)门门外外,其其它它门门电电路路的的输输出出端端不不允允许许并并联联使使用用,否否则则,会会引起逻辑混乱或损坏器件。引起逻辑混乱或损坏器件。z 输输入端的入端的连连接接 输入端可以串入输入端可以串入1只只1k 10k 电电阻与电源连接或直接接电源电压阻与电源连接或直接接电源电压+VCC来获得高电来获得高电平输入。直接接地为低电平输入。或门、
7、或非门平输入。直接接地为低电平输入。或门、或非门等等TTL电路的多余的输入端不能悬空,只能接地,电路的多余的输入端不能悬空,只能接地,与门、与非门等与门、与非门等TTL电路的多余输入端可以悬空电路的多余输入端可以悬空(相当于接高电平相当于接高电平),但因悬空时对地呈现的阻抗,但因悬空时对地呈现的阻抗很高,容易受到外界干扰,所以可将它们直接接很高,容易受到外界干扰,所以可将它们直接接电源电压电源电压+VCC或与其它输入端并联使用,以增加或与其它输入端并联使用,以增加电路的可靠性,但与其它输入端并联时,从信号电路的可靠性,但与其它输入端并联时,从信号获取的电流将增加。获取的电流将增加。二、二、CM
8、OS门电路的主要参数及使用规则门电路的主要参数及使用规则 1.CMOS与非门电路的主要参数与非门电路的主要参数 电电源源电电压压+VDD CMOS门门电电路路的的电电源源电电压压+VDD的的范范围围较较宽宽,一一般般在在+5V+15V范范围围内内均均可可正正常常工工作作,并并允允许波动许波动10%。静静态态功功耗耗PD CMOS的的PD与与工工作作电电源源电电压压+VDD的的高高低低有有关关,但但与与TTL器器件件相相比比,PD的的大大小小则则显显得得微微不不足足道道(约在微瓦量级约在微瓦量级)。输输出高出高电电平平VOH VOHVDD0.5V为逻辑为逻辑“1”。z 输出低电平输出低电平VOL
9、 VOLVSS+0.5V为逻辑为逻辑“0”(VSS=0V)。z 扇扇出出系系数数NO CMOS电电路路具具有有极极高高的的输输入入阻阻抗抗,极极小小的的输输入入短短路路电电流流IIS,一一般般IIS0.1 A。输输出出端端灌灌入入电电流流IOL比比TTL电电路路的的小小很很多多,在在+5V电电源源电电压压下下,一一般般IOL500 A。但但是是,如如果果以以这这个个电电流流来来驱驱动动同同类类门门电电路路,其其扇扇出出系系数数将将非非常常大大。因因此此,在在工工作作频频率率较较低低时时,扇扇出出系系数数不不受受限限制制。但但在在高高频频工工作作时时,由由于于后后级级门门的的输输入入电电容容成成
10、为为主主要要负负载载,扇扇出出系系数数将将受受到限制,一般到限制,一般NO=1020。z平平均均传传输输延延迟迟时时间间tpd CMOS电电路路的的平平均均传传输输延延迟迟时时间比间比TTL电路的长得多,通常电路的长得多,通常tpd 200ns。z直直流流噪噪声声容容限限VNH和和VNL CMOS器器件件的的噪噪声声容容限限通通常常以以电电源源电电压压+VDD的的30%来来估估算算,当当+VDD=+5V时时,VNH VNL=1.5V,可可见见CMOS器器件件的的噪噪声声容容限限比比TTL电电路路的的要要大大得得多多,因因此此,抗抗干干扰扰能能力力也也强强得得多多。提提高高电电源源电电压压+VD
11、D是是提提高高CMOS器器件件抗抗干干扰扰能能力的有效措施。力的有效措施。2.CMOS器件的使用规则器件的使用规则 z电电源源电电压压 电电源源电电压压不不能能接接反反,规规定定+VDD接接电电源源正正极极,VSS接电源负极接电源负极(通常接地通常接地)。z输输出出端端的的连连接接 输输出出端端不不允允许许直直接接接接+VDD或或地地,除除三三态门外,不允许两个器件的输出端连接使用。态门外,不允许两个器件的输出端连接使用。z输输入端的入端的连连接接 输入端的信号电压输入端的信号电压Vi应为应为VSSViVDD,超出该范围会损坏器件内部的保护二超出该范围会损坏器件内部的保护二极管或绝缘栅级,可在
12、输入端串接一只限流电阻极管或绝缘栅级,可在输入端串接一只限流电阻(10k 100k)。所有多余的输出端不能悬空,应按所有多余的输出端不能悬空,应按照逻辑要求直接接照逻辑要求直接接+VDD或或VSS(地地)。工作速度不高时。工作速度不高时允许输入端并联使用。允许输入端并联使用。z其它其它 测试测试CMOS电路时,应先加电源电电路时,应先加电源电压压+VDD,后加输入信号后加输入信号;关机时应先切断关机时应先切断输入信号,后断开电源电压输入信号,后断开电源电压+VDD;所有测所有测试仪器的外壳必须良好接地。试仪器的外壳必须良好接地。CMOS电电路具有很高的输入阻抗,易受外界干扰、路具有很高的输入阻
13、抗,易受外界干扰、冲击和出现静态击穿,故应存放在导电容冲击和出现静态击穿,故应存放在导电容器内器内;焊接时电烙铁外壳必须接地良好,焊接时电烙铁外壳必须接地良好,必要时可以拔下烙铁电源,利用余热焊接。必要时可以拔下烙铁电源,利用余热焊接。三、集成逻辑门的基本应用三、集成逻辑门的基本应用 按照逻辑功能可以将集成逻辑门分为按照逻辑功能可以将集成逻辑门分为反相器反相器、与非门与非门、集电极开路集电极开路(简称简称OC)与非门与非门、或非或非门门、缓冲缓冲/驱动器驱动器、组合逻辑门组合逻辑门及及具有三态输具有三态输出的逻辑门出的逻辑门等。等。1.门电路构成的时钟源门电路构成的时钟源(a)TTL门电路构成
14、的脉冲时钟源门电路构成的脉冲时钟源 Ro为门电路内为门电路内部等效电阻,一部等效电阻,一般为几百欧姆。般为几百欧姆。输出频率可从几输出频率可从几赫兹至几兆赫兹赫兹至几兆赫兹变化,改变电容变化,改变电容C实现频率粗调,实现频率粗调,调节调节RP实现频率实现频率细调。细调。1D2D3D4D0 01 10 00 00 01 11 11 11 11 10 00 0工作原理工作原理:初始态,设:初始态,设1D输入为输入为0,则各,则各D的两的两端电压如图所示,此时端电压如图所示,此时C充电,左端电压达到充电,左端电压达到UOH时,时,1D输入为输入为1,电容,电容C反向充电,左端电压达反向充电,左端电压
15、达到到UOL时,时,1D输入为输入为0,电路工作情况重复。产,电路工作情况重复。产生方波如上图。生方波如上图。晶体管晶体管T接成射极跟随器,可使输出级与前级隔接成射极跟随器,可使输出级与前级隔离,电位器电阻离,电位器电阻RP变化几十千欧也不会影响电路的工变化几十千欧也不会影响电路的工作状态。因此,该电路具有输出频率范围宽、输出波作状态。因此,该电路具有输出频率范围宽、输出波形好、带负载能力强的优点。形好、带负载能力强的优点。2.门电路构成的触发器门电路构成的触发器 用门电路可以构用门电路可以构成成RS触发器、单稳触发器、单稳态触发器等,右图态触发器等,右图为为基本基本RS触发器触发器。它具有复
16、位它具有复位(清清“0”)和置位和置位(置置“1”)的功能,的功能,开关开关S置于置于1时时Q=0,S置于置于2时时Q=1,而且开关而且开关S的切换不会的切换不会引起引起Q端的抖动,因此,该电路常用作去抖动开关电路。端的抖动,因此,该电路常用作去抖动开关电路。右右图为由基本图为由基本RS触触发器构成的单稳态触发电发器构成的单稳态触发电路,可用作常明灯的控制路,可用作常明灯的控制电路或报警电路。电路或报警电路。工作原理:工作原理:在触发脉冲没有来到时,在触发脉冲没有来到时,R=1,S=0,Q=1,发光二极管发光二极管D亮,电容亮,电容Ct经经Rt充电,直到充电,直到S=1。Q仍维持仍维持1不变,
17、不变,D始终保持亮,故称常明灯。如始终保持亮,故称常明灯。如果负脉冲来到,果负脉冲来到,R=0,S=1,则,则D灭灭,电容电容Ct放电,直放电,直到到S=0。当。当R=1,S=0时,时,D又恢复亮状态。灯灭的又恢复亮状态。灯灭的时间时间t=0.7RtCt。4.集电极开路集电极开路(OC)门和三态门和三态(TS)门的应用门的应用 集电极开路集电极开路(OC)与非门和三态与非门和三态(TS)输出门都输出门都具有具有“线与线与”的功能,即它们的输出端可以直接相的功能,即它们的输出端可以直接相连。连。对于集电极开路的与非门,因其输出端是悬空对于集电极开路的与非门,因其输出端是悬空的,使用时的,使用时一
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 精品 逻辑 555 定时器 应用
限制150内