第八章 触发器和时序逻辑电路(精品).ppt
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《第八章 触发器和时序逻辑电路(精品).ppt》由会员分享,可在线阅读,更多相关《第八章 触发器和时序逻辑电路(精品).ppt(60页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第八章第八章 双稳态触发器和时双稳态触发器和时 序逻辑电路序逻辑电路 第一节第一节 基本基本双稳态触发器双稳态触发器 第二节第二节 钟控双稳态触发器钟控双稳态触发器 第三节第三节 寄存器寄存器 第四节第四节 计数器计数器 第五节第五节 集成计数器集成计数器 习习 题题 目录目录第一节第一节 基本基本双稳态触发器双稳态触发器 时序逻辑电路的概念时序逻辑电路的概念 基本基本RS触发器触发器 返返 回回 时序逻辑电路与输出状态不仅与输入变时序逻辑电路与输出状态不仅与输入变量有关,而且还与系统先前的状态有关。量有关,而且还与系统先前的状态有关。时序逻辑电路的特点:时序逻辑电路的特点:包括组合逻辑电路和
2、具有记忆功能的电包括组合逻辑电路和具有记忆功能的电路或反馈延迟电路。路或反馈延迟电路。输入、输出之间至少有一条反馈路径。输入、输出之间至少有一条反馈路径。触发器是时序逻辑电路的基本单元,是触发器是时序逻辑电路的基本单元,是一种具有记忆功能的逻辑电路。能够储存一一种具有记忆功能的逻辑电路。能够储存一位二值信号。位二值信号。一、时序逻辑电路一、时序逻辑电路返回返回双稳态触发器的特点:双稳态触发器的特点:具有两个能自行保持的稳定状态;具有两个能自行保持的稳定状态;根据不同的输入信号可以置成根据不同的输入信号可以置成“1”状态状态或或“0”状态;状态;在输入信号消失后,如果没有新的信号输在输入信号消失
3、后,如果没有新的信号输入,能够保持原状态,直至下一个新的信号入,能够保持原状态,直至下一个新的信号输入为止。输入为止。返回返回二、基本二、基本RS 触发器触发器RD SD Q 0 1 1 0 1 1 0 0Q0110两个输出端反相,规定两个输出端反相,规定Q的状态为触发器的状态。的状态为触发器的状态。即即Q0,Q=1时,称触发时,称触发器为器为0态,又称态,又称复位复位;Q1,Q=0时,称触发器时,称触发器为为1态,又称态,又称置位置位。不不 变变*不不 定定RD0,SD=1 触发器复位触发器复位为为0态,称态,称RD为为复位端复位端;RD1,SD=0 触发器置位触发器置位为为1 态,称态,称
4、SD为为置位端置位端。ABQSDRDQ100101101QQQQ0011RD、SD同为同为1,触发器保触发器保持原状态;持原状态;RD、SD同为同为0,触发器状态无法确定,触发器状态无法确定,此情况应避免。此情况应避免。返回返回 与非门组成的与非门组成的RS触发器为负脉冲有效。触发器为负脉冲有效。基本基本RS触发器的约束条件是触发器的约束条件是 RDSD1逻辑符号逻辑符号QRDSDQ负脉冲负脉冲有效有效 基本基本RS触发器的优点:触发器的优点:结构简单,具有记忆功能。结构简单,具有记忆功能。基本基本RS触发器的缺点:触发器的缺点:输出直接受输入控制,具输出直接受输入控制,具 有不定状态。有不定
5、状态。返回返回第二节第二节 钟控钟控双稳态触发器双稳态触发器 钟控钟控RS 触发器触发器 J K 触发器触发器 D触发器触发器 TT 触发器触发器 触发器逻辑功能的转换触发器逻辑功能的转换 触发器应用触发器应用返返 回回一、钟控一、钟控RS 触发器触发器 为使触发器能按要求在某一时间翻转,为使触发器能按要求在某一时间翻转,外加一时钟脉冲外加一时钟脉冲CP来控制。来控制。BAQQ SDRDCDCPRSR S Qn+1 0 0 0 1 1 0 1 1 10不定不定CP=0,CP=1,Qn 0C、D门门 被封锁;被封锁;1SR复位端复位端RD、置位端置位端SD负脉负脉冲有效,不受冲有效,不受CP控制
6、控制。返回返回 CP1时,触发器才能翻转。时,触发器才能翻转。CP控制触发器的翻转时刻,控制触发器的翻转时刻,R、S控制触控制触发器的翻转状态。发器的翻转状态。钟控钟控RS 触发器为正脉冲有效。触发器为正脉冲有效。逻辑符号逻辑符号 钟控钟控RS触发器的约束条件是触发器的约束条件是 RS0QRDSDQS RC返回返回例例1、已知钟控已知钟控RS触发器(正脉冲有效)的触发器(正脉冲有效)的输入信号输入信号RD、R、S波形如图,试画出波形如图,试画出Q的波的波形。形。CPQ1234RSRD返回返回例例2、由钟控由钟控RS触发器组成的触发器组成的T触发器如图触发器如图所示,可完成计数功能,试分析其逻辑
7、功能所示,可完成计数功能,试分析其逻辑功能。解:解:RQ 可见,可见,CP脉冲来一个,触发器翻转一次,脉冲来一个,触发器翻转一次,即即T触发器可记录触发器可记录CP脉冲个数。脉冲个数。要求要求CP脉冲宽度要小于触发器翻转所需时脉冲宽度要小于触发器翻转所需时间,否则在一个间,否则在一个CP作用期间,触发器可能翻作用期间,触发器可能翻转多次,即转多次,即“空翻空翻”。QRDSDQSR C 钟控钟控RS触发器的触发器的CP对触发器对触发器 的控制是在一个时间间隔内,而不是的控制是在一个时间间隔内,而不是 控制在某一时刻。控制在某一时刻。返回返回二二、主从型主从型J K 触发器触发器QQRDSDCPC
8、主触发器主触发器JKSSRRC从触发器从触发器 主从型主从型J K 触发器由触发器由主触发器和从触发器主触发器和从触发器组成,主触发器和从组成,主触发器和从触发器时钟信号反相触发器时钟信号反相.当当CP上升沿上升沿 到来到来时,主触发器发生翻时,主触发器发生翻转,当转,当CP下降沿下降沿 到到来时,从触发器翻转,来时,从触发器翻转,从而保证在一个从而保证在一个CP周周期中,触发器的输出期中,触发器的输出只改变一次。只改变一次。显然,输出状态在显然,输出状态在CP下降沿到达时改变。下降沿到达时改变。因此,这种触发器为下降沿触发。因此,这种触发器为下降沿触发。返回返回J K Qn+1 0 0 0
9、1 1 0 1 1 01Qn Qn QQRDSDC主触发器主触发器JKSSRRC从触发器从触发器0 100 110 101Qn Qn Qn 复位端复位端RD、置位端置位端SD负脉负脉冲有效,不受冲有效,不受CP控制控制。返回返回 主从型主从型JK 触发器将触发器的翻转控制在触发器将触发器的翻转控制在CP下降沿这一时刻。下降沿这一时刻。主从型主从型JK 触发器无不定状态,组成计数触发器无不定状态,组成计数电路,可克服空翻。电路,可克服空翻。主从型主从型JK 触发器存在一次翻转的问题。触发器存在一次翻转的问题。即主触发器在即主触发器在CP1 期间只能翻转一次,要期间只能翻转一次,要求求J、K 状态
10、在状态在CP1期间不能变化。期间不能变化。逻辑符号逻辑符号负脉冲负脉冲有效有效下降沿下降沿触发触发QRDSDQJKC返回返回例例3、已知已知JK触发器(下降沿触发)的输入信触发器(下降沿触发)的输入信号号J、K 波形如图,试画出波形如图,试画出Q的波形(的波形(Q初始初始状态为状态为0)。)。CPQ1234JK返回返回例例4、已知各触发器的初态均为已知各触发器的初态均为0,A、CP 波形如图,试画出波形如图,试画出Q波形。波形。CPJQKACPAQ返回返回三、三、D触发器触发器&1&4&3&2CPDQQDDDSDRD置置1阻塞线阻塞线置置0阻塞线阻塞线置置0维持线维持线置置1维持线维持线&6&
11、5D Qn+1 0 1 01 D触发器仅在触发器仅在CP前沿到达前沿到达时翻转,是边沿触发器。时翻转,是边沿触发器。返回返回 D CPSDRDQQ逻辑符号逻辑符号 D 触发器无不触发器无不定状态;克服空翻、定状态;克服空翻、一次翻转现象。一次翻转现象。Q例例5:画出画出D触发器的输出波形(触发器的输出波形(Qn=0)。)。CPD123 D触发器的输出状态仅取决于触发器的输出状态仅取决于CP上升上升 沿沿到达时刻输入的状态。到达时刻输入的状态。返回返回例例5、已知各触发器的初态均为已知各触发器的初态均为0,A、B 波形如图,试画出波形如图,试画出Q1、Q2波形。波形。DQ1CDQ2CABABQ1
12、Q2Q1=D1=Qn1Q2=D2=Qn1返回返回 四、四、TT 触发器触发器 T触发器触发器 CPSDRDQQ T 触发器触发器 CP TSDRDQQT Qn+1 0 Qn 1 返回返回五、触发器逻辑功能的转换五、触发器逻辑功能的转换 JK D 触发器触发器 JK T 触发器触发器CPJQKDD J K Qn+1 0 0 1 0 1 1 0 1CPJQKTT J K Qn+1 0 0 0 Qn 1 1 1 Qn返回返回 D T触发器触发器DQC D JK 触发器触发器J K D Qn+1 0 0 0 1 1 0 1 1 01Qn Qn 01Qn Qn DQC&K J返回返回 74LS112 双
13、双JK 触发器触发器 74LS373 具有三态门的具有三态门的8D 74LS174 6D 触发器触发器 74LS175 4D 触发器触发器 74LS74 双双D 触发器触发器常用触发器集成电路常用触发器集成电路(TTL)六、触发器应用六、触发器应用返回返回 74LS175外部引线图外部引线图12374LS17545678910111213141516RDVCCGNDCPD4D2D1D3Q1Q4Q1Q3Q2Q2Q4Q34D 触发器触发器74LS175公共公共CP、RD端端返回返回四四 人人 抢抢 答答 电电 路路74LS175CP&3+5V+5VD1 S1S2S3S4L1CPRR&1&2L2L3
14、L4D2 D3 D4 Q1Q2Q3Q4Q4 Q3Q1 Q2 返回返回例例6、已知各触发器的初态均为已知各触发器的初态均为0,D、RD 波形如图,试画出波形如图,试画出Q1、Q2波形。波形。RDQ1Q2CPDQ1CJQ2CDCPKQ1Q2RD返回返回例例7、已知各触发器的初态均为已知各触发器的初态均为0,A、B、C 波形如图,试画出波形如图,试画出Q波形。波形。JQCP1ABCK11CPABC B C K 0 0 1A B C J0 1 0 1 0 1 1 11 0 1 11 1 0 1 1 1 1 1JKQ返回返回第三节第三节 寄寄 存存 器器 数码寄存器数码寄存器 移位寄存器移位寄存器 集成
15、寄存器集成寄存器返返 回回一、数码寄存器一、数码寄存器 寄存器是用于存放各种数码和指令的时寄存器是用于存放各种数码和指令的时序电路。由序电路。由N个触发器组成的寄存器,能存个触发器组成的寄存器,能存储储N位二进制代码。位二进制代码。按功能分为数码寄存器和移位寄存器。按功能分为数码寄存器和移位寄存器。数码寄存器寄存数码时是从存入端同数码寄存器寄存数码时是从存入端同时存入,取出时又同时从取出端取出,所时存入,取出时又同时从取出端取出,所以又称为并行输入并行输出寄存器。以又称为并行输入并行输出寄存器。返回返回1011清零清零寄存寄存取出取出0000101101001011返回返回二、移位寄存器二、移
16、位寄存器 移位寄存器按移位方向不同又分为左移、移位寄存器按移位方向不同又分为左移、右移和双向移位三种。右移和双向移位三种。110100111101返回返回 74LS194 四位双向移位寄存器四位双向移位寄存器 74LS164 八位串入并出移位八位串入并出移位 寄存器寄存器 74LS395四位移位寄存器四位移位寄存器常用寄存器集成电路常用寄存器集成电路返回返回三、集成寄存器三、集成寄存器返回返回011110 00 11 01 1直接清零直接清零(异步异步)保保 持持右移右移(从从QA向右移动向右移动)左移左移(从从QD向左移动向左移动)并行输入并行输入 CLR CPS1 S0功功 能能 74LS
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 第八章 触发器和时序逻辑电路精品 第八 触发器 时序 逻辑电路 精品
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内