verilog数字系统设计教程习题答案_.docx
《verilog数字系统设计教程习题答案_.docx》由会员分享,可在线阅读,更多相关《verilog数字系统设计教程习题答案_.docx(7页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、verilog数字系统设计教程习题答案_verilog数字系统设计教程习题答案verilog数字系统设计教程习题答案verilog数字系统设计教程习题答案第二章1.VerilogHDL既是一种行为描绘语言,也是一种构造描绘语言。假如根据一定的规则和风格编写代码,就能够将功能行为模块通过工具自动转化为门级互联的构造模块。这意味着利用Verilog语言所提供的功能,就能够构造一个模块间的明晰构造来描绘复杂的大型设计,并对所需的逻辑电路进行严格的设计。2.模块的基本构造由关键词module和endmodule构成。3.一个复杂电路系统的完好VerilogHDL模型是由若干个VerilogHDL模块构
2、成的,每一个模块又能够由若干个子模块构成。其中有些模块需要综合成详细电路,而有些模块只是与用户所设计的模块交互的现存电路或鼓励信号源。利用VerilogHDL语言构造所提供的这种功能就能够构造一个模块间的明晰层次构造来描绘极其复杂的大型设计,并对所作设计的逻辑电路进行严格的验证。4.VerilogHDL和VHDL作为描绘硬件电路设计的语言,其共同的特点在于:能形式化地抽象表示电路的构造和行为、支持逻辑设计中层次与领域的描绘、可借用高级语言的精巧构造来简化电路的描绘、具有电路仿真与验证机制以保证设计的正确性、支持电路描绘由高层到低层的综合转换、硬件描绘与实现工艺无关有关工艺参数可通过语言提供的属
3、性包括进去、便于文档管理、易于理解和设计重用。5.不是6.将用行为和功能层次表达的电子系统转换为低层次的便于详细实现的模块组合装配的经过。7.综合工具能够把HDL变成门级网表。这方面Synopsys工具占有较大的优势,它的DesignCompile是作为一个综合的工业标准,它还有另外一个产品叫BehaviorCompiler,能够提供更高级的综合。另外近期美国又出了一个软件叫Ambit,据讲比Synopsys的软件更有效,能够综合50万门的电路,速度更快。今年初Ambit被Cadence公司收购,为此Cadence放弃了它原来的综合软件Synergy。随着FPGA设计的规模越来越大,各EDA公
4、司又开发了用于FPGA设计的综合软件,比拟有名的有:Synopsys的FPGAExpress,Cadence的Synplity,Mentor的Leonardo,这三家的FPGA综合软件占了市场的绝大部分。8.整个综合经过就是将设计者在EDA平台上编辑输入的HDL文本、原理图或状态图形描绘,根据给定的硬件构造组件和约束控制条件进行编译、优化、转换和综合,最终获得门级电路甚至更底层的电路描绘网表文件。用于适配,适配将由综合器产生的网表文件配置于指定的目的器件中,使之产生最终的下载文件,如JEDEC、Jam格式的文件。verilog数字系统设计教程习题答案verilog数字系统设计教程习题答案9.在
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- verilog 数字 系统 设计 教程 习题 答案
限制150内