(完整版)数字电子技术基础模拟试题A及答案.pdf
《(完整版)数字电子技术基础模拟试题A及答案.pdf》由会员分享,可在线阅读,更多相关《(完整版)数字电子技术基础模拟试题A及答案.pdf(3页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、系名专业年级、班学号姓名A数字电子技术数字电子技术 课程试题(课程试题(B B卷)卷)题号得分一二三四五六七八九十总分7电路如下图,已知电路的当前状态Q3 Q2 Q1 Q0为“1100”,74LS191 具有异步置数的逻辑功能,请问在时钟作用下,电路的下一状态(Q3 Q2 Q1 Q0)为()命题人:74LS191 功能表LDCTU/DCP D0 D1D2D3Q0 Q1Q2Q3密(请将答案写在答题纸上,答在试卷上不给分)(请将答案写在答题纸上,答在试卷上不给分)一一选择题(选择题(1616 分)分)1已知Y AB B AB A,下列结果正确的是()a Y=AbY=BcY B AdY=12已知 A
2、=(1044)10(下标表示进制),下列结果正确的是()a A=(10101)2bA=(0A8)16c A=(124)8dA=(2021)53下列说法不正确的是()a当高电平表示逻辑0、低电平表示逻辑 1 时称为正逻辑 b三态门输出端有可能出现三种状态(高阻态、高电平、低电平)cOC 门输出端直接连接可以实现正逻辑的线与运算 d集电极开路的门称为OC 门4以下错误的是()a数字比较器可以比较数字大小b 半加器可实现两个一位二进制数相加 c编码器可分为普通全加器和优先编码器 d上面描述至少有一个不正确5下列描述不正确的是()a触发器具有两种状态,当Q=1 时触发器处于 1 态b时序电路必然存在状
3、态循环c异步时序电路的响应速度要比同步时序电路的响应速度慢d主从 JK 触发器具有一次变化现象6电路如下图(图中为上升沿Jk 触发器),触发器当前状态 Q3 Q2 Q1为“100”,请问在时钟作用下,触发器下一状态(Q3 Q2 Q1)为()0d0d1d2d3a“1100”b“1011”10 0c“1101”d“0000”8下列描述不正确的是()10在数据改写上更方便1aEEPROM 具有数据长期保存的功能且比EPROMbDAC 的含义是数-模转换、ADC 的含义是模数转换c积分型单稳触发器电路只有一个状态d上面描述至少有一个不正确d0d1d2d3加法计数减法计数审题人:二判断题(二判断题(9
4、9 分)分)1TTL 输出端为低电平时带拉电流的能力为5mA()2TTL、CMOS 门中未使用的输入端均可悬空()3当决定事件发生的所有条件中任一个(或几个)条件成立时,这件事件就会发生,这种因果关系称为与运算。()4将代码状态的特点含义“翻译”出来的过程称为译码。实现译码操作的电路称为译码器。()5设计一个 3 进制计数器可用 2 个触发器实现()6移位寄存器除了可以用来存入数码外,还可以利用它的移存规律在一定的范围内构成任意模值 n 的计数器。所以又称为移存型计数器()7 判断时序逻辑电路能否自启动可通过判断该电路是否存在有效循环来实现()8 施密特触发器电路具有两个稳态,而多谐振荡器电路
5、没有稳态()9 DRAM 需要定期刷新,因此,在微型计算机中不如SRAM 应用广泛()封命题时间:线三计算题(三计算题(8 8 分)分)1 1、在如图所示电路中,Ucc=5V,UBB=9V,R1=5.1k,R2=15k,Rc=1k,=40,请计算 UI分别为 5V,0.3V 时输出 UO的大小?。a“101”b“100”c“011”d“000”2 2已知一个 8 位权电阻 DAC 系统的参考电源 UREF=-16V,转换比例系数五应用题(五应用题(4343 分)分)1请用 74LS138 设计一个三变量的多数表决电路。具体要求如下:2RF为 1。当输(1)输入变量 A、B、C 为高电平时表示赞
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 完整版 数字 电子技术 基础 模拟 试题 答案
限制150内