多功能数字钟电路设计优秀课件.ppt
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《多功能数字钟电路设计优秀课件.ppt》由会员分享,可在线阅读,更多相关《多功能数字钟电路设计优秀课件.ppt(23页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、多功能数字钟电路设计多功能数字钟电路设计第1页,本讲稿共23页一、数字钟的功能要求一、数字钟的功能要求 z基本功能 y准确计时,以数字形式显示时、分、秒的时间 y小时的计时要求为“12翻1”,分和秒的计时要求为60进位 y校正时间 z扩展功能 y定时控制 y仿广播电台正点报时 y报整点时数 y触摸报整点时数 第2页,本讲稿共23页二、数字钟电路系统的组成框图二、数字钟电路系统的组成框图 数字钟电路系统由主体电路和扩展电路两大部分所组成 振荡器产生的稳定的高频脉冲信号,作为数字钟的时间基准,再经分频器输出标准秒脉冲 秒计数器计满60后向分计数器进位 分计数器计满60后向小时计数器进位 小时计数器
2、按照“12翻1”规律计数 计数器的输出经译码器送显示器 计时出现误差时可以用校时电路进行校时、校分、校秒 扩展电路必须在主体电路正常运行的情况下才能进行功能扩展 第3页,本讲稿共23页三、主体电路的设计与装调三、主体电路的设计与装调 主体电路是由功能部件或单元电路组成的。在设计这些电路或选择部件时,尽量选用同类型的器件,如所有功能部件都采用TTL集成电路或都采用CMOS集成电路。整个系统所用的器件种类应尽可能少。下面介绍各功能部件与单元电路的设计。第4页,本讲稿共23页1.振荡器的设计振荡器的设计 振荡器是数字钟的核心。振荡器的稳定度及频率的精确度决定了数字钟计时的准确程度,通常选用石英晶体构
3、成振荡器电路。一般来说,振荡器的频率越高,计时精度越高。如图所示为电子手表集成电路(如5C702)中的晶体振荡器电路,常取晶振的频率为32768Hz,因其内部有15级2分频集成电路,所以输出端正好可得到1Hz的标准脉冲 第5页,本讲稿共23页1.振荡器的设计振荡器的设计 如果精度要求不高也可以采用第二章介绍的由集成逻辑门与RC组成的时钟源振荡器或由集成电路定时器555与RC组成的多谐振荡器。这里设振荡频率fo=103Hz 第6页,本讲稿共23页2.分频器的设计分频器的设计 z分频器的功能主要有两个 y产生标准秒脉冲信号 y提供功能扩展电路所需要的信号,如仿电台报时用的1kHz的高音频信号和50
4、0Hz的低音频信号等 z选用3片中规模集成电路计数器74LS90可以完成上述功能z因每片为1/10分频,3片级联则可获得所需要的频率信号 z即第1片的Q0端输出频率为500Hz,第2片的Q3端输出为10Hz,第3片的Q3端输出为1Hz第7页,本讲稿共23页3.时分秒计数器的设计时分秒计数器的设计 z分和秒计数器都是模M=60的计数器 y其计数规律为0001585900 y选74LS92作十位计数器,74LS90作个位计数器,再将它们级联组成模数M=60的计数器 z时计数器是一个“12翻1”的特殊进制计数器 y即当数字钟运行到12时59分59秒时,秒的个位计数器再输入一个秒脉冲时,数字钟应自动显
5、示为01时00分00秒,实现日常生活中习惯用的计时规律 y选用74LS191和74LS74,其电路见本章第三节 第8页,本讲稿共23页4.校时电路的设计校时电路的设计 z当数字钟接通电源或者计时出现误差时,需要校正时间(或称校时)z校时是数字钟应具备的基本功能。一般电子手表都具有时、分、秒等校时功能 z为使电路简单,这里只进行分和小时的校时 z对校时电路的要求是 y在小时校正时不影响分和秒的正常计数y在分校正时不影响秒和小时的正常计数 z校时方式有“快校时”和“慢校时”两种 y“快校时”是,通过开关控制,使计数器对1Hz的校时脉冲计数 y“慢校时”是用手动产生单脉冲作校时脉冲 S1为校“分”用
6、的控制开关 S2为校“时”用的控制开关 校时脉冲采用分频器输出的1Hz脉冲 当S1或S2分别为“0”时可进行“快校时”如果校时脉冲由单次脉冲产生器(见第二章第四、五节)提供,则可以进行“慢校时”需要注意的是,校时电路是由与非门构成的组合逻辑电路,开关S1或S2为“0”或“1”时,可能会产生抖动,接电容C1、C2可以缓解抖动。必要时还应将其改为去抖动开关电路(见第二章第三节)第9页,本讲稿共23页5.主体电路的装调主体电路的装调 由数字钟系统组成框图按照信号的流向分级安装,逐级级联,这里的每一级是指组成数字钟的各功能电路 级联时如果出现时序配合不同步,或尖峰脉冲干扰,引起逻辑混乱,可以增加多级逻
7、辑门来延时 如果显示字符变化很快,模糊不清,可能是由于电源电流的跳变引起的,可在集成电路器件的电源端VCC加退耦滤波电容。通常用几十微法的大电容与0.01F的小电容相并联 经过联调并纠正设计方案中的错误和不足之处后,再测试电路的逻辑功能是否满足设计要求。最后画出满足设计要求的总体逻辑电路图,如图所示 如果因实验器材有限,则其中秒计数器的个位和时计数器的十位可以采用发光二极管指示,因而可以省去2片译码器和2片数码显示器 除了振荡和译码显示部分外,其它各功能都可以用GAL16V8来实现。第10页,本讲稿共23页四、功能扩展电路的设计四、功能扩展电路的设计 z定时控制电路的设计 z仿广播电台正点报时
8、电路的设计 z报整点时数电路的设计 z触摸报整点时数电路的设计 定时控制电路的设计仿广播电台正点报时电路的设计报整点时数电路的设计触摸报整点时数电路的设计第11页,本讲稿共23页1.定时控制电路的设计定时控制电路的设计 数字钟在指定的时刻发出信号,或驱动音响电路“闹时”;或对某装置的电源进行接通或断开“控制”。不管是闹时还是控制,都要求时间准确,即信号的开始时刻与持续时间必须满足规定的要求。例 要求上午7时59分发出闹时信号,持续时间为1分钟。解 7时59分对应数字钟的时个位计数器的状态为(Q3Q 2Q 1Q 0)H1=0111,分十位计数器的状态为(Q3Q2Q1Q0)M2=0101,分个位计
9、数器的状态为(Q3Q2Q1Q0)M1=1001。若将上述计数器输出为“1”的所有输出端经过与门电路去控制音响电路,可以使音响电路正好在7点59分响,持续1分钟后(即8点时)停响。第12页,本讲稿共23页1.定时控制电路的设计定时控制电路的设计所以闹时控制信号Z的表达式为 式中,M为上午的信号输出,要求M=1 如果用与非门实现上式所表示的逻辑功能,则可以将Z进行布尔代数变换,即 实现上式的逻辑电路如图所示,其中74LS20为4输入二与非门,74LS03为集电极开路(OC门)的2输入四与非门 因OC门的输出端可以进行“线与”,使用时在它们的输出端与电源+5V端之间应接一电阻RL,RL的值可由式(2
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 多功能 数字 电路设计 优秀 课件
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内