数字电子技术课件学习教案.pptx
《数字电子技术课件学习教案.pptx》由会员分享,可在线阅读,更多相关《数字电子技术课件学习教案.pptx(69页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、会计学1数字电子数字电子(dinz)技术课件技术课件第一页,共69页。部分部分(b fen)(b fen)常用集成计数器常用集成计数器 第一节第一节 计数计数器器第2页/共69页第二页,共69页。四位四位(s wi)二进制同步计数二进制同步计数器器第一节第一节 计数计数器器 四位四位(s wi)二进制可逆计数二进制可逆计数器器 中规模中规模(gum)异步计数异步计数器器第3页/共69页第三页,共69页。一、四位一、四位(s wi)二进制二进制同步计数器同步计数器(二)(二)四位四位(s wi)(s wi)二进制同步计数器二进制同步计数器7416374163(一)(一)四位四位(s wi)(s
2、wi)二进制同步计数器二进制同步计数器7416174161(三)(三)74161/74163功能扩展功能扩展第4页/共69页第四页,共69页。(一)四位(一)四位(s wi)(s wi)二进制同步计数器二进制同步计数器74161 74161 内部内部(nib)由四个主从由四个主从JK触发器和控制电路构成。触发器和控制电路构成。逻辑逻辑(lu j)符号符号 符号输入中符号输入中R端有效,端有效,在此输入为低电平时,输出在此输入为低电平时,输出为为0,称之为异步清零。端子,称之为异步清零。端子输入端用输入端用R说明。说明。CORLDCTTCTPCPQ0Q1Q2Q3D0D1D2D3 符号中符号中LD
3、端为有效时,此端引端为有效时,此端引入线为低时,且时钟入线为低时,且时钟CP上升沿时,将上升沿时,将输入端数字送到输出端。同步预置。输入端数字送到输出端。同步预置。D0D1D2D3此端输入信号用此端输入信号用LD表示。表示。时钟输入信号用时钟输入信号用CP表示。表示。当当CP上升沿上升沿,并且并且CTT和和CTP 有有效时,计数器加效时,计数器加1计数。计数。CTP、CTT:可作为使能端和多:可作为使能端和多片级联使用片级联使用。当当Q3 Q2 Q1 Q0=1111 时,且时,且CTT等于等于1时时,控制输出端控制输出端CO输出有效高输出有效高电平。电平。CO74161RLDCTTCTPCPQ
4、0Q1Q2Q3D0D1D2D3CO第5页/共69页第五页,共69页。74161外引线功能外引线功能(gngnng)端排列图端排列图(一)四位(一)四位(s wi)(s wi)二进制同步计数器二进制同步计数器74161 74161 741611R2CP3D04D15D26D37CTT8GNDUCC 16CO 15Q0 14Q1 13Q2 12Q3 11CTP 10LD 974161功能表功能表 Q3 Q2 Q1 Q0输输 入入输输 出出CPRLDCTPCTTD3 D2 D1 D0 0 0 0 0 0 D3 D2 D1 D0 10 D3 D2 D1 D0 保持保持 11 0 保持保持 11 0 计
5、数计数 11 1 1 1)1)异步清除:当异步清除:当R=0=0,输出,输出“00000000”状态,状态,与与CP无关。无关。2)2)同步预置:当同步预置:当C=1=1,LD=0=0,在在CP上升沿时上升沿时,输,输出端反映输入数据的状态。出端反映输入数据的状态。3)3)保持:当保持:当R=LD=1=1时,时,CTP或或CTT有一个无效,各有一个无效,各触发器均处于保持状态。触发器均处于保持状态。4)计数:当计数:当LD=R=CPT=CTT=1时,按时,按二进制自二进制自然码然码计数。计数。若初态为若初态为0000,15个个CP后,输出为后,输出为“1111”,进位,进位CO=CTTQ3Q2
6、Q1Q0=1。第。第16个个CP作用后,输出恢复到作用后,输出恢复到0000状态,状态,CO=0。第6页/共69页第六页,共69页。用用VHDLVHDL实现实现(shxin)74161(shxin)74161 LIBRARY IEEEENTITY v74LS161 IS PORT(CP,CR_L,LD_L,CTP,CTT:IN STD_LOGIC;D:IN UNSIGNED(3 DOWNTO 0);Q:OUT UNSIGNED(3 DOWNTO 0);CO:OUT STD_LOGIC);END v74LS161;ARCHITECTURE v74LS161_arch OF v74LS161 IS
7、 SIGNAL IQ:UNSIGNED(3 DOWNTO 0);BEGIN PROCESS(CP,CTT,CR_L)中间信号中间信号IQ是为了交换中间是为了交换中间数据。如果直接数据。如果直接用输出用输出Q,那么,那么(n me)定义的定义的输出必须为缓冲输出必须为缓冲而不是输出。而不是输出。(一)四位(一)四位(s wi)(s wi)二进制同步计数器二进制同步计数器74161 74161 BEGIN IF CR_L=0 THEN IQ 0);END IF;IF(CPEVENT AND CP=1)THEN IF LD_L=0 THEN IQ=D;ELSIF(CTT AND CTP)=1 THE
8、N IQ=IQ+1 END IF;IF(IQ=15)AND(CTT=1)THEN CO=1;ELSE CO=0;END IF;END IF;Q=IQ;END PROCESS;END v74LS161_arch;CR_L表示清表示清零信号且为低电平零信号且为低电平有效。有效。CP上升沿有上升沿有效。效。第7页/共69页第七页,共69页。(二)四位(二)四位(s wi)(s wi)二进制同步计数器二进制同步计数器74163 74163 74163功能表功能表74161功能表功能表Q3 Q2 Q1 Q0输输 入入输输 出出CPRLDCTPCTTD3 D2 D1 D0 0 0 0 0 0 D3 D2
9、D1 D0 10 D3 D2 D1 D0 保持保持 11 0 保持保持 11 0 计数计数 11 1 1 (1)(1)外引线排列外引线排列(pili)(pili)和和 74161 74161相同。相同。(2)(2)置数,计数,保置数,计数,保持持(boch)(boch)功能与功能与7416174161相同。相同。(3)(3)清零功能与清零功能与74161不同。不同。特点:特点:74163采用采用同步清零同步清零方式方式:当当R=0=0时,且当时,且当 CP 的的上升沿上升沿来到时来到时,输出输出Q0Q1Q2Q3 才全被清零。才全被清零。第8页/共69页第八页,共69页。CORLDCTTCTPC
10、PQ0Q1Q2Q3D0D1D2D3CO74163RLDCTTCTPCPQ0Q1Q2Q3D0D1D2D3CO比较比较(bjio)四位二四位二进制同步计数器进制同步计数器同步预置同步预置保持保持(boch)(boch)计数计数7416374161同步预置同步预置保持保持(boch)(boch)计数计数异步清零异步清零 同步清零同步清零第9页/共69页第九页,共69页。连接成任意连接成任意(rny)(rny)模模M M 的计数的计数器器(1)同步同步(tngb)预置法预置法(2)反馈反馈(fnku)清零法清零法(3)多次预置法多次预置法(三)三)74161/7416374161/74163功能扩展功
11、能扩展第10页/共69页第十页,共69页。Q0Q1Q2Q301101 态序表态序表 计数计数(j sh)输输 出出 N Q3 Q2 Q1 Q0 0 0 1 1 0 1 0 1 1 1 2 1 0 0 0 3 1 0 0 1 4 1 0 1 0 5 1 0 1 1 6 1 1 0 0 7 1 1 0 1 8 1 1 1 0 9 1 1 1 1例例1:1:设计设计(shj)(shj)一个一个M=10M=10的计数器。的计数器。方法一方法一:采用采用(ciyng)(ciyng)后十后十种状态种状态CO=10(1)(1)同步预置法同步预置法1CO74163RLDCTTCTPCPQ0Q1Q2Q3D0D1
12、D2D3COCORLDCTTCTPCPf1101100110f/10第11页/共69页第十一页,共69页。例例2:2:同步同步(tngb)(tngb)预置法设计预置法设计 M=24 M=24 计数器。计数器。00011000010000000(24)10=(11000)2需需 两两 片片初态为:初态为:0000 0001终态:终态:0001100000001000第12页/共69页第十二页,共69页。连接成任意连接成任意(rny)(rny)模模M M 的计的计数器数器(1)同步同步(tngb)预置法预置法(2)反馈反馈(fnku)清零法清零法(3)多次预置法多次预置法(三)三)74161/74
13、16374161/74163功能扩展功能扩展第13页/共69页第十三页,共69页。例例3:3:分析分析(fnx)(fnx)图示电路图示电路的功能。的功能。0 0 0 0 01 0 0 0 12 0 0 1 03 0 0 1 14 0 1 0 05 0 1 0 16 0 1 1 07 0 1 1 18 1 0 0 09 1 0 0 110 1 0 1 011 1 0 1 112 1 1 0 0 采用采用(ciyng)74161(ciyng)741610000011(2 2)反馈)反馈(fnku)(fnku)清清零法零法 态序表态序表 N Q3 Q2 Q1 Q0第14页/共69页第十四页,共69页
14、。连接成任意连接成任意(rny)(rny)模模M M 的的计数器计数器(1)同步)同步(tngb)预置法预置法(2)反馈)反馈(fnku)清零法清零法(3)多次预置法)多次预置法(三)(三)74161/7416374161/74163功能扩展功能扩展 第15页/共69页第十五页,共69页。M=10 计数器计数器 态序表态序表 N Q3 Q2 Q1 Q00 0 0 0 0(3)(3)多次预置法多次预置法例例4:分析电路分析电路(dinl)功能。功能。2 0 1 0 13 0 1 1 04 0 1 1 15 1 0 0 07 1 1 0 18 1 1 1 09 1 1 1 11 0 1 0 06
15、1 1 0 000100011第16页/共69页第十六页,共69页。例例5:用:用VHDL语言语言(yyn)设计多次预置的十进设计多次预置的十进制电路。制电路。LIBRARY IEEE;USEUSEENTITY COUNT10 IS;PORT(CLK:IN STD_LOGIC;DATE_OUT:OUT STD_LOGIC_VECTOR(3 DOWNTO 0);END COUNT10;DATE_OUTCOUNT10CLK第17页/共69页第十七页,共69页。ARCHITECTURE COUNT10_ARC OF COUNT10 IS;BEGIN PROCESS VARIABLE TEMP:STD
16、_LOGIC_VECTOR(3 DOWNTO 0);BEGIN END PROCESS;END COUNT10_ARC;主程序主程序中间变量中间变量TEMP(3)到到TEMP(0)对应输出对应输出Q Q3 3Q Q2 2Q Q1 1Q Q0 0例例5:用:用VHDL语言设计语言设计(shj)多次预置的十进制电路。多次预置的十进制电路。WAIT UNTIL CLKEVENT AND CLK=1;IF TEMP=“1111”THEN TEMP=“0000”ELSIF TEMP(2)=0 THEN TEMP(2 DOWNTO 0):=“100”;ELSE TEMP:=TEMP+1;END IF;DA
17、TE_OUT=TEMP;计数计数(j sh)到到Q2=0状态时,状态时,则呈置数状态,下一个脉冲到来后,则呈置数状态,下一个脉冲到来后,置置Q2Q1Q0=“100”,Q3维持不变。维持不变。其它情况其它情况(qngkung)(qngkung)按照按照84218421码计数。码计数。计数到计数到1111状态时,下一个状态时,下一个脉冲回到脉冲回到0000状态。状态。第18页/共69页第十八页,共69页。若干片同步计数器组成同步计数链时,就要利用若干片同步计数器组成同步计数链时,就要利用(lyng)计数控制端计数控制端CTT、CTP传递进位信号。传递进位信号。(4 4)同步)同步(tngb)(tn
18、gb)计数器计数器的级联的级联 高位片计数的条件是:只有等低位片输出为全高位片计数的条件是:只有等低位片输出为全1,其进位,其进位输出输出CO=1时才能使高位片在输入下一个计数脉冲后接收进位时才能使高位片在输入下一个计数脉冲后接收进位信号开始计数,否则只能为保持状态。信号开始计数,否则只能为保持状态。第19页/共69页第十九页,共69页。三、中规模三、中规模(gum)异步计数异步计数器器二、四位二、四位(s wi)二进制可逆计数二进制可逆计数器器一、四位一、四位(s wi)二进制同步计数二进制同步计数器器第二节第二节 计数计数器器第20页/共69页第二十页,共69页。3和和G3相关联。相关联。
19、D A:数据数据(shj)输入,输入,从高位从高位低位。低位。QD QA:数据数据(shj)输输出,出,从高位从高位低位。低位。1.逻辑逻辑(lu j)符号符号二、四位二、四位(s wi)(s wi)二进制可逆计数器二进制可逆计数器74193 74193 R=1时时,高电平有效,高电平有效,输出清零。输出清零。只要只要DN为高电平有效,为高电平有效,UP上升沿到时,加上升沿到时,加1计数。计数。反之,反之,只要只要UP 高电平有效,高电平有效,DN上升沿到时,减上升沿到时,减1计数。计数。即双时钟输入。即双时钟输入。LD当低电平时,数据当低电平时,数据从输入到输出,且从输入到输出,且异异步预置
20、。步预置。减到最小减到最小值时产生借位值时产生借位信号信号QCB=0 加到最大加到最大值时产生进位值时产生进位信号信号QCC=0CO=0BO=074LS193RCPUQCCLDABCDCORLDUPDNQAQBQCQDABCDCPDBOQCBQAQBQCQD第21页/共69页第二十一页,共69页。74193功能表功能表二、四位二、四位(s wi)(s wi)二进制可逆计数器二进制可逆计数器74193 74193 0 0 0 0 1 A B C D 0 0A B C D 加法计数加法计数1 0 1 减法计数减法计数1 0 1 保持保持11 0 1 QA QB QC QD输输 入入UPDN RLD
21、A B C D输输 出出第22页/共69页第二十二页,共69页。连接成任意(rny)模M 的计数器(1)接成接成M16的计数器的计数器2.74193功能功能(gngnng)扩展扩展二、四位二、四位(s wi)(s wi)二进制可逆计数器二进制可逆计数器74193 74193 第23页/共69页第二十三页,共69页。74LS193RCPUQCCLDABCDCORLDUPDNQAQBQCQDABCDCPDBOQCBQAQBQCQD0 0 1 1 01 0 1 1 12 1 0 0 03 1 0 0 14 1 0 1 05 1 0 1 16 1 1 0 07 1 1 0 18 1 1 1 09 1
22、1 1 1例例6:用:用74193设计设计(shj)M=9 计数计数器。器。方法方法(fngf)一一:采用异步预采用异步预置、加法计数置、加法计数(1)接成)接成M16的计数器的计数器 态序表态序表 N QD QC QB QA0110CO=001f0110第24页/共69页第二十四页,共69页。74LS193RCPUQCCLDABCDCORLDUPDNQAQBQCQDABCDCPDBOQCBQAQBQCQD方法方法(fngf)二二:采用异步预采用异步预置、减法计置、减法计数数01 0 0 111 0 0 020 1 1 130 1 1 040 1 0 150 1 0 060 0 1 170 0
23、 1 080 0 0 190 0 0 0例例7 7:用:用7419374193设计设计(shj)M=9(shj)M=9 计数计数器。器。态序表态序表N QD QC QB QA(1)接成)接成M16的计数器的计数器1001BO=00f 11001第25页/共69页第二十五页,共69页。连接成任意(rny)模M 的计数器(1)接成接成M16的计数器的计数器2.741932.74193功能功能(gngnng)(gngnng)扩展扩展二、四位二、四位(s wi)(s wi)二进制可逆计数器二进制可逆计数器74193 74193 第26页/共69页第二十六页,共69页。例例8:8:用用741937419
24、3设计设计(shj)M=147(shj)M=147 计数计数器。器。方法方法(fngf)一一:采用异步清采用异步清零、加法计零、加法计数。数。M=(147)10=(10010011)2需要需要(xyo)两两片片74193(2)接成)接成M16的计数器的计数器1100100100000000第27页/共69页第二十七页,共69页。M=(147)10=(10010011)21001110011001001例例9:9:用用7419374193设计设计(shj)M=147(shj)M=147 计数计数器器(2)接成)接成M16的计数器的计数器方法二方法二:采用采用减法减法计数、计数、异步预置、异步预置
25、、利用利用BO端。端。第28页/共69页第二十八页,共69页。三、中规模三、中规模(gum)异步计数器异步计数器二、四位二、四位(s wi)二进制可逆计数二进制可逆计数器器一、四位一、四位(s wi)二进制同步计数器二进制同步计数器第二节第二节 计数计数器器第29页/共69页第二十九页,共69页。(1)触发器触发器A:模:模2 CPA入入QA出出(2)触发器触发器B、C、D:模:模5异步计异步计数器。数器。CPB 入入QD QB出出1.逻辑逻辑(lu j)符符号号三、异步计数器三、异步计数器74290QD74LS290R0(1)CPAR0(1)QAQBQCR0(2)S9(1)S9(2)CPBR
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子技术 课件 学习 教案
限制150内