VHDL硬件描述语言与数字逻辑电路设计.pptx
《VHDL硬件描述语言与数字逻辑电路设计.pptx》由会员分享,可在线阅读,更多相关《VHDL硬件描述语言与数字逻辑电路设计.pptx(43页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、会计学1VHDL硬件描述语言与数字硬件描述语言与数字(shz)逻辑电逻辑电路设计路设计 第一页,共43页。数字系统设计历来存在两个数字系统设计历来存在两个分支,即系统硬件设计和系统软分支,即系统硬件设计和系统软件设计。同样,设计人员也因工件设计。同样,设计人员也因工作性质不同,可分成硬件设计人作性质不同,可分成硬件设计人员和软件设计人员。他们各自从员和软件设计人员。他们各自从事自己的工作,很少涉足对方的事自己的工作,很少涉足对方的领域,特别是软件设计人员更是领域,特别是软件设计人员更是如此。但是,随着计算机技术的如此。但是,随着计算机技术的发展和硬件描述语言发展和硬件描述语言(Hardware
2、 Description Language,HDL)的的出现,这种界线已经被打破。数出现,这种界线已经被打破。数字系统的硬件构成及其行为完全字系统的硬件构成及其行为完全可以用可以用HDL语言来描述和仿真。语言来描述和仿真。这样,软件设计人员也同样可以这样,软件设计人员也同样可以借助借助HDL语言设计出符合要求的语言设计出符合要求的硬件系统。不仅如此,利用硬件系统。不仅如此,利用HDL语言来设计系统硬件与利用传统语言来设计系统硬件与利用传统方法设计系统硬件相比,还具有方法设计系统硬件相比,还具有许多突出的优点许多突出的优点(yudin)。它。它是硬件设计领域的一次变革,对是硬件设计领域的一次变革
3、,对系统的硬件设计将产生巨大的影系统的硬件设计将产生巨大的影响。本章将详细介绍这种硬件设响。本章将详细介绍这种硬件设计方法的变化。计方法的变化。第1页/共43页第二页,共43页。n n图1-1 六进制计数器的状态(zhungti)转移图第2页/共43页第三页,共43页。在计算机辅助电子系统设计在计算机辅助电子系统设计出现以前,人们一直采用传统的出现以前,人们一直采用传统的硬件电路设计方法来设计系统的硬件电路设计方法来设计系统的硬件。这种硬件设计方法具体有硬件。这种硬件设计方法具体有以下以下(yxi)几个主要特征。几个主要特征。1.1 传统的系统硬件设计传统的系统硬件设计(shj)方法方法第3页
4、/共43页第四页,共43页。(1)(1)采用自下至上采用自下至上(Bottom(Bottom Up)Up)的设计方法。的设计方法。自下至上的硬件电路设计方自下至上的硬件电路设计方法的主要步骤是:根据系统对硬法的主要步骤是:根据系统对硬件的要求,详细编制技术规格书,件的要求,详细编制技术规格书,并画出系统控制流图;然后根据并画出系统控制流图;然后根据技术规格书和系统控制流图,对技术规格书和系统控制流图,对系统的功能进行细化,合理地划系统的功能进行细化,合理地划分功能模块,并画出系统的功能分功能模块,并画出系统的功能框图;接着进行各功能模块的细框图;接着进行各功能模块的细化和电路设计;各功能模块的
5、电化和电路设计;各功能模块的电路设计、调试完成路设计、调试完成(wn chng)(wn chng)后,将各功能模块的硬件电路连后,将各功能模块的硬件电路连接起来再进行系统的调试;最后接起来再进行系统的调试;最后完成完成(wn chng)(wn chng)整个系统的硬整个系统的硬件设计。件设计。自下至上的设计方法充分体自下至上的设计方法充分体现在各功能模块的电路设计中。现在各功能模块的电路设计中。下面以一个六进制计数器设计为下面以一个六进制计数器设计为例进行说明。例进行说明。第4页/共43页第五页,共43页。要设计一个六进制计数器,要设计一个六进制计数器,其方案是多种多样的,但是摆在其方案是多种
6、多样的,但是摆在设计者面前的一个首要问题是如设计者面前的一个首要问题是如何选择现有的逻辑元器件构成六何选择现有的逻辑元器件构成六进制计数器。设计六进制计数器进制计数器。设计六进制计数器首先从选择逻辑元器件开始。首先从选择逻辑元器件开始。第一步,选择逻辑元器件。第一步,选择逻辑元器件。由数字电路的基本知识可知,可由数字电路的基本知识可知,可以用与非门、或非门、以用与非门、或非门、D触发器、触发器、JK触发器等基本逻辑元器件来构触发器等基本逻辑元器件来构成一个计数器。设计者根据成一个计数器。设计者根据(gnj)电路尽可能简单、价格电路尽可能简单、价格合理、购买和使用方便等原则及合理、购买和使用方便
7、等原则及各自的习惯来选择构成六进制计各自的习惯来选择构成六进制计数器的元器件。本例中选择数器的元器件。本例中选择JK触触发器和发器和D触发器作为构成六进制触发器作为构成六进制计数器的主要元器件。计数器的主要元器件。第5页/共43页第六页,共43页。第二步,进行电路设计。假第二步,进行电路设计。假设六进制计数器采用约翰逊计数设六进制计数器采用约翰逊计数器。器。3个触发器连接应该产生个触发器连接应该产生8种种状态,现在只使用状态,现在只使用6个状态,将个状态,将其中其中(qzhng)的的010和和101两种状两种状态禁止。这样六进制计数器的状态禁止。这样六进制计数器的状态转移图如图态转移图如图1-
8、1所示。所示。从这个状态转移图可以看到,从这个状态转移图可以看到,在计数过程中计数器的在计数过程中计数器的3个触发个触发器的状态是这样转移的:首先器的状态是这样转移的:首先3个触发器的状态均为个触发器的状态均为0,即,即Q2Q1Q0=000,以后每来一个计,以后每来一个计数脉冲,其状态变化情况为数脉冲,其状态变化情况为000001011111110100000001。在知道六进制计数器的状态在知道六进制计数器的状态变化规律以后,就可以列出每个变化规律以后,就可以列出每个触发器的前一个状态和后一个状触发器的前一个状态和后一个状态变化的状态表,如表态变化的状态表,如表1-1所示。所示。第6页/共4
9、3页第七页,共43页。n n表表1-1 触发器的状态触发器的状态(zhungti)变变化表化表第7页/共43页第八页,共43页。从表从表1-1中可以发现,中可以发现,Q2当前当前状态状态(zhungti)的输出是的输出是Q1前前一状态一状态(zhungti)的输出,而的输出,而Q1当前状态当前状态(zhungti)的输出的输出就是就是Q0前一状态前一状态(zhungti)的的输出。这样,如输出。这样,如Q2和和Q1采用采用D触触发器,则只要将发器,则只要将Q0输出端与输出端与D1触发器的触发器的D输入端相连接,将输入端相连接,将D1触发器的输出触发器的输出(Q1)端与端与D2触发器触发器的的D
10、输入端相连接即可。输入端相连接即可。Q0输出输出关系复杂一些,因此必须选用关系复杂一些,因此必须选用JK触发器,并且利用触发器,并且利用Q1、Q2输出输出作为约束条件,经组合逻辑电路作为约束条件,经组合逻辑电路作为作为D0的的J和和K输入。输入。Q2、Q1输输出和出和D0的的J、K输入关系如表输入关系如表1-2所示。所示。第8页/共43页第九页,共43页。n n表表1-2 Q2、Q1输出输出(shch)和和D0的的J、K输入关系表输入关系表第9页/共43页第十页,共43页。从表从表1-2中很容易写出以中很容易写出以Q2、Q1为输入,以为输入,以J、K为输出的两个为输出的两个真值表。该真值表实际
11、上就是或真值表。该真值表实际上就是或非门的真值表和与门的真值表。非门的真值表和与门的真值表。将将Q2、Q1分别连到或非门的输分别连到或非门的输入端,将或非门的输出连到入端,将或非门的输出连到Q0的的J输入端,再将输入端,再将Q2、Q1分别连接分别连接到与门的输入端,将与门的输出到与门的输入端,将与门的输出端与端与D0的的K输入端相连,这样,输入端相连,这样,一个六进制计数器的硬件电路一个六进制计数器的硬件电路(dinl)设计就完成了,如图设计就完成了,如图1-2所示。当然,触发器的时钟端应所示。当然,触发器的时钟端应和计数脉冲端相连接,系统复位和计数脉冲端相连接,系统复位信号应和触发器的置信号
12、应和触发器的置“0”端相端相连接,这样就可以保证实际电路连接,这样就可以保证实际电路(dinl)的正常工作。的正常工作。第10页/共43页第十一页,共43页。n n图1-2 六进制约翰逊计数器原理图第11页/共43页第十二页,共43页。与六进制计数器模块设计一与六进制计数器模块设计一样,系统的其它模块也按此方法样,系统的其它模块也按此方法进行设计。在所有硬件模块设计进行设计。在所有硬件模块设计完成以后,再将各模块连接起来,完成以后,再将各模块连接起来,进行调试。如有问题,则进行局进行调试。如有问题,则进行局部修改,直至整个系统调试完毕部修改,直至整个系统调试完毕为止为止(wizh)。由上述设计
13、过程可以看到,由上述设计过程可以看到,系统硬件的设计是从选择具体元系统硬件的设计是从选择具体元器件开始的,并用这些元器件进器件开始的,并用这些元器件进行逻辑电路设计,完成系统各独行逻辑电路设计,完成系统各独立功能模块的设计,然后将各功立功能模块的设计,然后将各功能模块连接起来,完成整个系统能模块连接起来,完成整个系统的硬件设计。上述过程从最底层的硬件设计。上述过程从最底层开始设计,直至最高层设计完毕,开始设计,直至最高层设计完毕,故将这种设计方法称为自下至上故将这种设计方法称为自下至上的设计方法。的设计方法。第12页/共43页第十三页,共43页。(2)采用通用的逻辑元器件。采用通用的逻辑元器件
14、。在传统的硬件电路在传统的硬件电路(dinl)设计中,设计者总是根据系统的设计中,设计者总是根据系统的具体需要,选择市场上能买到的具体需要,选择市场上能买到的逻辑元器件来构成所要求的逻辑逻辑元器件来构成所要求的逻辑电路电路(dinl),从而完成系统的,从而完成系统的硬件设计。尽管随着微处理器的硬件设计。尽管随着微处理器的出现,在由微处理器及其相应硬出现,在由微处理器及其相应硬件构成的系统中,许多系统的硬件构成的系统中,许多系统的硬件功能可以用软件功能来实现,件功能可以用软件功能来实现,从而在较大程度上简化了系统硬从而在较大程度上简化了系统硬件电路件电路(dinl)的设计,但是这的设计,但是这种
15、选择通用的元器件来构成系统种选择通用的元器件来构成系统硬件电路硬件电路(dinl)的方法并未改的方法并未改变。变。第13页/共43页第十四页,共43页。(3)在系统硬件设计的后期在系统硬件设计的后期进行仿真和调试。进行仿真和调试。在传统的系统硬件设计方法在传统的系统硬件设计方法中,仿真和调试通常只有在后期中,仿真和调试通常只有在后期完成系统硬件设计以后才能进行,完成系统硬件设计以后才能进行,因为进行仿真和调试的仪器一般因为进行仿真和调试的仪器一般为系统仿真器、逻辑分析仪和示为系统仿真器、逻辑分析仪和示波器等,它们只有在硬件系统已波器等,它们只有在硬件系统已经构成后才能使用。这样,系统经构成后才
16、能使用。这样,系统设计时存在设计时存在(cnzi)的问题只能的问题只能在后期才会较容易地被发现,即在后期才会较容易地被发现,即传统的硬件设计方法对系统设计传统的硬件设计方法对系统设计人员提出了较高的要求,一旦考人员提出了较高的要求,一旦考虑不周,系统设计存在虑不周,系统设计存在(cnzi)较大缺陷,那么就有可能要重新较大缺陷,那么就有可能要重新设计系统,使得设计周期大大延设计系统,使得设计周期大大延长。长。第14页/共43页第十五页,共43页。(4)主要设计文件是电原理图。主要设计文件是电原理图。在用传统的硬件设计方法对在用传统的硬件设计方法对系统进行设计并调试完毕后,所系统进行设计并调试完毕
17、后,所形成的硬件设计文件主要是由若形成的硬件设计文件主要是由若干张电原理图构成的文件。在电干张电原理图构成的文件。在电原理图中详细标注了各逻辑元器原理图中详细标注了各逻辑元器件的名称和相互间的信号件的名称和相互间的信号(xnho)连接关系。该文件是用连接关系。该文件是用户使用和维护系统的依据。对于户使用和维护系统的依据。对于小系统,这种电原理图只要几十小系统,这种电原理图只要几十张至几百张即可。但是,如果系张至几百张即可。但是,如果系统比较大,硬件比较复杂,那么统比较大,硬件比较复杂,那么这种电原理图可能有几千张、几这种电原理图可能有几千张、几万张甚至几十万张。如此多的电万张甚至几十万张。如此
18、多的电原理图给归档、阅读、修改和使原理图给归档、阅读、修改和使用都带来了极大的不便。用都带来了极大的不便。第15页/共43页第十六页,共43页。传统的硬件电路设计方法已传统的硬件电路设计方法已经沿用了几十年,是目前广大电经沿用了几十年,是目前广大电子工程师所熟悉和掌握的一种方子工程师所熟悉和掌握的一种方法。但是,随着计算机技术、大法。但是,随着计算机技术、大规模集成电路技术的发展,这种规模集成电路技术的发展,这种传统的设计方法已大大落后于当传统的设计方法已大大落后于当今技术的发展。一种崭新今技术的发展。一种崭新(zhnxn)的、采用硬件描述语的、采用硬件描述语言的硬件电路设计方法已经兴起,言的
19、硬件电路设计方法已经兴起,它的出现给硬件电路设计带来了它的出现给硬件电路设计带来了一次重大的变革。一次重大的变革。第16页/共43页第十七页,共43页。一般来说,在硬件电路设计一般来说,在硬件电路设计中采用计算机辅助设计技术中采用计算机辅助设计技术(CAD)到到20世纪世纪80年代才得到了普年代才得到了普及及(pj)和应用。一开始,人们和应用。一开始,人们仅仅利用计算机软件来实现印刷仅仅利用计算机软件来实现印刷板的布线,以后才慢慢实现了插板的布线,以后才慢慢实现了插件板级规模的电子电路设计和仿件板级规模的电子电路设计和仿真。在我国所使用的工具中,最真。在我国所使用的工具中,最有代表性的设计工具
20、是有代表性的设计工具是Tango和和早期的早期的ORCAD。它们的出现使。它们的出现使得电子电路设计和印刷板布线工得电子电路设计和印刷板布线工艺实现了自动化。但是,就设计艺实现了自动化。但是,就设计方法而言,其仍采用自下至上的方法而言,其仍采用自下至上的设计方法,利用已有的逻辑元器设计方法,利用已有的逻辑元器件来构成硬件电路。件来构成硬件电路。1.2 利用利用(lyng)硬件描述语言的硬件电路设计方法硬件描述语言的硬件电路设计方法第17页/共43页第十八页,共43页。随着大规模专用集成电路随着大规模专用集成电路(ASIC)的开发和研制,为了提高的开发和研制,为了提高开发的效率,增加已有开发成果
21、开发的效率,增加已有开发成果的可继承性以及缩短开发时间,的可继承性以及缩短开发时间,各各ASIC研制和生产厂家相继开发研制和生产厂家相继开发了用于各自目的的硬件描述语言。了用于各自目的的硬件描述语言。其中最有代表性的是美国国防部其中最有代表性的是美国国防部开发的开发的VHDL语言语言(VHSIC Hardware Description Language)、Verilog公司开发的公司开发的Verilog-HDL以及日本电子以及日本电子(dinz)工业振兴工业振兴协会开发的协会开发的UDL/I语言。语言。所谓硬件描述语言,就是可所谓硬件描述语言,就是可以描述硬件电路的功能、信号连以描述硬件电路
22、的功能、信号连接关系及定时关系的语言。它比接关系及定时关系的语言。它比电原理图能更有效地表示硬件电电原理图能更有效地表示硬件电路的特性。例如,一个二选一选路的特性。例如,一个二选一选择器的电原理图如图择器的电原理图如图1-3(a)所示,所示,用用VHDL语言描述的二选一选择语言描述的二选一选择器如图器如图1-3(b)所示。所示。第18页/共43页第十九页,共43页。n n图1-3 二选一选择器的电原理图与VHDL语言(yyn)描述(a)二选一选择器的电原理图;(b)二选一选择器的VHDL语言(yyn)描述第19页/共43页第二十页,共43页。利用硬件描述语言编程来表利用硬件描述语言编程来表示逻
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- VHDL 硬件 描述 语言 数字 逻辑电路 设计
限制150内