《数字逻辑23学习教案.pptx》由会员分享,可在线阅读,更多相关《数字逻辑23学习教案.pptx(9页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、会计学1数字数字(shz)逻辑逻辑23第一页,共9页。分析(fnx)图示电路,实现何种逻辑。ABF00011011列真值表,写出逻辑(lu j)表达式。有1为0,全0为1,是或非逻辑(lu j)。三极管三极管C C、E E并联实现或非逻辑。并联实现或非逻辑。第2页/共9页第二页,共9页。FD4R3T4VCC 5VR2R4T3T2R1T1A1 B1T2R1T1A3 B3T2R1T1A2 B2第3页/共9页第三页,共9页。TTL与非门:与非门:VOH=3.6V,VOL=0.3V。在有些场合需要高电压、大电流、。在有些场合需要高电压、大电流、而且输出而且输出(shch)端可以并联。端可以并联。TTL
2、基本门电路显然不能满足要求。基本门电路显然不能满足要求。分立元件门电路输出端能够(nnggu)实现输出端并联。当A或B是高电平时:F为低电平。只有(zhyu)A与B都是低电平时:F才为高电平。非之与或之非,两个逻辑门输出端相连,可以实现输出相与的功能。称为线与线与。TTL与非门输出端能不能实现并联?A B F0 0 10 1 01 0 01 1 0FVCCBVCLVCCAVCL第4页/共9页第四页,共9页。F1F2VOHVOL TTL与非门采用推拉输出级。两管轮流导通,而且不论处于开态,还是(hi shi)关态,都呈现低阻抗。例如:两个TTL与非门输出(shch)端并联,其中 F1=VOH,F
3、2=VOL。F1电路T4管截止,处于关态,输出(shch)阻抗为100。F2电路,T4管饱和,处于开态,输出(shch)阻抗为1020。此时有很大负载电流通过两个门电路输出(shch)端。负载(fzi)电流经 VCCR4T3D4T4地。这个电流有 3 40 m A,结果会使T3,T4三极管损坏。因此输出端不能并联。在接口电路中,经常要用到输出端可以并联的逻辑电路在接口电路中,经常要用到输出端可以并联的逻辑电路实现线与逻辑实现线与逻辑。那么如何实现门电路输出并联?。那么如何实现门电路输出并联?OCOC门可以实现输出端并联。门可以实现输出端并联。VCCT4T3D4T4VCCT3D4第5页/共9页第
4、五页,共9页。OC门是在TTL与非门的基础上去掉(q dio)R4,T3,D4 把T4管集电极开路。使用时外接电源及上拉电阻。OC门能不能完成(wn chng)与非功能?当A,B中有一个(y)“0”时:T2,T4截止,VO=1。当A,B全为“1”时:T2,T4饱和,VO=0。只要R和电源V选择合适,就能保证对输出高、低电平的要求。同时使T4管的负载电流又不过大。OCOC门逻辑符号。门逻辑符号。OC门输出端可以并联,实现线与功能。R2R3R1T1ABVCCT2R4T3D4T4VRABF&VCCRFAB&CD&第6页/共9页第六页,共9页。T1T2T3T4D4VCC(5V)F11ABENDPTTL
5、TTL门输出门输出(shch)(shch)有两种状态:有两种状态:逻辑逻辑(lu j)0(lu j)0逻辑逻辑(lu j)1(lu j)1这两种状态都是低阻输出。这两种状态都是低阻输出。三态门输出有三种状态三态门输出有三种状态:逻辑逻辑0 0逻辑逻辑1 1高阻状态高阻状态相当于输出悬空相当于输出悬空三态门结构:三态门结构:三态门是在普通门的基础上增加控制电路和控制端组成。当当EN=0时:时:P=0,T1深饱和,T2、T4止D导通。即:当EN=0时,T3、D4、T2、T4均截止,输出悬空呈高阻状态。当当EN=1时:时:P=1,D截止,电路正常实现与非逻辑功能。第7页/共9页第七页,共9页。高有效高有效(yuxio)低有效低有效(yuxio)三态门简单(jindn)应用:总线结构,分时传送,任何时刻仅有一个总线结构,分时传送,任何时刻仅有一个EN=1,EN=1,把选中的门输出传送到总线,未选中的门输出相当于和总线断开。把选中的门输出传送到总线,未选中的门输出相当于和总线断开。T1T2T3T4D4VCC(5V)F11ABEND&ABENF&ABF&ABEN&ABF&A1B1EN1&A2B2EN2&AnBnENnEN1EN2ENn第8页/共9页第八页,共9页。感谢您的观看感谢您的观看(gunkn)!第9页/共9页第九页,共9页。
限制150内