2023年电大计算机组成原理形成性考核册答案.docx
《2023年电大计算机组成原理形成性考核册答案.docx》由会员分享,可在线阅读,更多相关《2023年电大计算机组成原理形成性考核册答案.docx(12页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、电大计算机组成原理形成性考核册答案(一)计算机组成原理A形考作业一(参考答案)一、选择题:1 .机器数 中,零的表达形式是唯一的。A.原码 B.补码C.移码 D.反码答案:B2 .某计算机字长16位,采用补码定点小数表达,符号位为1位,数值位为15位,则可表达的最大正小 数为,最小负小数为 oA.B.C.D.答案:C3 .加法器采用并行进位的目的是。A .提高加法器的速度 B.快速传递进位信号C.优化加法器结构D.增强加法器功能答案:B4 .组成一个运算器需要多个部件,但下面所列 不是组成运算器的部件。A.状态寄存器B.数据总线A. 23A. 23B. 25C.5 0D.203 .在主存和CP
2、U之间增长Cache的目的是。A.扩大主存的容量B.增长CPU中通用寄存器的数量C.解决CPU和主存之间的速度匹配D.代替CPU中的寄存器工作答:c4 .在独立编址方式下,存储单元和I / O设备是靠 来区分的。A.不同的地址和指令代码B .不同的数据和指令代码C.不同的数据和地址D.不同的地址答:A5.随着CPU速度的不断提高,程序查询方式很少被采用的因素是A.硬件结构复杂B.硬件结构简朴C. CPU勺外设串行工作D.CPU与外设并行工作答:D6.在采用DMA方式的I/O系统中,其基本思想是在一之间建立直接的数据通路。A.CPU与外设C.CPU与主存B.主存与外设D.外设与外设答:B二、判断
3、题:判断下列说法是否对的,并说明理由。1 .CPU访问存储器的时间是由存储器的容最决定的,存储器容最越大,访问存储器所需的时间越长。x2 .引入虚拟存储系统的目的,是为了加快外存的存取速度。x3 .按主机与接口间的数据传送方式,输入/输出接口可分为串行接口和并行接口。44 .DMA控制器通过中断向CPU发DMA请求信号。Y三、简答题:1 .在三级存储体系中,主存、外存和高速缓存各有什么作用?各有什么特点?答:多级存储器系统,是围绕读写速度尚可、存储容量适中的主存储器来组织和运营的,并由高速缓冲存 储器缓解主存读写速度慢、不能满足CPU运营速度需要的矛盾;用虚拟存储器更大的存储空间,解决 主存容
4、量小、存不下规模更大的程序与更多数据的难题,从而达成使整个存储器系统有更高的读写速度、 尽也许大的存储容量、相对较低的制造与运营成本。高速缓冲存储器的问题是容量很小,虚拟存储器的 问题是读写速太慢。追求整个存储器系统有更高的性能/价格比的核心思绪,在于使用中充足发挥三级存储 器各自的优势,尽量避开其短处。2 .什么是随机存取方式?哪些存储器采用随机存取方式?答:RAM,即随机存储器,可以看作是由许多基本的存储单元组合起来构成的大规模集成电路。静态随机 存储器(RAM)和动态随机存储器(DRAM)可采用随机存取方式。3 .什么是虚拟存储器?它能解决什么问题?为什么?答:虚拟存储器属于.主存-外存
5、层次,由存储器管理硬件和操作系统中存储器管理软件支持,借助于硬磁盘 等辅助存储器,并以透明方式提供应用户的计算机系统具有辅存的容量,接近主存的速度,单位容量的成本 和辅存差不多的存储器。重要用来缓解内存局限性的问题。由于系统会使用一部分硬盘空间来补充内存。4 .什么是串行接口和并行接口?简述它们的数据传输方式和合用场合。答:串行接口只需要一对信号线来传输数据,重要用于传输速度不高、传输距离较长的场合。并行接口传 输按字或字节解决数据,传输速率较低,实用于传输速度较高的设备,如打印机等。5 . CPU在每次执行中断服务程序前后应做哪些工作?答:CPU在每次执行中断服务程序前完毕:关中断;保存断点
6、和被停下来的程序的现场信息;判别中断源,转 中断服务程序的入口地址;执行开中断指令。CPU在每次执行中断服务程序后完毕:关中断,准备返回主程 序;恢复现场信息,恢复断点;执行开中断;返回主程序。6 .总线的信息传输有哪几种方式?具体说明几种方式的特点。答:总线的传输方式有:串行传送、并行传送、复用传送和数据包传送。C. ALUD.地址寄存器答案:D二、判断题:判断下列说法是否对的,并说明理由。(注:理由书上自己找)l.ASCI I编码是一种汉字字符编码;x2 . 一般采用补码运算的二进制减法器,来实现定点二进制数加减法的运算;x3 .在浮点数表达法中,阶码的位数越多,能表达的数值精度越高;x4
7、 .只有定点数运算才也许溢出,浮点数运算不会产生溢出。x三、简答题:1 .简述奇偶校验码和海明校验码的实现原理。答:奇偶校验码原理:通常是为一个字节补充一个二进制位,称为校验位,通过设立校验位的值为。或 1的方式,使字节自身的8位和该校验位具有I值的位数一定为奇数或偶数。在接受方,检兖接受到的码 字是否还满足取值为1的总的位数的奇偶关系,来决定数据是否犯错。海明校验码原理:是在k个数据位之外加上r个校验位,从而形成一个k+r位的新的码字,使新的码字的 码距比较均匀地拉大。把数据的每一个二进制位分派在几个不同的偶校验位的组合中,当某一位出现错 误,就会引起相关的几个校验位的值发生变化,这不仅可以
8、发现错误,还可以指出哪一位犯错,为进一步纠 错提供了依据。2 .简述教材中给出的MIPS计算机的运算器部件的功能和组成。答:MIPS计算机的运算器部件的功能和组成:运算器的首要功能是完毕对数据的算术和逻辑运算,由 其内部的一个被称之为算术与逻辑运算部件(英文缩写为ALU)承担;运算器的第二项功能,是暂存将参 与运算的数据和中间结果,由其内部的一组寄存器承担;为了用硬件线路完毕乘除指令运算,运算器内一 般尚有一个能自行左右移位的专用寄存器,通称乘商寄存器。这些部件通过几组多路选通器电路实现互相 连接和数据传送;运算器要与计算机其它几个功能部件连接在一起协同运营,还必须有接受外部数据输入 和送出运
9、算结果的逻辑电路。3 .浮点运算器由哪儿部分组成?答:解决浮点数指数部分的部件、解决尾数的部件、加速移位操作的移位寄存器线路以及寄存器堆等组 成。4 .假定X=0. 01 1001 1*2”,Y = 0. 110110 1*210 (此处的数均为二进制),在不使用隐 藏位的情况下,回答下列问题:(1)浮点数阶码用4位移码、尾数用8位原码表达(含符号位),写出该浮点数能表达的绝对值最大、 最小的(正数和负数)数值;解答:绝对值最大:1 111 0 1 1 1 1 11 1、1 11 1 1 111 1111;绝对值最小:0 001 0 000 0 000. 00 0 1 1 0000000(2)
10、写出X、Y的浮点数表达。xh=l 0 1 1 00110011Y;?=0 1 100 1 101101计算X+YA:求阶差:a E | = | 1 0 1 1 -011 0 |=0101B:对阶:Y 变为 I 0 11 0 0 0()00110 1101C:尾数相加:0 0 0 110011 00000+ 0 0 0000 01101 1 01=00 0 1 101 1 001 1 01D:规格化:左规:尾数为0 1 10 1 100 1101,阶码为1 0 10F:舍入解决:采用0舍1入法解决,则有00 1101 100+1=00 1 1 ()110 1E:不溢出所以,X+Y最终浮点数格式的
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2023 电大 计算机 组成 原理 形成 考核 答案
限制150内