《数字电路组合逻辑电路.pptx》由会员分享,可在线阅读,更多相关《数字电路组合逻辑电路.pptx(103页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、2023/2/121第第3 3章章 组合逻辑电路组合逻辑电路数字电路分类:组合逻辑电路和时序逻辑电路。组合逻辑电路:任意时刻的输出仅仅取决于当时的输入信号,而与电路原来的状态无关。本章内容提要小规模集成电路(SSI)构成组合逻辑电路的一般分析方法和设计方法。常用组合逻辑电路的基本工作原理及常用中规模集成(MSI)组合逻辑电路的逻辑功能、使用方法和应用举例。第1页/共103页2023/2/1223.1.1 组合逻辑电路的分析方法1.分析的主要步骤如下:(1)由逻辑图写表达式;(2)化简表达式;(3)列真值表;(4)描述逻辑功能。.1 SSI.1 SSI组合逻辑电路的分析和设计组合逻辑电路的分析和
2、设计 小规模集成电路是指每片在十个门以下的集成芯片。所谓组合逻辑电路的分析,就是根据给定的逻辑电路图,求出电路的逻辑功能。第2页/共103页2023/2/1232.2.举例说明组合逻辑电路的分析方法举例说明组合逻辑电路的分析方法 例3-1 试分析图3-1所示电路的逻辑功能。解:第一步:由逻辑图可以写输出F的逻辑表达式为:图3-1 例3-1逻辑电路图第3页/共103页2023/2/124第二步:可变换为 F=AB+AC+BC 第三步:列出真值表如表3-1所示。F表3-1 例3-1真值表 第四步:确定电路的逻辑功能。由真值表可知,三个变量输入,只有两个及两个以上变量取值为1时,输出才为1。可见电路
3、可实现多数表决逻辑功能。第4页/共103页2023/2/125例例3-2 3-2 分析图分析图3-23-2(a a)所示电路的逻辑功能。)所示电路的逻辑功能。图图3-2 3-2 例例3-23-2逻辑电路图逻辑电路图第5页/共103页2023/2/126 解:为了方便写表达式,在图中标注中解:为了方便写表达式,在图中标注中间变量,比如间变量,比如F1、F2和和F3。S第6页/共103页2023/2/127表3-2 例3-2真值表该电路实现两个一位二进制数相加的功能。S是它们的和,C是向高位的进位。由于这一加法器电路没有考虑低位的进位,所以称该电路为半加器。根据S和C的表达式,将原电路图改画成图3
4、-2(b)所示的逻辑图。图3-2(b)逻辑图第7页/共103页2023/2/1283.1.2 组合逻辑电路的设计方法.组合逻辑电路的设计步骤:(1)分析设计要求,设置输入输出变量并逻辑赋值;(2)列真值表;(3)写出逻辑表达式,并化简;(4)画逻辑电路图。与分析过程相反,组合逻辑电路的设计是根据给定的实际逻辑问题,求出实现其逻辑功能的最简单的逻辑电路。第8页/共103页2023/2/1292.组合逻辑电路设计方法举例。例3-3 一火灾报警系统,设有烟感、温感和红外光感三种类型的火灾探测器。为了防止误报警,只有当其中有两种或两种以上类型的探测器发出火灾检测信号时,报警系统产生报警控制信号。设计一
5、个产生报警控制信号的电路。解:(1)分析设计要求,设输入输出变量并逻辑赋值;输入变量:烟感A、温感B,红外线光感C;输出变量:报警控制信号Y。逻辑赋值:用1表示肯定,用0表示否定。第9页/共103页2023/2/1210(2)列真值表;把逻辑关系转换成数字表示形式;表3-2 例3-3真值表 (3)由真值表写逻辑表达式,并化简;化简得最简式:第10页/共103页2023/2/1211图3-3 例3-3的逻辑电路图 (4)画逻辑电路图:用与非门实现,其逻辑图与例3-1相同。如果作以下变换:用一个与或非门加一个非门就可以实现,其逻辑电路图如图3-3所示。第11页/共103页2023/2/12123.
6、2.1普通编码器 3.2.2优先编码器.2 .2 编码器编码器第12页/共103页2023/2/1213人们为解决实践上遇到的各种逻辑问题,设计了许多逻辑电路。然而,我们发现,其中有些逻辑电路经常、大量出现在各种数字系统当中。为了方便使用,各厂家已经把这些逻辑电路制造成中规模集成的组合逻辑电路产品。比较常用的有编码器、译码器、数据选择器、加法器和数值比较器等等。下面分别进行介绍。第13页/共103页2023/2/1214生活中常用十进制数及文字、符号等表示事物。.2 .2 编码器编码器数字电路只能以二进制信号工作。用二进制代码表示文字、符号或者数码等特定对象的过程,称为编码。实现编码的逻辑电路
7、,称为编码器。编码器译码器第14页/共103页2023/2/1215对M个信号编码时,应如何确定位数N?N位二进制代码可以表示多少多少个信号?例:对101键盘编码时,采用几几位二进制代码?编码原则:N位二进制代码可以表示2N个信号,则对M个信号编码时,应由2N M来确定位数N。例:对101键盘编码时,采用了7位二进制代码ASC码。27128101。目前经常使用的编码器有普通编码器和优先编码器两种。第15页/共103页2023/2/12163.2.1 普通编码器定义:任何时刻只允许输入一个有效编码请求信号,否则输出将发生混乱。举例:以一个三位二进制普通编码器为例,说明普通编码器的工作原理。图3-
8、4 普通编码器的方框图输入:八个信号(对象)I0I7(二值量)八个病房呼叫请求输出:三位二进制代码Y2Y1Y0称八线三线编码器对病房编码第16页/共103页2023/2/1217 I0 I1 I2 I3 I4 I5 I6 I7Y2Y1Y0 表3-4 编码器输入输出的对应关系设输入信号为1表示对该输入进行编码。任何时刻只允许输入一个编码请求表达式、电路图?其它输入取值组合不允许出现,为无关项。第17页/共103页2023/2/12183.2.2 优先编码器 在优先编码器中,允许同时输入两个以上的有效编码请求信号。当几个输入信号同时出现时,只对其中优先权最高的一个进行编码。优先级别的高低由设计者根
9、据输入信号的轻重缓急情况而定。如根据病情而设定优先权。第18页/共103页2023/2/1219表3-5 74LS148电路的功能表例:八线三线优先编码器74LS148 第19页/共103页2023/2/1220 74LS148的逻辑功能描述:(1)编码输入端:逻辑符号输入端 上面均有“”号,这表示编码输入低电平有效。I0I7低电平有效允许编码,但无有效编码请求优先权最高第20页/共103页2023/2/1221(2)编码输出端:从功能表可以看出,74LS148编码器的编码输出是反码。Y2、Y1、Y0 第21页/共103页2023/2/1222 (3)选通输入端:只有在 =0时,编码器才处于工
10、作状态;而在 =1时,编码器处于禁止状态,所有输出端均被封锁为高电平。SS禁止状态工作状态第22页/共103页2023/2/1223允许编码,但无有效编码请求正在优先编码(4)选通输出端YS和扩展输出端YEX:为扩展编码器功能而设置。第23页/共103页2023/2/1224图3-5 74LS148的逻辑符号 以上通过对74LS148编码器逻辑功能的分析,介绍了通过MSI器件逻辑功能表了解集成器件功能的方法。要求初步具备查阅器件手册的能力。不要求背74LS148的功能表。第24页/共103页2023/2/1225图3-6用74LS148接成的16线4线优先编码器优先权最高(2)片无有效编码请求
11、时才允许(1)片编码编码输出的最高位编码输出为原码第25页/共103页2023/2/12263.3.1 二进制译码器3.3.2 二-十进制译码器3.3 3.3 译码器译码器 第26页/共103页2023/2/12273.3 3.3 译码器译码器 译码:编码的逆过程,将编码时赋予代码的特定含义“翻译”出来。译码器:实现译码功能的电路。常用的译码器有二进制译码器、二-十进制译码器和显示译码器等。二进制代码原来信息编码对象编码译码第27页/共103页2023/2/12283.3.1 二进制译码器 图3-7 三位二进制译码器的方框图输入:二进制代码(N位),输出:2N个,每个输出仅包含一个最小项。输入
12、是三位二进制代码、有八种状态,八个输出端分别对应其中一种输入状态。因此,又把三位二进制译码器称为3线8线译码器。第28页/共103页2023/2/12291.74LS138的逻辑功能内部电路图负逻辑与非门译码输入端 S为控制端(又称使能端)S=1 译码工作 S=0 禁止译码,输出全1 1 输出端为便于理解功能而分析内部电路第29页/共103页2023/2/1230表3-6 74LS138的功能表译中为0高电平有效低电平有效禁止译码译码工作第30页/共103页2023/2/1231图3-8 74LS138的逻辑符号低电平有效输出三位二进制代码使能端第31页/共103页2023/2/123274L
13、S138的逻辑功能 三个译码输入端(又称地址输入端)A2、A1、A0,八个译码输出端 ,以及三个控制端(又称使能端)、。、,是译码器的控制输入端,当 =1、+=0(即 =1,和 均为0)时,GS输出为高电平,译码器处于工作状态。否则,译码器被禁止,所有的输出端被封锁在高电平。S1S2S1S2S3S1S2S3S1S3S2Y0Y7S3第32页/共103页2023/2/1233当译码器处于工作状态时,每输入一个二进制代码将使对应的一个输出端为低电平,而其它输出端均为高电平。也可以说对应的输出端被“译中”。74LS138输出端被“译中”时为低电平,所以其逻辑符号中每个输出端 上方均有“”符号。Y0Y7
14、第33页/共103页2023/2/1234 2.应用举例 (1)功能扩展(利用使能端实现)图3-9 用两片74LS138译码器构成4线16线译码器A3=0时,片工作,片禁止A3=1时,片禁止,片工作扩展位控制使能端第34页/共103页2023/2/1235(2)实现组合逻辑函数F(A,B,C)比较以上两式可知,把3线8线译码器74LS138地址输入端(A2A1A0)作为逻辑函数的输入变量(ABC),译码器的每个输出端Yi都与某一个最小项mi相对应,加上适当的门电路,就可以利用译码器实现组合逻辑函数。第35页/共103页2023/2/1236例3-4 试用74LS138译码器实现逻辑函数:解:因
15、为则第36页/共103页2023/2/1237因此,正确连接控制输入端使译码器处于工作状态,将 、经一个与非门输出,A2、A1、A0分别作为输入变量A、B、C,就可实现组合逻辑函数。Y1YYYY图3-10例3-4电路图第37页/共103页2023/2/12383.3.2 二-十进制译码器 二十进制译码器的逻辑功能是将输入的BCD码译成十个输出信号。图3-11 二十进制译码器74LS42的逻辑符号第38页/共103页2023/2/1239表3-7 二-十进制译码器74LS42的功能表译中为0拒绝伪码第39页/共103页2023/2/12403.3.3 显示译码器3.3 3.3 译码器译码器 第4
16、0页/共103页2023/2/12413.3.3 显示译码器在数字测量仪表和各种数字系统中,都需要将数字量直观地显示出来,一方面供人们直接读取测量和运算的结果,另一方面用于监视数字系统的工作情况。数字显示电路是数字设备不可缺少的部分。数字显示电路通常由显示译码器、驱动器和显示器等部分组成,如图3-12所示。第41页/共103页2023/2/1242图3-12 数字显示电路的组成方框图 1.数字显示器件 数字显示器件是用来显示数字、文字或者符号的器件,常见的有辉光数码管、荧光数码管、液晶显示器、发光二极管数码管、场致发光数字板、等离子体显示板等等。本书主要讨论发光二极管数码管。第42页/共103
17、页2023/2/1243(1)发光二极管(LED)及其驱动方式 LED具有许多优点,它不仅有工作电压低(1.53V)、体积小、寿命长、可靠性高等优点,而且响应速度快(100ns)、亮度比较高。一般LED的工作电流选在510mA,但不允许超过最大值(通常为50mA)。LED可以直接由门电路驱动。第43页/共103页2023/2/1244 图(a)是输出为低电平时,LED发光,称为低电平驱动;图(b)是输出为高电平时,LED发光,称为高电平驱动;采用高电平驱动方式的TTL门最好选用OC门。图3-13 门电路驱动LED(a)低电平驱动 (b)高电平驱动R为限流电阻第44页/共103页2023/2/1
18、245图3-14七段显示LED数码管(a)外形图(b)共阴型(c)共阳型 (2)LED数码管LED数码管又称为半导体数码管,它是由多个LED按分段式封装制成的。LED数码管有两种形式:共阴型和共阳型。公共阴极公共阳极高电平驱动低电平驱动第45页/共103页2023/2/1246图3-15 七段数码管字形显示方式2七段显示译码器(1)七段字形显示方式LED数码管通常采用图3-15所示的七段字形显示方式来表示0-9十个数字。第46页/共103页2023/2/1247图3-1674LS49的逻辑符号 (2)七段显示译码器灭灯控制端8421BCD码七段代码 七段显示器译码器把输入的BCD码,翻译成驱动
19、七段LED数码管各对应段所需的电平。74LS49是一种七段显示译码器。第47页/共103页2023/2/1248表3-874LS49的功能表8421BCD码禁止码灭灯状态第48页/共103页2023/2/1249译码输入端:D、C、B、A,为为8421BCD码;七段代码输出端:abcdefg,某段输出为高电平时该段点亮,用以驱动高电平有效的七段显示LED数码管;灭灯控制端:IB,当IB=1时,译码器处于正常译码工作状态;若IB=0,不管D、C、B、A输入什么信号,译码器各输出端均为低电平,处于灭灯状态。利用IB信号,可以控制数码管按照要求处于显示或者灭灯状态,如闪烁、熄灭首尾部多余的0等。第4
20、9页/共103页2023/2/1250图3-17 74LS49驱动LED数码管电路图3-17是一个用七段显示译码器74LS49驱动共阴型LED数码管的实用电路。第50页/共103页2023/2/12513.4.3 应用举例3.4.1 数据选择器的工作原理3.4.2 八选一数据选择器74LS1513.4 3.4 数据选择器数据选择器3.53.5加法器加法器3.5.1全加器3.5.2多位加法器 3.63.6 数值比较器数值比较器第51页/共103页2023/2/1252在多路数据传送过程中,能够根据需要将其中任意一路挑选出来的电路,叫做数据选择器,也称为多路选择器,其作用相当于多路开关。常见的数据
21、选择器有四选一、八选一、十六选一电路。3.4 3.4 数据选择器数据选择器第52页/共103页2023/2/1253以四选一数据选择器为例。以四选一数据选择器为例。(1)四选一数据选择器的逻辑电路图图3-18 四选一数据选择器电路3.4.1 数据选择器的工作原理地址输入端控制输入端数据输入端输出端第53页/共103页2023/2/1254(2)四选一数据选择器的功能表表3-9四选一数据选择器的功能表输入输出S A1 A0Y0 01 0 0D01 0 1D11 1 0D21 1 1D3第54页/共103页2023/2/12553.4.2 八选一数据选择器74LS151三个地址输入端A2、A1、A
22、0,八个数据输入端D0D7,两个互补输出的数据输出端Y和Y,一个控制输入端S。图3-19 74LS151的逻辑符号 第55页/共103页2023/2/1256表3-10 74LS151的功能表禁止状态 工作状态 第56页/共103页2023/2/12573.4.3 应用举例1.功能扩展 用两片八选一数据选择器74LS151,可以构成十六选一数据选择器。试回忆用两片38线译码器74LS138实现416线译码器的方法。利用使能端(控制端)。第57页/共103页2023/2/1258图3-20 用74LS151构成十六选一数据选择器 扩展位接控制端A3=1时,片禁止,片工作A3=0时,片工作,片禁止
23、输出需适当处理(该例接或门)第58页/共103页2023/2/12592 2 实现组合逻辑函数实现组合逻辑函数比较可知,表达式中都有最小项mi,利用数据选择器可以实现各种组合逻辑函数。组合逻辑函数8选14选1第59页/共103页2023/2/1260例3-5 试用八选一电路实现 解:将A、B、C分别从A2、A1、A0输入,作为输入变量,把Y端作为输出F。因为逻辑表达式中的各乘积项均为最小项,所以可以改写为根据八选一数据选择器的功能,令第60页/共103页2023/2/1261具体电路见图3-21:图3-21 例3-5电路图D0=D3=D5=D7=1D1=D2=D4=D6=0S0第61页/共10
24、3页2023/2/1262A B CF0 0 010 0 100 1 000 1 111 0 001 0 111 1 001 1 11真值表对照法注意变量高低位顺序!第62页/共103页2023/2/1263 例3-6试用八选一电路实现三变量多数表决电路。表3-11例3-6的真值表A B CF0 0 000 0 100 1 000 1 111 0 001 0 111 1 011 1 11 解:假设三变量为A、B、C,表决结果为F,则真值表如表3-11所示。第63页/共103页2023/2/1264在八选一电路中,将A、B、C从A2、A1、A0输入,令D3=D5=D6=D7=1D0=D1=D2=
25、D4=0S0FY则可实现三变量多数表决电路,具体电路图请读者自行画出。则第64页/共103页2023/2/1265思考:若用8选1实现4变量的函数,或者用4选1实现3变量的函数,即地址输入端的个数比变量个数小1,如何实现?如:A B CF0 0 010 0 100 1 000 1 111 0 001 0 111 1 001 1 11输入输出S A1 A0Y0 01 0 0D01 0 1D11 1 0D21 1 1D3第65页/共103页2023/2/12663.5 3.5 加法器加法器算术运算是数字系统的基本功能,更是计算机中不可缺少的组成单元。本节介绍实现加法运算的逻辑电路。3.5.1 全加
26、器本章的3.1节讨论过半加器电路,它是不考虑低位进位的加法器。全加器能把本位两个加数An、Bn 和来自低位的进位Cn-1三者相加,得到求和结果Sn 和该位的进位信号Cn。第66页/共103页2023/2/1267表3-12全加器的真值表Sn Cn0 0 00 00 0 11 00 1 01 00 1 10 11 0 01 01 0 10 11 1 00 11 1 11 1An Bn Cn-1由真值表写最小项之和式,再稍加变换得:第67页/共103页2023/2/1268Sn Cn0 0 00 00 0 11 00 1 01 00 1 10 11 0 01 01 0 10 11 1 00 11
27、1 11 1An Bn Cn-1由真值表写最小项之和式,再稍加变换得:第68页/共103页2023/2/1269图3-22全加器(a)电路图(b)逻辑符号由表达式得逻辑图:第69页/共103页2023/2/12703.5.2多位加法器74LS283电路是一个四位加法器电路,可实现两个四位二进制数的相加,其逻辑符号如图3-23所示。全加器可以实现两个一位二进制数的相加,要实现多位二进制数的相加,可选用多位加法器电路。第70页/共103页2023/2/1271图3-23 74LS283电路的逻辑符号CI是低位的进位,CO是向高位的进位,A3A2A1A0和B3B2B1B0是两个二进制待加数,S3、S
28、2、S1、S0是对应各位的和。第71页/共103页2023/2/1272多位加法器除了可以实现加法运算功能之外,还可以实现组合逻辑电路。图3-24 由74LS283构成的代码转换电路8421BCD码0011余3码例:将8421BCD码转换成余3码。余3码8421BCD码3(即0011)第72页/共103页2023/2/12733.6 3.6 数值比较器数值比较器数值比较器:能够比较数字大小的电路。1.两个一位数A和B相比较的情况:(1)AB:只有当A=1、B=0时,AB才为真;(2)AB:只有当A=0、B=1时,AB才为真;(3)A=B:只有当A=B=0或A=B=1时,A=B才为真。ABYAB
29、YABYA=B00001010101010011001第73页/共103页2023/2/1274图3-25 74LS85的逻辑符号如果要比较两个多位二进制数A和B的大小?必须从高向低逐位进行比较。2.四位数值比较器74LS85级联输入 便于功能扩展 第74页/共103页2023/2/1275表表3-13 74LS853-13 74LS85的功能表的功能表输入级联输入输出A3,B3A2,B2A1,B1A0,B0IABIAB IA=BFABFABFA=B 1 0 1 0 0 0 1 0 1 0A3=B31 0 1 0 0A3=B30 1 0 1 0A3=B3A2=B21 0 1 0 0A3=B3A
30、2=B20 1 0 1 0A3=B3A2=B2A1=B11 0 1 0 0A3=B3A2=B2A1=B10 1 0 1 0A3=B3A2=B2A1=B1A0=B01 0 0 1 0 0A3=B3A2=B2A1=B1A0=B00 1 0 0 1 0A3=B3A2=B2A1=B1A0=B00 0 1 0 0 1A3=B3A2=B2A1=B1A0=B0 1 0 0 1第75页/共103页2023/2/12763.部分常用的MSI组合逻辑电路的型号、名称和主要功能表表2-14第76页/共103页2023/2/1277型号名称主要功能74LS14710线-4线优先编码器74LS1488线-3线优先编码器
31、74LS1498线-8线优先编码器74LS424线-10线译码器BCD输入74LS1544线-16线译码器74LS46七段显示译码器BCD输入、开路输出74LS47七段显示译码器BCD输入、开路输出74LS48七段显示译码器BCD输入、带上拉电阻74LS49七段显示译码器BCD输入、OC输出74LS15016选1数据选择器反码输出74LS1518选1数据选择器原、反码输出74LS153双4选1数据选择器74LS2518选1数据选择器原、反码输出,三态74LS854位数值比较器74LS8668位数值比较器第77页/共103页2023/2/1278型号名称主要功能CC4014710线-4线优先编码
32、器BCD输出CC45328线-3线优先编码器CC4555双2线-4线译码器CC45144线-16线译码器有地址锁存CC4511七段显示译码器锁存输出、BCD输入CC4055七段显示译码器BCD输入、驱动液晶显示器CC4056七段显示译码器BCD输入、有选通、锁存CC4519四2选1数据选择器CC45128路数据选择器CC40634位数值比较器CC4014710线-4线优先编码器BCD输出第78页/共103页2023/2/1279本章小结本章小结 3.73.7 MSI MSI组合逻辑电路的分析组合逻辑电路的分析3.7.1 分析步骤3.7.2 分析举例第79页/共103页2023/2/1280复习
33、复习十六选一的数据选择器应有怎样的输入、输出、选择、控制端?如何用两片八选一数据选择器构成十六选一数据选择器?如何利用八选一数据选择器实现三变量组合逻辑函数?第80页/共103页2023/2/12813.7 MSI3.7 MSI组合逻辑电路的分析组合逻辑电路的分析 MSI组合逻辑电路的分析:以中规模集成器件为核心的组合逻辑电路的分析。本节将MSI电路按功能块进行划分,逐块分析各功能块电路,最后得出整个电路功能的分析方法,这种方法称为功能块级的电路分析,适用于更加复杂的逻辑电路分析。第81页/共103页2023/2/12823.7.1 分析步骤图3-26 功能块组合逻辑电路分析流程图 分析步骤(
34、1)划分功能块(2)分析功能块的逻辑功能(3)分析整体逻辑电路的功能逻辑电路图划分功能块分析各块功能分析整体功能第82页/共103页2023/2/1283 (1)划分功能块首先根据电路的复杂程度和器件类型,视情形将电路划分为一个或多个逻辑功能块。功能块内部,可以是单片或多片MSI或SSI以及扩展组合的电路。分成几个功能块和怎样划分功能块,这取决于对常用功能电路的熟悉程度和经验。画出功能块电路框图有助于进一步的分析。第83页/共103页2023/2/1284(2)分析功能块的逻辑功能利用前面学过的常用功能电路的知识,分析各功能块逻辑功能。如有必要,可写出每个功能块的逻辑表达式或逻辑功能表。第84
35、页/共103页2023/2/1285(3)分析整体逻辑电路的功能在对各功能块电路分析的基础上,最后对整个电路进行整体功能的分析。如有必要,可以写出输入与输出的逻辑函数式,或列出功能表。应该注意,即使电路只有一个功能块,整体电路的逻辑功能也不一定是这个功能块原来的逻辑功能。第85页/共103页2023/2/1286例3-7图327是由双4选1数据选择器74LS153和门电路组成的组合逻辑电路。试分析输出Z与输入X3、X2、X1、X0之间的逻辑关系。3.7.2 分析举例图327 例3-7电路图第86页/共103页2023/2/1287(1)划分功能块本题只有一块MSI电路,可以只划分一个功能块。(
36、2)分析功能块的功能通过查74LS153的功能表,知道它是一块双4选1数据选择器。其中:A1、A0是地址输入端,Y是输出端;74LS153的控制输入端为低电平有效;数据选择器处于禁止状态时,输出为0。解:第87页/共103页2023/2/1288图327电路的输出端是Z,Z=1Y+2Y;输入端为X3、X2、X1、X0。当X31时,2S1、1S0,数据选择器2处于禁止状态,而数据选择器1处于工作状态;当X30时,数据选择器1处于禁止状态,数据选择器2处于工作状态。第88页/共103页2023/2/1289图3-28 8选1功能框图显然,图327电路构成了一个8选1数据选择器,其输出为Z,地址输入
37、端为X3、X1、X0。图327电路可用图3-28的功能框图来表示。第89页/共103页2023/2/1290 (3)分析整体电路的逻辑功能 把图327电路看成一个8选1数据选择器,可得出例3-7电路的功能表。表3-15 例3-7电路的功能表X3X2X1X0Z011000110011101001011011000110101110011110分析电路的功能表,当X3X2X1X0为8421BCD码00001001时,电路的输出为1,否则输出为0。可见该电路可实现检测8421BCD码的逻辑功能。第90页/共103页2023/2/1291 例3-8 图3-29电路由4位二进制超前进位全加器74LS28
38、3、数值比较器74LS85、七段显示译码器74LS47及LED数码管组成的电路,请分析该电路的逻辑功能。第91页/共103页2023/2/1292图3-29 例3-8电路 第92页/共103页2023/2/1293解:(1)划分功能块电路可分成三个功能块:加法运算及比较电路,译码电路,显示电路。(2)分析各功能块的逻辑功能4位加法器74LS283 S3S2S1S0是A3A2A1A0与B3B2B1B0的和,当1010时,比较电路输出YAB=1。第93页/共103页2023/2/1294 74LS47七段显示译码器的输出选中时为低电平,可以直接驱动共阳型LED数码管。LT、RBI和BI/RBO是辅
39、助控制信号。LT是试灯输入,工作时应使LT1;RBI是灭零输入;BI是熄灭信号输入,RBO是灭零输出,BI和RBO在芯片内部是连在一起的。第94页/共103页2023/2/1295当LT1,RBI=BI/RBO=1,数码管正常显示09BI0时数码管熄灭RBI0且LT=1时,数码管灭0LT=0时,数码管全亮第95页/共103页2023/2/1296 显示电路由共阳型七段LED数码管构成,可显示十进制数09,R是限流电阻。电路中LT=1,而BI/RBO=RBI受控于YAB,当BI/RBO=RBI=1时,正常显示;当BI/RBO=RBI=0时,数码管熄灭。第96页/共103页2023/2/1297
40、(3)分析整个电路的逻辑功能 图3-29电路可以实现一位十进制数的加 法运算,并由数码管显示相加的结果。当相 加的结果大于9(即二进制1001)时,数码 管不显示,处于灭灯状态。第97页/共103页2023/2/1298图3-30 例3-9电路例3-9 图3-30是3-8线译码器74LS138和8选1数据选择器74LS151组成的电路,试分析电路的逻辑功能。第98页/共103页2023/2/1299解:(1)划分功能块 电路可划分为两个功能块:3-8线译码器74LS138,8选1数据选择器74LS151。(2)分析功能块的逻辑功能 3-8线译码器74LS138和8选1数据选择器74LS151的
41、逻辑功能,这里不再重述。第99页/共103页2023/2/12100(3)分析整体电路的逻辑功能 D0D7和Y0Y7 对应相连,b2b1b0a2a1a0时,L1;否则,L0。该电路实现了两个3位二进制数的“相同”比较功能。第100页/共103页2023/2/12101本章小结本章小结 组合逻辑电路是一种应用很广的逻辑电路。本章介绍了组合逻辑电路的分析和设计方法,还介绍了几种常用的中规模(MSI)组合逻辑电路器件。本章总结出了采用集成门电路构成组合逻辑电路的分析和设计的一般方法,只要掌握这些方法,就可以分析任何一种给定电路的功能,也可以根据给定的功能要求设计出相应的组合逻辑电路。第101页/共103页2023/2/12102本章介绍了编码器、译码器、数据选择器、加法器和数值比较器等MSI组合逻辑电路器件的功能,并讨论了利用译码器、数据选择器和加法器实现组合逻辑函数的方法。对于MSI组合逻辑电路,主要应熟悉电路的逻辑功能。了解其内部电路只是帮助理解器件的逻辑功能。只有熟悉MSI组合逻辑电路的功能,才能正确应用好电路。本章通过举例,介绍了基于功能块的MSI组合逻辑电路的分析方法。熟悉这种方法,对MSI组合逻辑电路的分析很有帮助。第102页/共103页2023/2/12103谢谢您的观看!第103页/共103页
限制150内