数字逻辑第讲编码器和译码器精.ppt
《数字逻辑第讲编码器和译码器精.ppt》由会员分享,可在线阅读,更多相关《数字逻辑第讲编码器和译码器精.ppt(51页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、数字逻辑第讲编码器和译码器数字逻辑第讲编码器和译码器第1页,本讲稿共51页重重 点点掌握编码器工作原理掌握编码器工作原理掌握译码器工作原理掌握译码器工作原理掌握用译码器实现逻辑函数掌握用译码器实现逻辑函数第2页,本讲稿共51页编码器编码器(Encoder)编码:编码:是指用文字、符号和数码来表示某种信是指用文字、符号和数码来表示某种信息的过程。息的过程。在数字系统中,由于采用二进制运算处理数据,在数字系统中,由于采用二进制运算处理数据,因此通常将信息编成若干位二进制代码。在逻因此通常将信息编成若干位二进制代码。在逻辑电路中,信号都是以高、低电平的形式给出。辑电路中,信号都是以高、低电平的形式给
2、出。编码器:编码器:实现编码的数字电路,把输入的每个实现编码的数字电路,把输入的每个高低电平信号编成一组对应的二进制代码。高低电平信号编成一组对应的二进制代码。第3页,本讲稿共51页二进制编码器二进制编码器 二进制编码器:对二进制编码的组合电路。二进制编码器:对二进制编码的组合电路。二进制编码器:对二进制编码的组合电路。二进制编码器:对二进制编码的组合电路。假设某编码器有假设某编码器有假设某编码器有假设某编码器有n n n n个输入端个输入端个输入端个输入端,I I I I0 0,I I I I1 1 1 1,I I I In-1n-1n-1n-1,有有有有m m个输个输个输个输出端出端出端出
3、端Y Y0 0 0 0,Y Y Y Y1 1 1 1,Y Y Y Ym-1m-1 。为了不使输出发生混乱而产生。为了不使输出发生混乱而产生。为了不使输出发生混乱而产生。为了不使输出发生混乱而产生错误,普通编码器规定,在任何给定的时刻,错误,普通编码器规定,在任何给定的时刻,错误,普通编码器规定,在任何给定的时刻,错误,普通编码器规定,在任何给定的时刻,n n n n个输入个输入端中只能有一个有效,其余端中只能有一个有效,其余n-1n-1n-1n-1个都不能出现。同时个都不能出现。同时个都不能出现。同时个都不能出现。同时也可以知道,输入端的个数与输出端的个数有以下关系:也可以知道,输入端的个数与
4、输出端的个数有以下关系:也可以知道,输入端的个数与输出端的个数有以下关系:也可以知道,输入端的个数与输出端的个数有以下关系:第4页,本讲稿共51页二进制编码器二进制编码器编码器的输出代码可以是原码形式也可以是反编码器的输出代码可以是原码形式也可以是反码形式。码形式。与十进制数数值对应的二进制码为原码。与十进制数数值对应的二进制码为原码。把原码各位取反得到的码为反码。把原码各位取反得到的码为反码。第5页,本讲稿共51页二进制编码器二进制编码器例:设计一个输入为例:设计一个输入为8个高电平有效信号,个高电平有效信号,输出为原码输出的输出为原码输出的3位二进制编码器。位二进制编码器。组合逻辑电路设计
5、步骤?组合逻辑电路设计步骤?第6页,本讲稿共51页二进制编码器二进制编码器真值表真值表I0 I1 I2 I3 I4 I5 I6 I7Y2 Y1 Y03 3位二进制编码器的真值表位二进制编码器的真值表1 0 0 0 0 0 0 0 0 0 00 1 0 0 0 0 0 0 0 0 10 0 1 0 0 0 0 0 0 1 00 0 0 1 0 0 0 0 0 1 10 0 0 0 1 0 0 0 1 0 00 0 0 0 0 1 0 0 1 0 10 0 0 0 0 0 1 0 1 1 00 0 0 0 0 0 0 1 1 1 1二进制二进制编码器编码器Y0Y1Y2I0I1I72n个个输输入入n
6、个个输输出出第7页,本讲稿共51页二进制编码器二进制编码器逻辑表达式逻辑表达式Y1 1、Y0 0略略第8页,本讲稿共51页二进制编码器二进制编码器化简化简 利用利用约束项约束项来化简来化简第9页,本讲稿共51页二进制编码器二进制编码器 逻辑表达式逻辑表达式逻辑表达式逻辑表达式第10页,本讲稿共51页二进制编码器二进制编码器逻辑电路图(注意:与逻辑电路图(注意:与I0无关)无关)8 8线线线线-3 3线线编编码码器器 第11页,本讲稿共51页二进制编码器二进制编码器思考:如果用与非门实现的话,Y2、Y1、Y0的表达式该如何变?第12页,本讲稿共51页二进制优先编码器二进制优先编码器二进制编码器:
7、要求任何时刻只能有一个有效二进制编码器:要求任何时刻只能有一个有效输入。输入。如果某时刻同时出现多个有效输入该如何处理如果某时刻同时出现多个有效输入该如何处理?设定优先级(设定优先级(priority)即采用优先编码器。)即采用优先编码器。不是对所有有效输入信号进行编码,而是根据不是对所有有效输入信号进行编码,而是根据设计时规定好的信号优先编码顺序,选择其中设计时规定好的信号优先编码顺序,选择其中相对优先级最高的输入信号进行编码。相对优先级最高的输入信号进行编码。第13页,本讲稿共51页二进制优先编码器二进制优先编码器例:设计一个例:设计一个8线线-3线优先编码器,线优先编码器,在输入的在输入
8、的8 8个信号个信号I0I7中,中,I7的优先级最高,的优先级最高,I6次之,依此次之,依此类推,类推,I0最低。最低。第14页,本讲稿共51页二进制优先编码器二进制优先编码器 真值表真值表真值表真值表第15页,本讲稿共51页二进制优先编码器二进制优先编码器 逻辑表达式逻辑表达式逻辑表达式逻辑表达式第16页,本讲稿共51页二进制优先编码器二进制优先编码器逻辑图逻辑图逻辑图逻辑图8线线-3线线优优先先编编码码器器第17页,本讲稿共51页二进制优先编码器二进制优先编码器思思考考:如果将输入和输出改为以低电平为有效信号,那么逻辑表达式是怎么样的呢?逻辑图呢?第18页,本讲稿共51页中规模集成优先编码
9、器中规模集成优先编码器输输入入输输出出使能输出,用于级联使能输出,用于级联EO选通输出选通输出GS使能输入使能输入EIEI_L有效有效有输入请求有输入请求GS_L有效有效EI_L有效有效没有输入请求没有输入请求EO_L有效有效第19页,本讲稿共51页等效门符号等效门符号(摩根定理)(摩根定理)反相器反相器缓冲器缓冲器第20页,本讲稿共51页A2A1A0GSEOEII7I0A2A1A0GSEOEII7I0Q15_LQ8_LQ7_LQ0_LY0Y1Y2Y3GS2 2个个74x14874x148级联为级联为16164 4优先编码器优先编码器第21页,本讲稿共51页输入:由输入:由输入:由输入:由8
10、8 8 864646464,需需需需8 8 8 8片片片片74x14874x14874x14874x148每片优先级不同(怎样实现?)每片优先级不同(怎样实现?)每片优先级不同(怎样实现?)每片优先级不同(怎样实现?)保证高位无输入时,次高位才工作保证高位无输入时,次高位才工作保证高位无输入时,次高位才工作保证高位无输入时,次高位才工作 高位芯片的高位芯片的高位芯片的高位芯片的EOEOEOEO端接次高位芯片的端接次高位芯片的端接次高位芯片的端接次高位芯片的EIEIEIEI端端端端用用8-38-3优先编码器优先编码器74x14874x148级联为级联为64-664-6优先编码器优先编码器A2A1
11、A0GSEOEII7I0片间优先级的编码片间优先级的编码 利用第利用第9 9片片74x14874x148 每片的每片的GSGS端接到第端接到第9 9片的输入端片的输入端 第第9 9片的输出作为高片的输出作为高3 3位(位(RA5RA5RA3RA3)片内优先级片内优先级片间优先级片间优先级 输出:输出:6 6位位低低3 3位位高高3 3位位8 8片输出片输出A2A2A0A0通过或门作为通过或门作为最终输出的低最终输出的低3 3位位RA2RA2RA0RA0第22页,本讲稿共51页分析判定优先级电路:(利用分析判定优先级电路:(利用74x148 74x148)8个个_电平有效输入电平有效输入I0_L
12、I7_L,_的优先级最高的优先级最高 地址输出地址输出A2A0,_电平有效电平有效 若输出若输出AVALID高电平有效,则表示高电平有效,则表示_A2A1A0GSEOEI74x148I7I0I0_LI7_LA2A1A0AVALID低低I0_L至少有一个输入有效至少有一个输入有效高高第23页,本讲稿共51页设计判定优先级电路:设计判定优先级电路:(利用(利用74x148 74x148)8个输入个输入I0I7高电平有效,高电平有效,I7优先级最高优先级最高 地址输出地址输出A2A0,高电平有效,高电平有效 如果没有输入有效,为如果没有输入有效,为111且输出且输出IDLE有效有效I7I0A2A1A
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 逻辑 编码器 译码器
限制150内