数字电子技术基础 第4章.pptx
《数字电子技术基础 第4章.pptx》由会员分享,可在线阅读,更多相关《数字电子技术基础 第4章.pptx(114页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、4.1 组合逻辑电路的分析 所谓逻辑电路的分析,就是找出给定逻辑电路输出和输入之间的逻辑关系,并指出电路的逻辑功能。分析过程一般按下列步骤进行:根据给定的逻辑电路,从输入端开始,逐级推导出输出端的逻辑函数表达式。根据输出函数表达式列出真值表。用文字概括出电路的逻辑功能。第1页/共114页【例4-1】分析图4-2所示组合逻辑电路的逻辑功能。解:根据给出的逻辑图,逐级推导出输出端的逻辑函数表达式:第2页/共114页第3页/共114页表 4-1 例4-1真值表 A B CF0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 100010111由真值表可以看出,在三个输入变量
2、中,只要有两个或两个以上的输入变量为1,则输出函数F为1,否则为0,它表示了一种“少数服从多数”的逻辑关系。因此可以将该电路概括为:三变量多数表决器。第4页/共114页【例4-2】分析图4-3(a)所示电路,指出该电路的逻辑功能。图4-3例4-2电路(a)一位全加器;(b)一位全加器符号第5页/共114页解:写出函数表达式。列真值表。Ai Bi CiCi+1 Si0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 10 00 10 11 00 11 01 01 1表4-2例4-2真值表第6页/共114页分析功能。由真值表可见,当三个输入变量Ai、Bi、Ci中有一个为1
3、或三个同时为1时,输出Si=1,而当三个变量中有两个或两个以上同时为1时,输出Ci+1=1,它正好实现了Ai、Bi、Ci三个一位二进制数的加法运算功能,这种电路称为一位全加器。其中,Ai、Bi分别为两个一位二进制数相加的被加数、加数,Ci为低位向本位的进位,Si为本位和,Ci+1是本位向高位的进位。一位全加器的符号如图4-3(b)所示。如果不考虑低位来的进位,即Ci=0,则这样的电路称为半加器,其真值表和逻辑电路分别如表4-3和图4-4所示。第7页/共114页表4-3半加器真值表Ai BiCi+1 Si0 00 11 01 10 00 10 11 0图4-4半加器第8页/共114页4.2 组合
4、逻辑电路的设计 工程上的最佳设计,通常需要用多个指标去衡量,主要考虑的问题有以下几个方面:所用的逻辑器件数目最少,器件的种类最少,且器件之间的连线最简单。这样的电路称“最小化”电路。满足速度要求,应使级数尽量少,以减少门电路的延迟。功耗小,工作稳定可靠。第9页/共114页上述“最佳化”是从满足工程实际需要提出的。显然,“最小化”电路不一定是“最佳化”电路,必须从经济指标和速度、功耗等多个指标综合考虑,才能设计出最佳电路。组合逻辑电路可以采用小规模集成电路实现,也可以采用中规模集成电路器件或存储器、可编程逻辑器件来实现。虽然采用中、大规模集成电路设计时,其最佳含义及设计方法都有所不同,但采用传统
5、的设计方法仍是数字电路设计的基础。因此下面先介绍采用设计的实例。第10页/共114页组合逻辑电路的设计一般可按以下步骤进行:逻辑抽象。将文字描述的逻辑命题转换成真值表叫逻辑抽象,首先要分析逻辑命题,确定输入、输出变量;然后用二值逻辑的0、1两种状态分别对输入、输出变量进行逻辑赋值,即确定0、1的具体含义;最后根据输出与输入之间的逻辑关系列出真值表。选择器件类型。根据命题的要求和器件的功能及其资源情况决定采用哪种器件。例如,当选用MSI组合逻辑器件设计电路时,对于多输出函数来说,通常选用译码器实现电路较方便,而对单输出函数来说,则选用数据选择器实现电路较方便。根据真值表和选用逻辑器件的类型,写出
6、相应的逻辑函数表达式。当采用SSI集成门设计时,为了获得最简单的设计结果,应将逻辑函数表达式化简,并变换为与门电路相对应的最简式。根据逻辑函数表达式及选用的逻辑器件画出逻辑电路图。第11页/共114页【例4-3】设计一个一位全减器。列真值表。全减器有三个输入变量:被减数An、减数Bn、低位向本位的借位C Cn;有两个输出变量:本位差Dn、本位向高位的借位C n+1,其框图如图4-5(a)所示。表4-4全减器真值表An Bn CnCn+1 Dn0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 10 01 11 11 00 10 00 0 1 1第12页/共114页图4
7、-5全减器框图及K图(a)框图;(b)Cn+1;(c)Dn第13页/共114页选器件。选用非门、异或门、与或非门三种器件。写逻辑函数式。首先画出Cn+1和Dn的K图如图4-5(b)、(c)所示,然后根据选用的三种器件将Cn+1、Dn分别化简为相应的函数式。由于该电路有两个输出函数,因此化简时应从整体出发,尽量利用公共项使整个电路门数最少,而不是将每个输出函数化为最简当用与或非门实现电路时,利用圈0方法求出相应的与或非式为第14页/共114页当用异或门实现电路时,写出相应的函数式为其中为Dn和Cn+1的公共项。第15页/共114页画出逻辑电路。图46全减器逻辑图第16页/共114页 【例4-4】
8、用门电路设计一个将8421BCD码转换为余3码的变换电路。解:分析题意,列真值表。该电路输入为8421BCD码,输出为余3码,因此它是一个四输入、四输出的码制变换电路,其框图如图4-7(a)所示。根据两种BCD码的编码关系,列出真值表,如表4-5所示。由于8421BCD码不会出现10101111这六种状态,因此把它视为无关项。第17页/共114页选择器件,写出输出函数表达式。题目没有具体指定用哪一种门电路,因此可以从门电路的数量、种类、速度等方面综合折衷考虑,选择最佳方案。该电路的化简过程如图4-7(b)所示,首先得出最简与或式,然后进行函数式变换。变换时一方面应尽量利用公共项以减少门的数量,
9、另一方面减少门的级数,以减少传输延迟时间,因而得到输出函数式为第18页/共114页图47例4-4框图及K图第19页/共114页画逻辑电路。该电路采用了三种门电路,速度较快,逻辑图如图4-8所示。表45例4-4真值表A B C DE3 E2 E1 E00 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 11 0 1 01 0 1 11 1 0 01 1 0 11 1 1 01 1 1 10 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 11 0 1 01 0 1 1
10、1 1 0 0 第20页/共114页图488421BCD码转换为余3码的电路第21页/共114页4.3 常用MSI组合逻辑器件及应用 编码器用文字、符号或数码表示特定对象的过程称为编码。在数字电路中用二进制代码表示有关的信号称为二进制编码。实现编码操作的电路就是编码器。按照被编码信号的不同特点和要求,有二进制编码器、二十进制编码器、优先编码器之分。第22页/共114页 1.二进制编码器用n位二进制代码对N=2n个一般信号进行编码的电路,叫做二进制编码器。例如n=3,可以对8个一般信号进行编码。这种编码器有一个特点:任何时刻只允许输入一个有效信号,不允许同时出现两个或两个以上的有效信号,因而其输
11、入是一组有约束(互相排斥)的变量。现以三位二进制编码器为例,分析编码器的工作原理。图4-9是三位二进制编码器的框图,它的输入是I0I78个高电平信号,输出是三位二进制代码F2、F1、F0。为此,又把它叫做8线3线编码器。输出与输入的对应关系如表4-6所示。第23页/共114页图49三位二进制8线3线编码器框图第24页/共114页表46三位二进制编码器的真值表输 入 输 出 I0 I1 I2 I3 I4 I5 I6 I7 F2 F1 F01 0 0 0 0 0 0 0 0 1 0 0 0 0 0 00 0 1 0 0 0 0 00 0 0 1 0 0 0 00 0 0 0 1 0 0 00 0
12、0 0 0 0 1 00 0 0 0 0 0 0 10 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 1第25页/共114页由表4-6可得出编码器的输出函数为因为任何时刻I0I7当中仅有一个取值为1,利用这个约束条件将上式化简,得到第26页/共114页图410三位二进制编码器第27页/共114页 2.二十进制(BCD)编码器将十进制数0、1、2、3、4、5、6、7、8、9等10个信号编成二进制代码的电路叫做二十进制编码器。它的输入是代表09这10个数符的状态信号,有效信号为1(即某信号为1时,则表示要对它进行编码),输出是相应的BCD码,因此也称10线4线编码器。它
13、和二进制编码器特点一样,任何时刻只允许输入一个有效信号。例如,要实现一个十进制8421BCD编码器,因输入变量相互排斥,可直接列出编码表如表4-7所示。将表中各位输出码为1的相应输入变量相加,便可得出编码器的各输出表达式:第28页/共114页第29页/共114页表478421BCD码编码表第30页/共114页图4-118421BCD码编码器第31页/共114页3.优先编码器优先编码器常用于优先中断系统和键盘编码。与普通编码器不同,优先编码器允许多个输入信号同时有效,但它只按其中优先级别最高的有效输入信号编码,对级别较低的输入信号不予理睬。常用的MSI优先编码器有10线4线(如74LS147)、
14、8线3线(如74LS148)。74LS148二进制优先编码器的逻辑符号如图4-12所示。功能表如表4-8所示。第32页/共114页图41274LS148逻辑符号第33页/共114页表4874LS148的功能表第34页/共114页图4-12中,小圆圈表示低电平有效,各引出端功能如下:70为状态信号输入端,低电平有效,7的优先级别最高,0的级别最低;C、B、A为代码(反码)输出端,C为最高位;E1为使能(允许)输入端,低电平有效;当E1=0时,电路允许编码;当E1=1时,电路禁止编码,输出C、B、A均为高电平;E0和CS为使能输出端和优先标志输出端,主要用于级联和扩展。第35页/共114页从功能表
15、可以看出,当E1=1时,表示电路禁止编码,即无论70中有无有效信号,输出C、B、A均为1,并且CS=E0=1。当E1=0时,表示电路允许编码,如果70中有低电平(有效信号)输入,则输出C、B、A是申请编码中级别最高的编码输出(注意是反码),并且CS=0,E0=1;如果70中无有效信号输入,则输出C、B、A均为高电平,并且CS=1,E0=0。从另一个角度理解E0和CS的作用。当E0=0,CS=1时,表示该电路允许编码,但无码可编;当E0=1,CS=0时,表示该电路允许编码,并且正在编码;当E0=CS=1时,表示该电路禁止编码,即无法编码。第36页/共114页4.3.2 译码器 1.二进制译码器二
16、进制译码器有n个输入端(即n位二进制码),2n个输出线。常见的MSI译码器有24译码器、38译码器和416译码器。图4-13为24译码器的逻辑电路及逻辑符号,其功能表如表4-9所示,图4-13中A1、A0为地址输入端,A1为高位。为状态信号输出端,Yi上的非号表示低电平有效。E为使能端(或称选通控制端),低电平有效。当E=0时,允许译码器工作,中有一个为低电平输出;当E=1时,禁止译码器工作,所有输出均为高电平。一般使能端有两个用途:一是可以引入选通脉冲,以抑制冒险脉冲的发生(参看本章4.4节);二是可以用来扩展输入变量数(功能扩展)。第37页/共114页图41324译码器逻辑电路及符号第38
17、页/共114页从表4-9还可以看出,当E=0时,24译码器的输出函数分别为:如果用表示i端的输出,mi表示输入地址变量A1、A0的一个最小项,则输出函数可写成可见,译码器的每一个输出函数对应输入变量的一组取值,当使能端有效(E=0)时,它正好是输入变量最小项的非。因此变量译码器也称为最小项发生器。第39页/共114页表4924译码器功能表第40页/共114页图4-14为38译码器的逻辑符号,功能表如表4-10所示。图中,A2、A1、A0为地址输入端,A2为高位。为状态信号输出端,低电平有效。E1和E2A、E2B为使能端。由功能表可看出,只有当E1为高,E2A、E2B都为低时,该译码器才有有效状
18、态信号输出;若有一个条件不满足,则译码不工作,输出全为高。图41438译码器逻辑符号第41页/共114页表41038译码器功能表第42页/共114页如果用表示i端的输出,则输出函数为可见,当使能端有效(E=1)时,每个输出函数也正好等于输入变量最小项的非。二进制译码器的应用很广,典型的应用有以下几种:实现存储系统的地址译码;实现逻辑函数;带使能端的译码器可用作数据分配器或脉冲分配器。第43页/共114页【例4-5】试用38译码器实现函数:解:因为当译码器的使能端有效时,每个输出,因此只要将函数的输入变量加至译码器的地址输入端,并在输出端辅以少量的门电路,便可以实现逻辑函数。本题F1、F2均为三
19、变量函数,首先令函数的输入变量ABC=A2A1A0,然后将F1、F2变换为译码器输出的形式:第44页/共114页图415例4-5之电路第45页/共114页 2.二十进制译码器二十进制译码器也称BCD译码器,它的功能是将输入的一位BCD码(四位二元符号)译成10个高、低电平输出信号,因此也叫410译码器。图4-16是二十进制译码器74LS42的逻辑图和逻辑符号。功能表如表4-11所示。第46页/共114页图416二十进制译码器74LS42第47页/共114页表411二十进制译码器74LS42的真值表第48页/共114页 3.显示译码器与二进制译码器不同,显示译码器是用来驱动显示器件,以显示数字或
20、字符的MSI部件。显示译码器随显示器件的类型而异,与辉光数码管相配的是BCD十进制译码器,而常用的发光二极管(LED)数码管、液晶数码管、荧光数码管等是由7个或8个字段构成字形的,因而与之相配的有BCD七段或BCD八段显示译码器。现以驱动LED数码管的BCD七段译码器为例,简介显示译码原理。第49页/共114页发光二极管(LED)由特殊的半导体材料砷化镓、磷砷化镓等制成,可以单独使用,也可以组装成分段式或点阵式LED显示器件(半导体显示器)。分段式显示器(LED数码管)由7条线段围成字型,每一段包含一个发光二极管。外加正向电压时二极管导通,发出清晰的光,有红、黄、绿等色。只要按规律控制各发光段
21、的亮、灭,就可以显示各种字形或符号。LED数码管有共阳、共阴之分。图4-17(a)是共阴式LED数码管的原理图,图4-17(b)是其表示符号。使用时,公共阴极接地,7个阳极ag由相应的BCD七段译码器来驱动(控制),如图4-17(c)所示。第50页/共114页图417数字显示译码器第51页/共114页BCD七段译码器的输入是一位BCD码(以D、C、B、A表示),输出是数码管各段的驱动信号(以FaFg表示),也称47译码器。若用它驱动共阴LED数码管,则输出应为高有效,即输出为高(1)时,相应显示段发光。例如,当输入8421码DCBA=0100时,应显示,即要求同时点亮b、c、f、g段,熄灭a、
22、d、e段,故译码器的输出应为FaFg=0110011,这也是一组代码,常称为段码。同理,根据组成09这10个字形的要求可以列出8421BCD七段译码器的真值表,见表4-12(未用码组省略)。第52页/共114页表4-12BCD七段译码器真值表第53页/共114页MSIBCD七段译码器就是根据上述原理组成的,只是为了使用方便,增加了一些辅助控制电路。这类集成译码器产品很多,类型各异,它们的输出结构也各不相同,因而使用时要予以注意。图4-17(c)是BCD七段译码器驱动LED数码管(共阴)的接法。图中,电阻是上拉电阻,也称限流电阻,当译码器内部带有上拉电阻时,则可省去。数字显示译码器的种类很多,现
23、已有将计数器、锁存器、译码驱动电路集于一体的集成器件,还有连同数码显示器也集成在一起的电路可供选用。第54页/共114页数据选择器 数据选择器又称多路选择器(Multiplexer,简称MUX),其框图如图4-18(a)所示。它有2n位地址输入、2n位数据输入、1位输出。每次在地址输入的控制下,从多路输入数据中选择一路输出,其功能类似于一个单刀多掷开关,见图4-18(b)。图418数据选择器框图及等效开关第55页/共114页常用的数据选择器有2选1、4选1、8选1、16选1等。图4-19是4选1数据选择器的逻辑图及符号,其中D0D3是数据输入端,也称为数据通道;A1、A0是地址输入端,或称选择
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电子技术基础 第4章 数字 电子技术 基础
限制150内