数电实验报告半加全加器.pdf
《数电实验报告半加全加器.pdf》由会员分享,可在线阅读,更多相关《数电实验报告半加全加器.pdf(4页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、实验二实验二 半加半加/减器与全加减器与全加/减器减器一、实验目的:一、实验目的:(1)掌握全加器和半加器的逻辑功能。(2)熟悉集成加法器的使用方法。(3)了解算术运算电路的结构。二、实验设备:二、实验设备:1、74LS00(二输入端四与非门)2、74LS86(二输入端四异或门)3、数字电路实验箱、导线若干。(74LS00 引脚图)三、实验原理:三、实验原理:两个二进制数相加,叫做半加,实现半加操作的电路,称为半加器。A 表示被加数,B 表示加数,S 表示半加和,Co 表示向高位的进位。全加器能进行加数、被加数和低位来的信号相加,并给出该位的进位信号以及和。四、实验内容:四、实验内容:用 74
2、LS00 和 74LS86 实现半加器、全加器的逻辑电路功能。(一)半加器、半减器M=0 时实现半加,M=1 时实现半减,真值表如下:(74LS86 引脚图)功能M0A00110011B01010101S01100110C00010100半加0001半减111(半加器图形符号)2、(1)S 真值表:MA00B01S AB AB A B01101110100101(2)C 真值表:MA00B0100010111001001C B(AM)(二)全加器、全减器M=0 实现全加,M=1 实现全减,真值表和图形符号如下:M0000000011111111A0000111100001111B0011001
3、100110011Ci-1S0110100101101001Ci01010101010101010001011100010111S A BCi-1Ci BCi-1(M A)(BC)五、实验结果五、实验结果半加器:S AB AB A BC B(AM)全加器:S A BCi-1CiC1M C2M其中C1(AB)Ci 1AB,C2(AB)Ci 1AB为了方便,以下Ci 1用 C 表示CI(ABAB)CM(ABAB)CMABMABMABCMABCMABCMABCMABMABMABCMABCMABCMABCM(ABCMABCMABCMABCMBCABCMABCMABCMABCM(MA)(BC)(BC)则CiBCi-1(MA)(BC)六、心得体会六、心得体会本次实验做的是半加/减器和全加/减器两个电路,比上次实验复杂很多,因此充满了挑战性。实验过程中,我认识到了在利用给定的电子元件进行实验设计来实现某一种或多种功能时,对电路的化简非常重要,而且要符合给定元件的限定条件,只有将电路化简成为能够与给定元件相符的情况下才能达到实验目的。化简电路和连接电路需要注意细节,这就需要我们熟练掌握各类化简方式,保持清晰的思路;同样,错综复杂的电线容易让人眼花缭乱,这就需要高度的注意力与逻辑分析能力。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 实验 报告 全加器
限制150内