基于DDS的幅值可调信号发生器的设计.docx
《基于DDS的幅值可调信号发生器的设计.docx》由会员分享,可在线阅读,更多相关《基于DDS的幅值可调信号发生器的设计.docx(6页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、基于DDS的幅值可调信号发生器的设计hesp导语:信号源发生器广泛应用教学实验和科研工程。直接数字频率合成技术DDS具有频率分辨率高、切换速度快、输出信号相位连续、l引言信号源发生器广泛应用教学实验和科研工程。直接数字频率合成技术DDS具有频率分辨率高、切换速度快、输出信号相位连续、可输出任意波形信号、可以实现全数字自动化控制等优点,使其已成为雷达、通讯、工程设计等系统信号源的首选。在扩频和跳频系统、数字播送、高明晰度电视、线性调频以及仪器仪表以及电子测量等领域,DDS已经逐步成为高性能信号源发生器的核心技术。本文提出了一种基于AT89S52和AD9850的交变信号源发生器的设计方案,其调幅电
2、路采用TLC5615,简化电路设计,改良当前幅值可控信号源电路设计,进步了控制精度。2系统组成本系统设计是以单片机AT89S52为控制器,以微处理器应用技术和DDSAD9850技术为核心,通过微处理器控制AD9850,实现频率预置、控制字的设置等功能。AD9850实现信号发生器功能,微处理器控制DA转换器TLC5615,进而控制乘法器AD534,实现正弦信号幅值的可调性。系统硬件电路设计由单片机系统控制电路、正弦信号发生器功能电路、幅值调制电路、滤波电路和功率放大电路等组成。系统构造框图如图1所示。img=580,223cms50hz/files/RemoteFiles/20201225/94
3、3925001.jpg/img3功能模块设计31信号发生模块采用ADI公司的DDS器件AD9850,单片机作为控制器实现频率合成与控制。AD9850内部集成有1个32位相位累加器,1个正弦查询表和1个10位高速数模转换器,相位累加器是核心。该器件的最高时钟参考频率为125MHz,最低时钟参考频率为1MHz。当系统时钟低于最低时钟频率时,系统自动进入休眠形式。AD9850内部含有40位数据存放器,其中32位频率控制字,5位相位控制字,l位电源休眠控制字,2位厂家保存。40位控制字可并行或者串行送入。AD9850的输出频率fout由输入参考时钟和32位频率控制字决定,即fout=phasefclk
4、/232。其中phase是32位频率控制字,fclk为输入参考时钟频率。图2是信号产生电路,本系统设计通过并行端口控制内部存放器,采用外部12MHz参考时钟输入。DAC的满刻度输出电流为20mA,当IOUTB和IOUT引脚输出的满刻度电流为10mA时,输出信号的无杂散范围性能最正确。权衡后,在IOUTB和IOUT引脚上分别连接一只01k的电阻,这样AD9850输出正弦信号的峰峰值为lV。此时电路输出为所需正弦波,但需对该正弦波进展调整才能知足实际设计需求。img=580,326cms50hz/files/RemoteFiles/20201225/943925002.jpg/img32幅值调节模
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 DDS 可调 信号发生器 设计
限制150内