一种基于FPGA的新型误码测试仪的设计与实现.docx
《一种基于FPGA的新型误码测试仪的设计与实现.docx》由会员分享,可在线阅读,更多相关《一种基于FPGA的新型误码测试仪的设计与实现.docx(6页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、一种基于FPGA的新型误码测试仪的设计与实现摘要:本文设计实现了一种用于测量基带传输信道的误码仪,阐述了主要模块的工作原理,提出了一种新的积分鉴一样步时钟提取的实现方法,此方法可以进步同步时钟的准确度,进而进步误码测量精度。关键词:误码测试仪;FPGA;鉴相器;数字锁相环误码仪是评估信道性能的根本测量仪器。本文介绍的误码仪结合FPGA的特点,采用全新的积分式鉴相构造,提出了一种新的误码测试方法,经屡次测试验证,方案可行,设计的系统稳定。本文设计的误码仪由两局部组成:发信机和接收机。1、发信机发信机的主要功能是产生具有随机特性的伪随机m序列,通过FPGA由VHDL编程实现。伪随机序列产生原理如下
2、:图1伪随机序列产生原理图其中,ak-i是各移位存放器的状态,Ci对应各存放器的反应系数,为1表示介入反应,为0不介入反应。反应函数为:当级数n和反应系数一旦确定,那么反应移位存放器的输出序列确定了,m序列的一个重要的性质是:任一m序列的循环移位还是一个m序列,序列长度为m=2n-1。2、接收机接收机主要由时钟同步模块、状态同步模块组成,其功能框图如图2所示。图2误码器接收机功能框图2.1时钟提取模块本单元所采用的时钟提取方法是采用新的积分鉴相来实现的,通过在一个时钟周期内对码元进展积分,判定超前滞后,进而极大的降低了因干扰信号的出现导致误调的可能性。时钟提取的原理图如下:图3时钟提取原理图1
3、鉴相器导前-滞后型数字鉴相器的特点是,它输出一个表示本地估算信号超前或者滞后于输入信号的量.假如本地估算信号超前于输入信号,那么输出“超前脉冲,以便利用该“超前脉冲控制本地估算信号的相位推后。反之,那么输出“滞后脉冲,并使本地估算信号的相位前移.导前-滞后型数字鉴相器可分为微分型和积分型两种.由于积分型导前-滞后数字鉴相器,具有优良的抗干扰性能.因此本设计采用了积分型导前-滞后型数字鉴相器.积分型导前-滞后型数字鉴相器中,本地时钟的上升沿为同相积分的清洗时刻,上升沿到来时,在本地高频时钟下,同相计数器开场计数,当输入码元是“1时,每来一高频脉冲计数器加1计数,当输入码元是“0时,每来一高频脉冲
4、计数器减1计数。当下一上升沿到来时,将计数值输出,并清零计数器,计数器在高频脉冲下重新开场计数.本地时钟的下降沿为中相积分的清洗时刻,在下降沿到来时,在上述同样的高频时钟下,中相积分计数器开场计数,当码元为“1时,计数器加1,当码元为“0时,计数器减1。当下一下降沿到来时,将计数值输出,同时对计数器清零,重新计数。在准确同步的情况下,同相积分的积分区间正好和接收的一个码元宽度相重合,同相积分计数器输出为T+T表示码元为1,-T表示码元为0,而中相积分器的输出为0或者T.在中相积分周期内假设码元出现01或者10变化,那么中相积分器输出为0。在中相积分周期内,假设码元没有翻转,码元始终为“1,那么
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 一种 基于 FPGA 新型 测试仪 设计 实现
限制150内