分析和探讨集成电路版图设计的技巧,职称论文.docx
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《分析和探讨集成电路版图设计的技巧,职称论文.docx》由会员分享,可在线阅读,更多相关《分析和探讨集成电路版图设计的技巧,职称论文.docx(9页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、分析和探讨集成电路版图设计的技巧,职称论文内容摘要:随着信息科技的迅猛发展, 集成电路在应用方面的普及度也在不断的增加, 而芯片尺寸也呈现出不断缩小的趋势。集成电路产品只要拥有更小的尺寸和更好的良率才能在市场竞争中脱颖而出, 这就要求疆域设计人员拥有愈加专业的水平和更高层次的技能。本文通过介绍疆域设计的一般流程和验证方式方法, 进一步分析和讨论了集成电路疆域设计的技巧。 本文关键词语:集成电路; 疆域设计; 技巧; 1 集成电路疆域设计概述 集成电路设计的流程通常包含系统设计, 逻辑设计, 电路设计, 疆域设计, 以及之后的仿真。疆域设计在整个设计流程的最后阶段, 它是将电路设计转换为物理疆域
2、的设计经过, 它的主要内容是根据电路设计合理的规划布局和布线。 由于疆域设计里面包含了整个芯片设计所有的逻辑信息和设计内容, 也是芯片制造所依靠的数据基础。因而, 芯片产品性能稳定与否取决于疆域设计的质量。这就要求疆域设计者必须对集成电路的制造工艺, 电子元件的特性以及电路的工作原理有一定的了解。还需要设计人员能够熟练的使用疆域设计软件以提高工作效率。设计者只要具备这些专业技术能力, 才能设计出面积小而且性能稳定的芯片疆域。 当前企业应用比拟多的疆域设计软件是Cadence.它的设计功能比拟强大, 几乎涵盖了整个集成电路设计和验证所需的大部分功能, 软件界面特别人性化, 软件操作也特别稳定和方
3、便。 2 集成电路疆域设计流程 2.1 与电路设计者进行有效的沟通 首先, 在疆域设计开场之前, 疆域设计师需要跟电路设计师获得良好的沟通。需要了解他对于工作进度的布置, 以及对疆域面积的要求。知道哪些功能模块在电路中十分重要, 哪些器件需要进行高度的匹配以及哪些模块之间能够就近摆放或者需要进行相应的隔离处理。还包括要了解电路中哪些是大电流的部分, 需要多大的线宽等等一系列疆域设计的细节。疆域设计师只要在设计的初始阶段尽可能多的了解和熟悉疆域设计中的重点和值得注意的事项, 才能在整个芯片设计经过中更有针对性的进行优化以符合电路设计师的要求。 2.2 全局规划设计 全局规划设计 也称为Floor
4、 Plan , 即为所有疆域模块提供合理的布局和布线规划。模块的布局要考虑串扰和噪声的影响, 要把有干扰的模块隔远一点, 连线密集的模块能够靠近放置。布线规划的时候要规定电源线和地线的分布, 大电流部分要预留充足的走线空间。合理的布局布线不但能够节省疆域的面积, 还能够提高后期疆域设计的效率。 2.3 分层设计 分层设计是在全局规划的基础上, 根据从大模块到小模块的设计顺序, 将各种功能模块的电路划分为一个个单元, 然后合理的设计这些单元内部的子模块和器件。通过先完成底层子模块级别的疆域设计, 再一层一层逐步往上, 进一步整合完成最上层的整个集成电路的疆域设计。 2.4 疆域的验证 为了实现最
5、优化和最紧凑的疆域面积, 就需要对疆域设计的布局布线进行不断的调整和改良, 与此同时还要使用验证工具对疆域检查, 查看能否遵守工艺设计的规则。 2.4.1 DRC验证 Design Rules Checker DRC是设计规则检查, 是根据工艺设计规则对疆域进行检查, 假如发现存在违背设计规则的地方会在疆域上标记, 并显示错误的原因。此时, 疆域设计工程师就要根据提示做出相应的更改, 直到没有DRC报错为止。在疆域设计的最初阶段就要对每个模块进行DRC验证, 以确保每一个底层的模块都是符合设计规则的。否则假如等到最上层布局布线完成后, 才发现模块内部有大量的DRC错误就会很难修改, 有的甚至会
6、影响到整个项目的进度。 2.4.2 ANT检查 Antenna ANT就是指天线效应检查, 天线效应是指在工艺刻蚀的经过中金属线会不断吸收游离的电荷进而使电位升高, 假如这根金属线连接到晶体管的栅极就会由于高电位而把晶体管的栅极击穿。ANT会检查金属的面积和栅极的面积比例, 假如长金属存在天线效应, 就需要利用上层金属线进行跳线或者增加一个二极管通过接地来释放电流。 2.4.3 ERC验证 Electrical Rules Checker ERC是一种电学规则检查, 用于查看疆域中的线路有没有短路、开路和浮动结点的现象。在ERC检测到短路错误后, 它将会提示错误的坐标, 疆域工程师就需要根据工
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 文化交流
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内