现代测控电子技术第四章精.ppt





《现代测控电子技术第四章精.ppt》由会员分享,可在线阅读,更多相关《现代测控电子技术第四章精.ppt(37页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、现代测控电子技术第四章第1页,本讲稿共37页 频率合成技术就是将一个具有低相噪,高精度和高稳定度等综合指标的参考频率源经过电路上的混频、倍频或分频等信号处理以便对其进行数学意义上的加、减、乘、除等四则运算,从而产生大量具有同样精确度与稳定度的频率源。频率合成技术分为直接频率合成技术、锁相环频率合成技术以及直接数字频率合成技术。第2页,本讲稿共37页 直接频率合成技术是用倍频、分频和混频电路对一个或多个参考频率源进行加、减、乘、除运算,产生所需要的频率信号。这种方法仅适合频率点较少的情况。目前,频率合成的主流技术是锁相环频率合成技术以及直接数字频率合成技术。第3页,本讲稿共37页1.概述概述 锁
2、相环是能够完成两个电信号相位同步的自动控制闭环系统。相位同步是指同频率的两个或多个信号的相位变化率一致。锁相环路基本构成如图4.1.1所示。4.1 锁相技术与频率合成锁相技术与频率合成 第4页,本讲稿共37页图4.1.1锁相环的基本构成 锁相环路由鉴相器(PD)、环路低通滤波器(LPF)和压控振荡器(VCO)三个基本环节组成。第5页,本讲稿共37页 锁相环的基本工作过程为:锁相环的基本工作过程为:鉴相器的一端接输入信号Vin(t),另一端接压控振荡器也就是锁相环的输出信号Vo(t),相位比较器将Vin(t)和Vo(t)的相位和频率相比较,产生一正比于Vin(t)和Vo(t)的相位和频率差的误差
3、电压Ve(t),Ve(t)经环路低通滤波器滤波后得到VCO的控制电压Vc(t)。第6页,本讲稿共37页 Vc(t)朝着减小输入信号频率fin与VCO输出信号频率fo的频率差的方向改变。当fin足够接近fo时,PLL的性质将迫使fo锁定在输入信号的频率上,即fo=fin,此时输入信号和输出信号的相位差保持在一个有限的恒定值上。第7页,本讲稿共37页2.基于集成锁相环的频率合成器基于集成锁相环的频率合成器1)基本锁相环频率合成器)基本锁相环频率合成器 基本锁相环频率合成器的原理框图见图4.1.2。图4.1.2基本锁相环频率合成器的原理框图第8页,本讲稿共37页合成的频率为改变N即可改变输出频率,实
4、现了由一种频率合成出多种频率。环路中的N分频器可用可编程分频器来实现这就可以按增量fin来改变输出频率。fin就是该频率合成器的频率分辨力。第9页,本讲稿共37页 存在的问题:存在的问题:(1)可编程分频器的最高工作频率往)可编程分频器的最高工作频率往往要比合成器所需的工作频率低许多,这往要比合成器所需的工作频率低许多,这样就限制了合成器的输出频率的提高。样就限制了合成器的输出频率的提高。(2)输出频率的分辨力是)输出频率的分辨力是fin,要提高,要提高输出频率的分辨力,就要降低输入频率输出频率的分辨力,就要降低输入频率fin,这与转换时间短的要求相矛盾。,这与转换时间短的要求相矛盾。为了解决
5、上述问题发展了变模分频合成器、多环频率合成器等频率合成器。第10页,本讲稿共37页2)变模分频)变模分频PLL频率合成器频率合成器 变模分频频率合成器又称脉冲吞没技术合成器,基本思路是在反馈通道中的N分频器的前端增加一变模分频器,并对应将N分频器分为两个部分。合成器输出的较高频率先经变模分频器分频至低于可编程分频器上限工作频率的较低频率,然后再由可编程分频器分频后反馈至鉴相器与输入频率比较。第11页,本讲稿共37页 由于变模分频器的工作频率上限远高于可编程分频器上限工作频率,因此合成器输出频率远高于基本锁相环频率合成器的输出频率。变模分频器可为多模分频,这里介绍双模分频器,其原理框图见图4.1
6、.3。双模分频器有两个分频模数,当模式控制为高电平时分频模数为M+1,当模式控制为低电平时分频模数为M。第12页,本讲稿共37页图4.1.3 双模分频PLL频率合成器第13页,本讲稿共37页 变模分频器的输出同时驱动两个可编程分频器,它们分别预置在N1和N2,并进行减法计数。设N1N2,则在一完整的周期中,分频数为MN1+N2,则合成器的输出频率为实际使用时N1、N2在不同的范围内变化,N1的最小值应大于N2的最大值,合成器的频率分辨力为N2fin。第14页,本讲稿共37页 设M=100,选择N2=199,N1=100199,则合成器的输出频率范围为10001fin19999fin 3)多环频
7、率合成器)多环频率合成器 将多个锁相环路组合使用构成的频率合成器称为多环频率合成器。图4.1.4为双环频率合成器的原理框图。B环为高位环,它提供频率分辨力相对差一些的较高频率输出;A环为低位环,它提供高频率分辨力的较低频率输出。第15页,本讲稿共37页图4.1.4 双环频率合成器原理框图第16页,本讲稿共37页由图可得输出频率为设fin=100kHz,Nb=351396,Na=300399,M=100,则输出频率为fout=35.40039.999MHz,其频率分辨力为1kHz。可见采用双环结构后,既可合成高频率,又提高了频率分辨力。第17页,本讲稿共37页4.2 直接数字频率合成直接数字频率
8、合成4.2.1直接数字频率合成(直接数字频率合成(DDS)技)技术原理术原理 DDS主要由相位累加器、相位/幅度变换器、D/A转换器等部分组成,其基本原理框图如图4.2.1所示。图中相位累加器是N位二进制加法器,用于产生相位/幅度变换器的地址信号。第18页,本讲稿共37页图4.2.1 DDS基本原理框图第19页,本讲稿共37页 相位/幅度变换器是存储器,在其中存储了一个周期正弦波的2N个等间隔采样的瞬时幅度数字值。相位累加器在时钟的作用下将频率控制字M与相位累加器上一次的输出值相加,得到新的相位/幅度变换器的存储单元的地址输出;时钟信号将存储器对应单元中的数字值读出,D/A转换器将数字码转换成
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 现代 测控 电子技术 第四

限制150内