DSP课程设计.pdf
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《DSP课程设计.pdf》由会员分享,可在线阅读,更多相关《DSP课程设计.pdf(15页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、 课程设计说明书 实验课程:DSP 技术及其应用 实验内容:基于 TMS320 的 Led 显示控制系统设计 院(系):计算机学院 专 业:通信工程 2014 年 7 月 5 日 目录 一、设计任务 1 二、实验目的 1 三、设计内容 2 四、实验原理 2 DSP(2812)性能概述 2 TMS320F2812的引脚图及功能 4 DSP最小系统 4 五、程序设计 7 流程图 7 程序源代码 8 六、实验总结13 七、参考资料14 序言 DSP 芯片的特点 DSP 芯片,也称器,是一种具有特殊结构的微处理器。DSP 芯片的内部采用程序和数据分开的哈佛结构,具有专门的硬件乘法器,广泛采用流水线操作
2、,提供特殊的 DSP指令,可以用来快速的实现各种数字信号处理算法。根据数字信号处理的要求,DSP 芯片一般具有如下的一些主要特点:在一个指令周期内可完成一次乘法和一次加法。程序和数据空间分开,可以同时访问指令和数据。片内具有快速 RAM,通常可通过独立的数据总线在两块中同时访问。具有低开销或无开销循环及跳转的硬件支持。快速的中断处理和硬件 I/O 支持。具有在单周期内操作的多个硬件地址产生器。可以并行执行多个操作。支持流水线操作,使取指、译码和执行等操作可以重叠执行。与通用微处理器相比,DSP 芯片的其他通用功能相对较弱些。一、设计任务:1、基于 TMS320X2812 的 Led 流水灯显示
3、控制系统设计 要求:(1)绘制系统框图(VISIO);(2)包括复位电路设计、JTAG 接口设计、时钟电路设计、电源设计等,并且用 Protel软件绘制原理图;(3)编写程序,实现流水灯;(4)系统理论分析和设计陈述;(5)设计过程、源代码和注释、设计说明书。二、实验目的:学习并了解 DSP 开发版的基本原理;学习并了解 TMS320X2812 芯片的基本结构和原理;熟悉流水灯的软件实现原理和硬件设计;熟悉 Emulator 方式下的程序调试规程,并最终能够熟练掌握在 DSP 软硬件环境下的程序开发流程;能够对现有器件进行简单地编程,实现各种简单地显示控制;(5)熟练 CCS 软件及使用 VI
4、SIO 画系统流程图。三、设计内容:(1)使用 Altium Designer 软件绘制原理图。(2)使用 VISIO 软件绘制系统框图和软件流程图。(3)使用 CCStudio 软件设计程序实现流水灯。四、实验原理:DSP(2812)性能概述 1、F2812 DSP 芯片采用高性能静态 CMOS 技术 (1)主频高达 150MHz,每个时钟周期为。(2)采用低电压供电,当主频为 135MHz 时,内核电压为,主频 150MHz 时内核电压为,I/O 引脚电压为。2、支持 JTAG 在线仿真接口 3、32 位高性能处理器 (1)支持 16bX16b 和 32bX32b 的乘法加法运算。(2)支
5、持 16bX16b 双乘法运算。(3)采用哈佛总线结构模式。(4)快速的中断响应和中断处理能力。(5)统一的存储设计模式。(6)兼容 C/C+语言以及汇编语言。4、片内存储空间 (1)片内 FLASH 空间大小为 128KX16b,分为 4 个 8KX16b 和 6 个 16KX16b 存储段。(2)OTP ROM 空间大小 1KX16b。(3)L0、L1 两块 4KX16b 单地址寻址随机存储器(SARAM)。(4)H0:一块 8KX16b 随机存储器(SARAM)。(5)M0、M1:两块 1KX16bSARAM。5、Boot ROM 空间 空间大小为 4KX16b,内含软件启动模式以及标准
6、数学函数库。6、外部接口 (1)高达 1MX16b 的总存储空间。(2)可编程的等待时间。(3)可编程的等待读写时序。(4)3 个独立的片选信号。7、时钟和系统控制 (1)支持动态锁相环倍频。(2)片内振荡器。(3)内含看门狗定时模块。8、3 个外部中断 9、外设中断模块(PIE)可以支持 45 个外设中断 10、3 个 32 位 CPU 定时器 11、128 位安全密钥 (1)可以包含 Flash ROM OTP 以及 L0 L1SARAM。(2)防止系统硬件、软件被修改。12、用于控制电机的外设 两路事件管理(EVA、EVB)。13、串行通信端口 (1)串行外设接口 SPI。(2)两路串行
7、通信接口 SCI,标准 URAT 口。(3)增强型 CAN 模块(eCAN)。(4)多通道缓冲串行接口(MSBSP)。14、12 位 ADC 转换模块 (1)2X8 路输入通道。(2)两个采样保持器。(3)单一或级联转换模式。(4)最高转换速度 80ns/。15、56 个通用 GPIO 口 16、先进的仿真模式 (1)具有实时仿真及设置断点的功能。(2)支持硬件仿真。17、开发工具 (1)DSP 集成环境 CCS。(2)JTAG 仿真器。18、低电模式和电源存储 (1)支持 IDLE、STANDBY、HALT 模式。(2)禁止/使能独立外设时钟。19、封装 (1)179 引脚 BGA 封装,带
8、扩展存储接口。(2)176 引脚 PGF 封装,带扩展存储接口。TMS320F2812 的引脚图及功能 如图4-2-1为 TMS320F2812 引脚图以及各个引脚的作用。图 4-2-1 DSP最小系统 系统整体框图如下图 4-3-1 所示。DSP2812时钟电路复位电路JTAG接口电路LED流水灯电源电路 图 4-3-1 系统整体框图 1、电源转换 DSP 最小系统仅有 5V 电源供电,由于 DSP 芯片供电电压只能是,所以在设计电路时,需要将 5V 电源转换为给 CPU 供电,因此使用了 TI 公司的 5V/3V 的 TPS7333Q 高性能稳压芯片,并可提供上电复位信号,该信号/RSDS
9、P 接到 DSP 的复位引脚上。该芯片最大输出电流 500mA。TPS7333Q 输出后的 10f 和f 的电容不能省略,否则得不到稳定的电压。图 4-3-2 为电源转换原理图。图 4-3-2 电源转换原理图 2、复位电路 DSP 系统的复位电路的设计对于系统性能有重要影响。DSP2812 为低电平复位,由于内部有复位电路,所以直接在复位引脚/xrs 接一个 10K 的上拉电阻即可;有些电源芯片有复位引脚,可用于 DSP 的直接复位。复位电路原理图如图 4-3-3 所示:图 4-3-3 复位电路原理图 3、时钟电路 TMS320 F2812 DSP 的时钟可以有两种连接方式,即外部振荡器方式和
10、谐振器方式。有源晶振驱动能力较强,频率范围较宽,在 1HZ400MHZ 之间。无源晶振驱动能力差,价格便宜,频率范围较窄。本文采用的是外部有源时钟方式,直接选择一个供电的 30MHz 有源晶振实现。晶振电路如图 4-3-4 所示。图 4-3-4 时钟电路 4、JTAG 仿真接口电路 几乎所有的高速控制器和可编程器件都配有标准仿真接口JTAG,F2812 也不例外。JTAG 扫描逻辑电路用于仿真和测试,采用 JTAG 可实现在线仿真,同时也.是调试过程装载数据、代码的唯一通道。通过 JTAG 接口可将仿真器与目标系统相连接。为了与仿真器通信,DSP 控制板必须带有 14 引脚的双排直插管座。F2
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- DSP 课程设计
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内