硬件描述语言与FPGA设计技术第6章-宏功能模块与IP应用课件.ppt
《硬件描述语言与FPGA设计技术第6章-宏功能模块与IP应用课件.ppt》由会员分享,可在线阅读,更多相关《硬件描述语言与FPGA设计技术第6章-宏功能模块与IP应用课件.ppt(66页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第第6章章 宏功能模块与宏功能模块与IP应用应用LPM是Library of Parameterized Modules(参数可设置模块库)的缩写,Altera提供的可参数化宏功能模块和LPM函数均基于Altera器件的结构做了优化设计。在许多实际情况中,必须利用宏功能模块才可以使用一些Altera特定器件的硬件功能。例如各类片上存储器、DSP模块、LVDS驱动器、嵌入式PLL以及SERDES和DDIO 电路模块等。这些可以以图形或硬件描述语言模块形式方便调用的宏功能块,使得基于EDA技术的电子设计的效率和可靠性有了很大的提高。6.1 LPM存储器设计存储器设计接下页6.1.1 ROM模块设计
2、模块设计1建立初始化数据文件建立初始化数据文件 初始化数据文件即写入初始化数据文件即写入ROM中的波形数据文件。中的波形数据文件。QuartusII能接受能接受的的LPM_ROM模块中的初始化数据文件的格式有两种:模块中的初始化数据文件的格式有两种:nMemory Initialization File(.mif)格式)格式nHexadecimal(Intel-Format)File(.hex)格式。)格式。实际应用中只要使用其中一种格式的文件即可。实际应用中只要使用其中一种格式的文件即可。(1)建立.mif格式文件 Quartus II mif文件编辑器 2.LPM_ROM设计nLPM_RO
3、M设计首先利用 MegaWizard Plug-In Manager定制正弦信号数据ROM宏功能块,并将以上的波形数据加载于此ROM中。设计步骤如下:(1)打开MegaWizard Plug-In Manager初始对话框。(3)选择指定路径上的文件sin2.mif。n在图 6-8 的“Do you want to.”栏选择“Yes,use this the memory content data”项,并按Browse钮,选择指定路径上的文件sin2.mif。设计完成的LPM_ROM模块 RAM模块的仿真波形 n定制完成后,直接测试可进行以下操作n退出定制界面,file-new,调入定制的文本
4、文件(VHDL)-save as(这样可方便生成工程)-产生工程,以下过程与新建project相同 FIFO模块的仿真波形 6.2 DSP模块构建乘法器模块构建乘法器乘法器仿真波形 6.3 正弦信号发生器设计正弦信号发生器设计作为LPM_ROM的应用实例,利用前面设计完成的LPM_ROM构成一个正弦信号发生器。正弦信号发生器的结构由四个部分组成:n(1)计数器或地址发生器(这里选择7位)。n(2)正弦信号数据ROM(7位地址线,8位数据线),含有128个8位数据(一个正弦周期)。n(3)电路顶层设计模块。n(4)8位D/A(硬件系统中可用DAC0832模数转换器件)。正弦信号发生器顶层模块 电
5、路模块仿真波形 6.3.2使用嵌入式逻辑分析仪测使用嵌入式逻辑分析仪测试数据波形试数据波形n用嵌入式逻辑分析仪SignalTap II对FPGA内部信号进行分析测试。这里SignalTap II的参数设置为:采样深度是4K;采用时钟是信号源的时钟 CLK;触发信号是计数时钟使能信号CLK_EN,触发模式是E=1上升沿触发采样。SignalTap II测试正弦信号发生器波形 6.4在系统存储器数据读写编辑在系统存储器数据读写编辑器应用器应用n利用Quartus II的在系统(In-System)读写编辑器,对于CycloneII/III等系列的FPGA,只要对使用的LPM_ROM或LPM_RAM
6、模块适当设置,就能直接通过JTAG口读取或改写 FPGA内处于工作状态的存储器中的数据,读取过程不影响FPGA的正常工作。6.4.2读取读取ROM中的波形数据中的波形数据 从FPGA中ROM读取的波形数据 6.4.3 ROM写入数据写入数据ROM数据修改后SignalTap II的釆样波形 6.5 IP核核NCO数控振荡器设计数控振荡器设计n基于Quartus II和DSP Builder的MegaCore有多种,如FIR数字滤波器、FFT离散 信号快速傅里叶变换器、NCO数控振荡器(可作为实现DSP、数字调制解调器、FSK 的重要部件),PCI总线核、CSC色彩格式变换器核(用于电视与VGA
7、色彩编码方式相 互变换)、Viterbi译码器(最大相似译码器,用于对卷积码的解码)IP核等。n下面以数控振荡器NCO(Numerically Controlled Oscillators)核的设置使用为例,介绍利用Quartus II使用IP核的方法。IP核NCO选择界面 IP核NCO选择界面 NCO参数设置窗 NCO Implementation参数设置窗 6.5.4生成仿真文件生成仿真文件6.5.5加入加入IP授权文件授权文件n加入NCO授权文件和Quartus II授权文件。这里设授权文件位置路径:C:altera90license.DAT。有了授权文件,在Option对话框的Lice
8、nsed AMPP/MegaCore functions 栏中可以看到FIR、PCI、NCO等IP的授权码,这样就可以编译出能够写Flash的SOF文件。也可以先转变为间接配置编程文件写入EPCS Flash。6.5.6编译与功能检测编译与功能检测 NCO32模块的测试电路 嵌入式逻辑分析仪测试波形 6.6 LPM嵌入式锁相环设计嵌入式锁相环设计 nAltera 的FPGA器件CycloneII/III/IV及StraixII/III/IV等系列中含有高性能的嵌入式模拟锁相环,其性能远优于普通数字锁相环。这些锁相环PLL可以与一输入的时钟信号同步,并以其作为参考信号实现锁相,从而输出一至多个同
9、步倍频或分频的片内时钟,以供逻辑系统应用。与直接来自外部的时钟相比,这种片内时钟可以减少时钟延时和时钟变形,减少片外干扰;还可以改善时钟的建立时间和保持时间,是系统稳定工作的保证。6.6.1建立嵌入式锁相环元件建立嵌入式锁相环元件设置锁相环输入参考时钟inclk0为20MHz选择控制信号 选择输出频率c0为0.00258MHz 嵌入式锁相环时钟正弦信号发生器电路 6.6.2锁相环仿真测试和硬件特锁相环仿真测试和硬件特性性 锁相环仿真波形 部分Cyclone系列FPGA的下限至上限的频率范围:nCyclone系列FPGA的PLL:20MHz至270MHz;nCycloneII系列FPGA的PLL
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 硬件 描述 语言 FPGA 设计 技术 功能模块 IP 应用 课件
限制150内