计算机组成原理白中英主编chp.pptx
《计算机组成原理白中英主编chp.pptx》由会员分享,可在线阅读,更多相关《计算机组成原理白中英主编chp.pptx(195页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、1第五章中央处理器5.1CPU功能和组成5.2指令周期5.3时序产生器5.4微程序控制器及其设计5.5硬布线控制器及其设计5.6传统CPU5.7流水CPU5.8RISC的CPU5.9多媒体CPU第1页/共195页考纲要求(一)CPU的功能和基本结构(二)指令执行过程(三)数据通路的功能和基本结构(四)控制器的功能和工作原理1.硬布线控制器2.微程序控制器微程序、微指令和微命令;微指令格式、微指令的编码方式;微地址的形式方式。(五)指令流水线1.指令流水线的基本概念2.超标量和动态流水线的基本概念2第2页/共195页35.1CPU的功能和组成1、CPU的功能指令控制(程序的顺序控制)操作控制(一
2、条指令有若干操作信号实现)时间控制(指令各个操作实施时间的定时)数据加工(算术运算和逻辑运算)Intel AMD(在早期2001前同级的cpu便宜)两大公司第3页/共195页42、CPU的基本组成RD/WRLDDRLDIRLDPCLDARPC+1第4页/共195页Intel80386微机系统框图处理指令加电产生整机复位信号,并给控制器提供脉冲信号完成特殊运算控制信息的交换控制信息的交换处理DMA请求处理中断请求主存给控制器的回应信号第5页/共195页80386结构及外部连线A0A1译码产生读/写总线锁定请求忙出错数据/控制存储器/IO设备地址状态信号读写未完但可执行下条指令(32位)访问设备为
3、16位占用总线请求响应中断请求不可屏蔽中断请求复位时钟信号第6页/共195页72、CPU的基本组成(1)中央处理器CPU=运算器+控制器(2)运算器ALU累加器暂存器第7页/共195页82、CPU的基本组成(3)控制器控制器组成:程序计数器、指令寄存器、数据缓冲器、地址寄存器、通用寄存器(数量少,速度快,可作为内存与高速运行的缓解)、状态寄存器、时序发生器、指令译码器、总线(数据通路)程序计数器PC(ProgrammingCounter)用来存放正在执行的指令的地址或接着将要执行的下一条指令的地址。顺序执行时,每执行一条指令,PC的值应加1要改变程序执行顺序的情况时,一般由转移类指令将转移目标
4、地址送往PC,可实现程序的转移。指令寄存器IR(InstructionRegister)指令寄存器用来存放从存储器中取出的待执行的指令。在执行该指令的过程中,指令寄存器的内容不允许发生变化,以保证实现指令的全部功能。第8页/共195页92、CPU的基本组成指令译码器ID(InstructionDecoder)暂存在指令寄存器中的指令只有在其操作码部分经译码后才能识别出是一条什么样的指令。译码器经过对指令进行分析和解释,产生相应的控制信号提供给时序控制信号形成部件。机器周期、工作节拍、脉冲及启停控制线路由脉冲源产生一定频率的脉冲信号作为整个机器的时钟脉冲时序控制信号形成部件时序控制信号形成部件又
5、称微操作信号发生器,真正控制各部件工作的微操作信号是由指令部件提供的操作信号、时序部件提供的时序信号、被控制功能部件所反馈的状态及条件综合形成的。第9页/共195页102、CPU的基本组成地址形成部件根据指令的不同寻址方式,用来形成操作数的有效地址功能就是指令流出的控制,实质上就是对取指令的控制。指令分析与执行的控制,对指令流中的每条指令进行分析解释,根据指令的操作性质和寻址方式形成操作数的地址,然后根据该操作数的地址找到相应的存储单元,并从中取出指令执行过程中要用到的操作数,最后还要形成相应的操作控制信号序列,通过运算器、存储器及输入输出设备的动作,来实现这条指令的功能。指令流向的控制,指令
6、流向的控制即下条指令地址的形成控制。数据缓冲器、状态条件寄存器第10页/共195页113、CPU中的主要寄存器DR缓冲寄存器/地址寄存器AR中转站补偿速度差别IR指令寄存器PC程序计数器AC内存或I/O指令数据DR指令数据第11页/共195页124、操作控制器和时序产生器(1)数据通路(2)操作控制器:为数据通路的建立提供各种操作信号。操作信号提供的依据是指令操作码和时序信号,主要有三种类型:组合类型存储类型混合类型第12页/共195页134、操作控制器和时序产生器硬布线控制器硬布线控制器,它是采用组合逻辑技术来实现的,其时序控制信号形成部件是由门电路组成的复杂树形网络。这种方法是分立元件时代
7、的产物,以使用最少器件数和取得最高操作速度为设计目标。组合逻辑控制器的最大优点是速度快,但是时序控制信号形成部件的结构不规整,使得设计、调试、维修较困难,难以实现设计自动化。第13页/共195页144、操作控制器和时序产生器微程序控制器微程序控制器是采用存储逻辑来实现的,也就是把微操作信号代码化,使每条机器指令转化成为一段微程序并存入一个专门的存储器(控制存储器)中,微操作控制信号由微指令产生。微程序控制器的设计思想和组合逻辑设计思想截然不同。它具有设计规整、调试、维修以及更改、扩充指令方便的优点,易于实现自动化设计,已成为当前控制器的主流。但是,由于它增加了一级控制存储器,所以指令执行速度比
8、组合逻辑控制器慢。组合逻辑和存储逻辑结合型这种控制器称为PLA控制器,它是吸收前两种的设计思想来实现的。第14页/共195页154、操作控制器和时序产生器时序产生器:提供定时和时序信号第15页/共195页16第16页/共195页寄存器的组织形式寄存器的组织形式1、用户可见的寄存器:1)通用寄存器2)数据寄存器3)地址寄存器(段指针;栈指针等)2、控制寄存器和状态寄存器(专用寄存器)PC(程序计数器);IR(指令寄存器);MAR(存储器地址寄存器);MDR(存储器数据寄存器);ID(指令译码器);PSW(程序状态寄存器)第17页/共195页寄存器的组织形式寄存器的组织形式第18页/共195页寄存
9、器的组织形式寄存器的组织形式32位寄存器组32位CPU除了包含了先前CPU的所有寄存器,并把通用寄存器、指令指针和标志寄存器从16位扩充成32位之外,还增加了2个16位的段寄存器:FS和GS。32位CPU所含有的寄存器有:4个数据寄存器(EAX、EBX、ECX和EDX)2个变址和指针寄存器(ESI和EDI)2个指针寄存器(ESP和EBP)6个段寄存器(ES、CS、SS、DS、FS和GS)1个指令指针寄存器(EIP)1个标志寄存器(EFlags)第19页/共195页寄存器的组织形式寄存器的组织形式1、数据寄存器数据寄存器主要用来保存操作数和运算结果等信息,从而节省读取操作数所需占用总线和访问存储
10、器的时间。32位CPU有4个32位的通用寄存器EAX、EBX、ECX和EDX。对低16位数据的存取,不会影响高16位的数据。这些低16位寄存器分别命名为:AX、BX、CX和DX,它和先前的CPU中的寄存器相一致。4个16位寄存器又可分割成8个独立的8位寄存器(AX:AH-AL、BX:BH-BL、CX:CH-CL、DX:DH-DL),每个寄存器都有自己的名称,可独立存取。程序员可利用数据寄存器的这种“可分可合”的特性,灵活地处理字/字节的信息。第20页/共195页寄存器的组织形式寄存器的组织形式寄存器AX和AL通常称为累加器(Accumulator),用累加器进行的操作可能需要更少时间。累加器可
11、用于乘、除、输入/输出等操作,它们的使用频率很高;寄存器BX称为基地址寄存器(BaseRegister)。它可作为存储器指针来使用;寄存器CX称为计数寄存器(CountRegister)。在循环和字符串操作时,要用它来控制循环次数;在位操作中,当移多位时,要用CL来指明移位的位数;寄存器DX称为数据寄存器(DataRegister)。在进行乘、除运算时,它可作为默认的操作数参与运算,也可用于存放I/O的端口地址。在16位CPU中,AX、BX、CX和DX不能作为基址和变址寄存器来存放存储单元的地址,但在32位CPU中,其32位寄存器EAX、EBX、ECX和EDX不仅可传送数据、暂存数据保存算术逻
12、辑运算结果,而且也可作为指针寄存器,所以,这些32位寄存器更具有通用性。第21页/共195页寄存器的组织形式寄存器的组织形式2、变址寄存器32位CPU有2个32位通用寄存器ESI和EDI。其低16位对应先前CPU中的SI和DI,对低16位数据的存取,不影响高16位的数据。寄存器ESI、EDI、SI和DI称为变址寄存器(IndexRegister),它们主要用于存放存储单元在段内的偏移量,用它们可实现多种存储器操作数的寻址方式,为以不同的地址形式访问存储单元提供方便。变址寄存器不可分割成8位寄存器。作为通用寄存器,也可存储算术逻辑运算的操作数和运算结果。它们可作一般的存储器指针使用。在字符串操作
13、指令的执行过程中,对它们有特定的要求,而且还具有特殊的功能。第22页/共195页寄存器的组织形式寄存器的组织形式3、指针寄存器32位CPU有2个32位通用寄存器EBP和ESP。其低16位对应先前CPU中的SBP和SP,对低16位数据的存取,不影响高16位的数据。寄存器EBP、ESP、BP和SP称为指针寄存器(PointerRegister),主要用于存放堆栈内存储单元的偏移量,用它们可实现多种存储器操作数的寻址方式,为以不同的地址形式访问存储单元提供方便。指针寄存器不可分割成8位寄存器。作为通用寄存器,也可存储算术逻辑运算的操作数和运算结果。它们主要用于访问堆栈内的存储单元,并且规定:BP为基
14、指针(BasePointer)寄存器,用它可直接存取堆栈中的数据;SP为堆栈指针(StackPointer)寄存器,用它只可访问栈顶。第23页/共195页寄存器的组织形式寄存器的组织形式4、段寄存器段寄存器是根据内存分段的管理模式而设置的。内存单元的物理地址由段寄存器的值和一个偏移量组合而成的,这样可用两个较少位数的值组合成一个可访问较大物理空间的内存地址。CPU内部的段寄存器:CS代码段寄存器(CodeSegmentRegister),其值为代码段的段值;DS数据段寄存器(DataSegmentRegister),其值为数据段的段值;ES附加段寄存器(ExtraSegmentRegister
15、),其值为附加数据段的段;SS堆栈段寄存器(StackSegmentRegister),其值为堆栈段的段值;FS附加段寄存器(ExtraSegmentRegister),其值为附加数据段的段;GS附加段寄存器(ExtraSegmentRegister),其值为附加数据段的段值。第24页/共195页寄存器的组织形式寄存器的组织形式在16位CPU系统中,它只有4个段寄存器,所以,程序在任何时刻至多有4个正在使用的段可直接访问;在32位微机系统中,它有6个段寄存器,所以,在此环境下开发的程序最多可同时访问6个段。32位CPU有两个不同的工作方式:实方式和保护方式。在每种方式下,段寄存器的作用是不同的
16、。有关规定简单描述如下:实方式:前4个段寄存器CS、DS、ES和SS与先前CPU中的所对应的段寄存器的含义完全一致,内存单元的逻辑地址仍为“段值:偏移量”的形式。为访问某内存段内的数据,必须使用该段寄存器和存储单元的偏移量。保护方式:在此方式下,情况要复杂得多,装入段寄存器的不再是段值,而是称为“选择子”(Selector)的某个值。第25页/共195页寄存器的组织形式寄存器的组织形式5、指令指针寄存器32位CPU把指令指针扩展到32位,并记作EIP,EIP的低16位与先前CPU中的IP作用相同。指令指针EIP、IP(InstructionPointer)是存放下次将要执行的指令在代码段的偏移
17、量。在具有预取指令功能的系统中,下次要执行的指令通常已被预取到指令队列中,除非发生转移情况。所以,在理解它们的功能时,不考虑存在指令队列的情况。在实方式下,由于每个段的最大范围为64K,所以,EIP中的高16位肯定都为0,此时,相当于只用其低16位的IP来反映程序中指令的执行次序。第26页/共195页寄存器的组织形式寄存器的组织形式6、标志寄存器一、运算结果标志位1、进位标志CF(CarryFlag)进位标志CF主要用来反映运算是否产生进位或借位。如果运算结果的最高位产生了一个进位或借位,那么,其值为1,否则其值为0。使用该标志位的情况有:多字(字节)数的加减运算,无符号数的大小比较运算,移位
18、操作,字(字节)之间移位,专门改变CF值的指令等。2、奇偶标志PF(ParityFlag)奇偶标志PF用于反映运算结果中“1”的个数的奇偶性。如果“1”的个数为偶数,则PF的值为1,否则其值为0。利用PF可进行奇偶校验检查,或产生奇偶校验位。在数据传送过程中,为了提供传送的可靠性,如果采用奇偶校验的方法,就可使用该标志位。第27页/共195页寄存器的组织形式寄存器的组织形式3、辅助进位标志AF(AuxiliaryCarryFlag)在发生下列情况时,辅助进位标志AF的值被置为1,否则其值为0:(1)、在字操作时,发生低字节向高字节进位或借位时;(2)、在字节操作时,发生低4位向高4位进位或借位
19、时。对以上6个运算结果标志位,在一般编程情况下,标志位CF、ZF、SF和OF的使用频率较高,而标志位PF和AF的使用频率较低。4、零标志ZF(ZeroFlag)零标志ZF用来反映运算结果是否为0。如果运算结果为0,则其值为1,否则其值为0。在判断运算结果是否为0时,可使用此标志位。第28页/共195页寄存器的组织形式寄存器的组织形式5、符号标志SF(SignFlag)符号标志SF用来反映运算结果的符号位,它与运算结果的最高位相同。在微机系统中,有符号数采用补码表示法,所以,SF也就反映运算结果的正负号。运算结果为正数时,SF的值为0,否则其值为1。6、溢出标志OF(OverflowFlag)溢
20、出标志OF用于反映有符号数加减运算所得结果是否溢出。如果运算结果超过当前运算位数所能表示的范围,则称为溢出,OF的值被置为1,否则,OF的值被清为0。第29页/共195页寄存器的组织形式寄存器的组织形式二、状态控制标志位状态控制标志位是用来控制CPU操作的,它们要通过专门的指令才能使之发生改变。1、追踪标志TF(TrapFlag)当追踪标志TF被置为1时,CPU进入单步执行方式,即每执行一条指令,产生一个单步中断请求。这种方式主要用于程序的调试。指令系统中没有专门的指令来改变标志位TF的值,但程序员可用其它办法来改变其值。2、中断允许标志IF(Interrupt-enableFlag)中断允许
21、标志IF是用来决定CPU是否响应CPU外部的可屏蔽中断发出的中断请求。但不管该标志为何值,CPU都必须响应CPU外部的不可屏蔽中断所发出的中断请求,以及CPU内部产生的中断请求。具体规定如下:(1)、当IF=1时,CPU可以响应CPU外部的可屏蔽中断发出的中断请求;(2)、当IF=0时,CPU不响应CPU外部的可屏蔽中断发出的中断请求。CPU的指令系统中也有专门的指令来改变标志位IF的值。第30页/共195页寄存器的组织形式寄存器的组织形式3、方向标志DF(DirectionFlag)方向标志DF用来决定在串操作指令执行时有关指针寄存器发生调整的方向。在微机的指令系统中,还提供了专门的指令来改
22、变标志位DF的值。三、32位标志寄存器增加的标志位1、I/O特权标志IOPL(I/OPrivilegeLevel)I/O特权标志用两位二进制位来表示,也称为I/O特权级字段。该字段指定了要求执行I/O指令的特权级。如果当前的特权级别在数值上小于等于IOPL的值,那么,该I/O指令可执行,否则将发生一个保护异常。第31页/共195页寄存器的组织形式寄存器的组织形式2、嵌套任务标志NT(NestedTask)嵌套任务标志NT用来控制中断返回指令IRET的执行。具体规定如下:(1)、当NT=0,用堆栈中保存的值恢复EFLAGS、CS和EIP,执行常规的中断返回操作;(2)、当NT=1,通过任务转换实
23、现中断返回。3、重启动标志RF(RestartFlag)重启动标志RF用来控制是否接受调试故障。规定:RF=0时,表示“接受”调试故障,否则拒绝之。在成功执行完一条指令后,处理机把RF置为0,当接受到一个非调试故障时,处理机就把它置为1。4、虚拟8086方式标志VM(Virtual8086Mode)如果该标志的值为1,则表示处理机处于虚拟的8086方式下的工作状态,否则,处理机处于一般保护方式下的工作状态。第32页/共195页335.2指令周期指令周期的基本概念典型指令的指令周期用方框图语言表示指令周期第33页/共195页345.2指令周期第34页/共195页355.2.1指令周期的基本概念概
24、念指令周期:指取指令、分析指令到执行完该指令所需的全部时间。各种指令的指令周期相同吗?为什么?机器周期通常又称CPU周期,通常把一条指令周期划分为若干个机器周期,每个机器周期完成一个基本操作。主存的工作周期(存取周期)为基础来规定CPU周期,比如,可以用CPU读取一个指令字的最短时间来规定CPU周期不同的指令,可能包含不同数目的机器周期。一个机器周期中,包含若干个机器周期(节拍脉冲或T脉冲)。CPU周期规定,不同的计算机中规定不同第35页/共195页365.2.1指令周期的基本概念时钟周期在一个机器周期内,要完成若干个微操作。这些微操作有的可以同时执行,有的需要按先后次序串行执行。因而需要把一
25、个机器周期分为若干个相等的时间段,每一个时间段称为一个节拍。节拍常用具有一定宽度的电位信号表示,称之为节拍电位。节拍的宽度取决于CPU完成一次基本的微操作的时间,如:ALU完成一次正确的运算,寄存器间的一次数据传送等。第36页/共195页375.2.1指令周期的基本概念第37页/共195页38指令周期下面我们用一个模型机来介绍指令周期概念主要包括:取指(令)周期、(指令)执行周期执行过程:框架原理第38页/共195页39指令的指令周期取指周期执行周期第39页/共195页40指令的指令周期-取指 程序计数器程序计数器PC中装入第一条指令地址中装入第一条指令地址101(八进制);(八进制);PC的
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机 组成 原理 英主 chp
限制150内