集成电路设计.pptx
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《集成电路设计.pptx》由会员分享,可在线阅读,更多相关《集成电路设计.pptx(66页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、IC中有多种电容结构 MOS 电容结构 PN结电容结构 金属叉指电容结构 多晶硅/金属-绝缘体-多晶硅电容 I C中主要电容器 MOS 电容 PN结电容 4.1 集成电路电容器第1页/共66页 MOS电容器与平板电容和PN结电容都不相同。因为金属-氧化物-半导体层结构的电容具有独特的性质。电容电压特性取决于半导体表面的状态,随栅极电压变化,表面可处于:积累;耗尽;反型.一、MOS电容器1.MOS 电容结构金属sio2半导体diVGC=Ci CsCi+Cs串联第2页/共66页PN+sio2金属金属ToxN+Psio2纵向结构纵向结构横向结构横向结构MOS 电容电容量Cox=A0 sio2ToxT
2、ox:薄氧化层厚度;A:薄氧化层上 金属电极的面积。一般在集成电路中Tox 不能做的太薄,所以要想提高电容量,只能增加面积。N+层为了减小串联电阻及防止表面出现耗尽层。集成电路中要制作一个30 pF的MOS电容器,所用面积相当于25个晶体管的面积。第3页/共66页AlSiO2ALP+P-SUBN-epiP+N+N+MOS电容第4页/共66页P N+PN外延NN+P PN结电容 在PN结反偏时的势垒电容构成的电容器 PN结电容与 MOS电容的数量级相当。P P衬+-第5页/共66页二、PN结电容突变PN结电容计算公式:PN结电容与杂质浓度有关,若考虑横向扩散:总结面积=底面积+4个侧面积A=xj
3、W 2+4W2W:正方形pn 结扩散区的边长。参考P45 2.42第6页/共66页发射区扩散层隔离层隐埋层扩散层PN结电容P P衬底SiO2-P+隔离+N+N+埋层N+发射区P+N-+CjsP 基区第7页/共66页三、三、平板电容平板电容第8页/共66页 4.2 集成电阻器集成电阻器及版图设计及版图设计集成电路中的电阻集成电路中的电阻 无源电阻无源电阻 通常是合金材料或采用掺杂半导体制作的电阻通常是合金材料或采用掺杂半导体制作的电阻薄膜电阻薄膜电阻扩散电阻扩散电阻沟道电阻沟道电阻有源电阻有源电阻将将晶体管晶体管进行适当的连接和偏置,利用晶体管的不同的工作区所表现出进行适当的连接和偏置,利用晶体
4、管的不同的工作区所表现出来的不同的电阻特性来做电阻来的不同的电阻特性来做电阻第9页/共66页1、合金薄膜电阻 掺掺杂杂多多晶晶硅硅薄薄膜膜也也是是一一个个很很好好的的电电阻阻材材料料,广广泛泛应应用用于于硅硅基基集集成成电电路路的的制制造。造。采用一些合金材料沉积在二氧化采用一些合金材料沉积在二氧化硅或其它介电材料表面,通过光硅或其它介电材料表面,通过光刻形成刻形成电阻条电阻条。常用的合金材料。常用的合金材料有:有:钽 Ta 镍铬Ni-Cr 氧化锌 ZnO 铬硅氧 CrSiO薄层电阻薄层电阻不不同同掺掺杂杂浓浓度度的的半半导导体体具具有有不不同同的的电电阻阻率率,利利用用掺掺杂杂半半导导体体的
5、的电电阻阻特特性性,可可以以制制造造电电路路所所需需的的电电阻器。阻器。2、多晶硅薄膜电阻3、掺杂半导体电阻第10页/共66页方块电阻的几何图形方块电阻的几何图形 R设计时只需考虑电阻的设计时只需考虑电阻的长宽比长宽比即可,即可,R 根据工艺调整根据工艺调整例:设计一个例:设计一个2k基区电阻。基区电阻。一般基区扩散的一般基区扩散的方块电阻为方块电阻为200/,所以只要构造所以只要构造长宽比为长宽比为10的图形即可。的图形即可。第11页/共66页根据根据掺杂工艺掺杂工艺来分类来分类扩散电阻扩散电阻 对半导体进行热扩散掺杂而构成的电阻,对半导体进行热扩散掺杂而构成的电阻,精度较难控制精度较难控制
6、离子注入电阻离子注入电阻 离子注入方式形成的电阻,阻值容易控制,离子注入方式形成的电阻,阻值容易控制,精度较高精度较高利用与集成电路兼容的扩散工艺构成利用与集成电路兼容的扩散工艺构成的电阻器的电阻器第12页/共66页利用与集成电路兼容的利用与集成电路兼容的扩散层扩散层构成,主要根据掺入杂质浓度和扩散形成的构成,主要根据掺入杂质浓度和扩散形成的结深决定阻值。结深决定阻值。发射区的掺杂浓度高,电阻最小发射区的掺杂浓度高,电阻最小基区电阻相对大,集电区的最大基区电阻相对大,集电区的最大 扩散电阻扩散电阻N集电区扩散电阻集电区扩散电阻N+N+基区扩散电阻基区扩散电阻N P第13页/共66页N+N+发射
7、区SiO2RP P+衬底RN N+埋层N N外延集电区P+P+P基区外延层扩散电阻外延层扩散电阻N发射区扩散电阻发射区扩散电阻(发射区扩散层发射区扩散层)第14页/共66页 沟道电阻(夹层电阻)沟道电阻(夹层电阻)利用不同掺杂层之间的沟道形成的电阻器利用不同掺杂层之间的沟道形成的电阻器沟道电阻沟道电阻RR=减小结深减小结深,增加方块电阻的阻值;沟道电阻制作大阻值电阻的基本思想。即两扩,增加方块电阻的阻值;沟道电阻制作大阻值电阻的基本思想。即两扩散层之间的沟道散层之间的沟道第15页/共66页因结深难以精确控制,所以因结深难以精确控制,所以沟道电阻沟道电阻的阻值也不能精确控制,精度要求的阻值也不能
8、精确控制,精度要求高的电路不能采用沟道电阻。高的电路不能采用沟道电阻。P PN+N+NINP PI外延层沟道电阻外延层沟道电阻基区沟道电阻基区沟道电阻P电阻取决于夹层电阻率和结深电阻取决于夹层电阻率和结深第16页/共66页MOS多晶硅电阻多晶硅电阻栅氧化层多晶硅场氧化层RR第17页/共66页 集成电路集成电路中几种扩散电阻器的比较中几种扩散电阻器的比较电阻类型电阻类型方块电阻方块电阻/口口相对误差相对误差%温度系数温度系数10-6/基区基区100-2002015002000发射区发射区2-1020+6000集电区集电区100-10003可控可控基区沟道基区沟道21010350+2500外延层外
9、延层25 10330+3000外延层沟道外延层沟道4101037+3000薄膜薄膜3+200第18页/共66页扩散电阻的功耗限制单位电阻面积的功耗单位电阻面积的功耗 PAR单位电阻条宽的工作电流单位电阻条宽的工作电流IW(PA/R)1/2单位电阻条宽的最大工作电流单位电阻条宽的最大工作电流IW max(PA max/R)1/2第19页/共66页(PA max/R)1/2R越大,R越小,第20页/共66页 扩散电阻的最小条宽扩散电阻的最小条宽版图设计规则所决定的最小扩散条宽版图设计规则所决定的最小扩散条宽工艺水平和扩散电阻精度要求所决定的最小扩散条宽工艺水平和扩散电阻精度要求所决定的最小扩散条宽
10、电阻最大允许功耗所决定的最小扩散条宽电阻最大允许功耗所决定的最小扩散条宽在设计时应取最大的一种在设计时应取最大的一种扩散电阻的最小条宽扩散电阻的最小条宽WRmin受三种因素的限制受三种因素的限制:第21页/共66页 b.基区电阻等效模型基区电阻等效模型 c.衬底电位与分布电容衬底电位与分布电容 集成电路中电阻模型集成电路中电阻模型集成电路中电阻基本是由各扩散层形成,除了电阻本身,有反偏的集成电路中电阻基本是由各扩散层形成,除了电阻本身,有反偏的PN结特性,结特性,带来带来附加的电阻和电容附加的电阻和电容(寄生参数寄生参数)衬底衬底s,n端接端接最高电位最高电位防止电阻器的防止电阻器的pn结结正
11、偏使电阻失效正偏使电阻失效第22页/共66页晶体管有源电阻采用晶体管进行适当连接并使其工作在一定的状态,利用它的导通电阻作为电路中的电阻元件使用 双极晶体管和MOS晶体管都可用作有源电阻MOS管有源电阻器管有源电阻器MOS有源电阻及其I-V曲线 第23页/共66页晶体管有源寄生电阻晶体管有源寄生电阻N+PN+P P衬底IcR1R2R3R4R5R c=R 1+R 2+R 3+R 4+R 5双极晶体管集电区电阻双极晶体管集电区电阻 集成电路中集电区电阻集成电路中集电区电阻Rc要比分立管的大。要比分立管的大。Rc的增大的增大 会影响高频特性和开关性能会影响高频特性和开关性能。R 1 长方体电阻 R
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 集成电路设计
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内