Altera可编程逻辑器件编程与配置.pptx
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《Altera可编程逻辑器件编程与配置.pptx》由会员分享,可在线阅读,更多相关《Altera可编程逻辑器件编程与配置.pptx(30页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、概要配置方式及典型应用配置过程主动串行配置被动串行配置JTAG配置ByteBlasterII下载电缆配置器件第1页/共30页配置方式根据FPGA在配置电路中的角色,其配置数据可以用3种方式载入到目标器件中:FPGA主动方式FPGA被动方式JTAG方式第2页/共30页FPGA主动方式:AS由目标FPGA来主动输出控制和同步信号(包括配置时钟)给Altera专用的一种串行配置芯片(EPCS1和EPCS4等),在配置芯片收到命令后,就把配置数据发到FPGA,完成配置过程。Altera FPGA所支持的主动方式为主动串行AS(Active Serial)模式,只能够与Altera公司提供的主动串行配置
2、芯片(EPCS系列)配合使用。第3页/共30页FPGA被动方式:PS,PPS,FPP,PPA,PSA由系统中的其他设备发起并控制配置过程。这些设备可以是Altera的配置芯片(EPC系列),或者是单板上的微处理器、CPLD等智能设备。FPGA在配置过程中完全处于被动地位,只是输出一些状态信号来配合配置过程。被动方式可分为以下模式:被动串行 PS(Passive Serial)被动并行同步 PPS(Passive Parallel Synchronous)快速被动并行 FPP(Fast Passive Parallel)被动并行异步 PPA(Passive Parallel Asynchrono
3、us)被动串行异步 PSA(Passive Serial Asynchronous)第4页/共30页JTAG方式JTAG是IEEE1149.1边界扫描测试的标准接口。从JTAG接口进行配置可以使用Altera的下载电缆,通过QuartusII工具下载,也可以采用智能主机(Intelligent Host)如微处理器来模拟JTAG时序进行配置。第5页/共30页各种配置模式的典型应用第6页/共30页Altera FPGA系列支持的配置方式(1)Although you cannot configure FLEX 6000 devices through the JTAG pins,you can
4、perform JTAG boundary-scan testing.第7页/共30页FPGA配置过程PS方式配置过程波形第8页/共30页FPGA配置过程FPGA配置状态机第9页/共30页主动串行配置单片配置第10页/共30页主动串行配置配置时序第11页/共30页主动串行配置多片配置第12页/共30页主动串行配置AS串行配置芯片的在系统编程第13页/共30页被动串行配置使用下载电缆配置第14页/共30页被动串行配置使用下载电缆进行多片配置第15页/共30页被动串行配置使用配置芯片配置第16页/共30页被动串行配置使用级联配置芯片进行多片配置第17页/共30页被动串行配置使用微处理器配置第18页
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- Altera 可编程 逻辑 器件 编程 配置
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内