CMOS数字集成电路实用.pptx





《CMOS数字集成电路实用.pptx》由会员分享,可在线阅读,更多相关《CMOS数字集成电路实用.pptx(25页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、2.3 CMOS反相器及其版图反相器及其版图 2.3.1 MOS晶体管及其版图晶体管及其版图 LWW多晶硅多晶硅SiO2源源(N+)漏漏(N+)NMOS晶体管晶体管栅栅(G)源源(S)漏漏漏漏(D)(D)栅氧化层栅氧化层P P型型NMOSNMOS管的物理模型管的物理模型管的物理模型管的物理模型P型衬底型衬底 N+N+空穴空穴电子电子沟道沟道第1页/共25页NMOS管特性管特性漏极电流漏极电流第2页/共25页NMOS管特性管特性当不考虑沟道长度调制当不考虑沟道长度调制系数系数的影响时的影响时:截止状态截止状态截止状态截止状态V VGSGSVVVTNTN V VGSGSVVDSDS+V+VTNTN
2、饱和区饱和区饱和区饱和区 V VTNTNVVGSGSVVDSDS+V+VTNTN 第3页/共25页对于对于PMOS管管V VGSGSVVTPTPV VGSGSVVDSDS+V+VTPTPV VGSGS+V+VTPTPVVGSGSVVTPTP第4页/共25页NMOS管在线性区的沟道电阻管在线性区的沟道电阻数字电路的应用中数字电路的应用中第5页/共25页NMOS管作电阻管作电阻R RDSDSPMOSPMOS管管第6页/共25页2.3.2 CMOS反相器的结构及其版图反相器的结构及其版图RP=RNVOUTCMOS反相器反相器VDDVINM1M2VDDVOUTRP (M2)VINVINRN (M1)C
3、MOS反相器的等效模型反相器的等效模型第7页/共25页CMOS反相器的制作工艺反相器的制作工艺 物理结果截面物理结果截面(侧视侧视)场氧化场氧化(FOX)掩膜板掩膜板(顶视顶视)N阱N阱掩膜板阱掩膜板薄氧薄氧掩膜板掩膜板 薄氧层薄氧层P型衬底型衬底 N阱阱P型衬底型衬底 N阱阱薄氧化层薄氧化层第8页/共25页多晶硅掩膜板多晶硅掩膜板 多晶硅多晶硅N+掩膜板掩膜板 N+N+P型衬底型衬底 N阱阱多晶硅多晶硅NMOS管P型衬底型衬底 N阱阱N+N+PMOS管P型衬底型衬底 N阱阱N+N+P+P+N+P+P+掩膜板掩膜板(负负)第9页/共25页金属金属金属掩膜板金属掩膜板P型衬底型衬底 N阱阱N+N
4、+P+P+接触接触接触孔接触孔接触掩膜接触掩膜P型衬底型衬底 N阱阱N+N+P+P+金属金属第10页/共25页2.4 设计规则和工艺参数设计规则和工艺参数 几何设计规则几何设计规则电学设计规则电学设计规则设设计计规规则则几何规则规定了版图制作中几何规则规定了版图制作中的各种尺寸的各种尺寸,对版图各层之间对版图各层之间的重叠、有源区的特征尺寸、的重叠、有源区的特征尺寸、以及线条的宽度和间距等几以及线条的宽度和间距等几何尺寸所作出的规定。何尺寸所作出的规定。电学规则是电路连线电阻、电学规则是电路连线电阻、分布电容、功耗等应达到分布电容、功耗等应达到的指标。的指标。第11页/共25页分布电容分布电容
5、MOS晶体管的器件电容晶体管的器件电容 CBS CGB CBD S D 沟道沟道CBS CGB CBDCGSGCGD一般,栅极电容可统一近似为:一般,栅极电容可统一近似为:式中,式中,0是真空的介电系数,是真空的介电系数,0X是是二二氧氧化化硅硅的的相相对对介介电电常常数数,0X=4,A为为栅栅氧氧化化 层层面面积积,t0X 为为栅氧化层厚度。栅氧化层厚度。,第12页/共25页扩散电容扩散电容 源扩散区源扩散区面面 积积漏扩散区漏扩散区面面 积积源区源区漏区漏区ab扩散电容包括扩散扩散电容包括扩散区面电容和侧电容区面电容和侧电容两部分两部分:式中,式中,Cja为每平方微米面结电容,为每平方微米
6、面结电容,Cjp为每微米的侧面为每微米的侧面电容,电容,a为扩散区的宽度,为扩散区的宽度,b为扩散区的长度。为扩散区的长度。结电容结电容Cja是结电压是结电压Vj的函数的函数:式中,式中,B为结电势,为结电势,B0.6V。n是常数,与是常数,与PN结结附近杂质的分布有关,附近杂质的分布有关,n=0.30.5。第13页/共25页 连线电容连线电容 信号沿导线传播的延迟依赖于许多因素,包括导线信号沿导线传播的延迟依赖于许多因素,包括导线的分布电阻与电容,驱动源的阻抗,以及负载阻抗。的分布电阻与电容,驱动源的阻抗,以及负载阻抗。对于长线,由导线层中分布电阻和分布电容引起的对于长线,由导线层中分布电阻
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- CMOS 数字集成电路 实用

限制150内