存储器RAM扩展实验.ppt





《存储器RAM扩展实验.ppt》由会员分享,可在线阅读,更多相关《存储器RAM扩展实验.ppt(15页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、 存储器存储器RAM扩展实验扩展实验实验目的:实验目的:1、学会学会8088/86 8088/86 CPUCPU与与RAMRAM的连接方法及的连接方法及读写方法。读写方法。2、理解存储器片选的设计方法理解存储器片选的设计方法。3 3、掌握存储器扩充方法,实现对外掌握存储器扩充方法,实现对外部部RAMRAM的的 读写。读写。4 4、学会使用逻辑分析仪,观察测试学会使用逻辑分析仪,观察测试控制总线信号的波形(片选、读、控制总线信号的波形(片选、读、写),加深对存储器读写时序写),加深对存储器读写时序d d的的理解。理解。8259实验芯片实验芯片RAM实验芯片实验芯片打印机实验打印机实验插座插座80
2、88芯片芯片CT2000系统系统实验控制芯片实验控制芯片466键盘键盘总线插座AD0-AD7为数据总线A0-A15为地址总线 单脉冲发生器1单脉冲发生器2扩展槽1扩展插座DIP840芯片扩展槽2扩展插座DIP840芯片二进制状态灯二进制状态灯二进制显示开关二进制显示开关6位数码显示器位数码显示器逻辑分析仪插座CS插座实验设备结构:实验设备结构:138138译码器共有译码器共有8 8个输出端,每个个输出端,每个输出端对应的寻输出端对应的寻址空间为址空间为4K4K。CS0 8000H8FFFH CS1 9000H9FFFHCS2 0A000H0AFFFHCS3 0B000H0BFFFHCS4 0C
3、000H0CFFFHCS5 0D000H0DFFFHCS6 0E000H0EFFFHCS7 0F000H0FFFFHCPU62256RAM74LS138译码器译码器地址总线地址总线 CS。一一。o7o7o0o0数据总线数据总线数据总线数据总线高位译码高位译码A0-A11A0-A11。一一一一一一一一19190 015150 0至至至至0F000H-0FFFFH0F000H-0FFFFH8000H8FFFH8000H8FFFH实验系统地址译码器:实验系统地址译码器:片选译码电路:片选译码电路:A14A13A120A000H0AFFFH0F000H0FFFFH0E000H0EFFFH0D000H0
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 存储器 RAM 扩展 实验

限制150内