《单片机原理与接口技术》第9章MCS51单片机的IO扩展.ppt
《《单片机原理与接口技术》第9章MCS51单片机的IO扩展.ppt》由会员分享,可在线阅读,更多相关《《单片机原理与接口技术》第9章MCS51单片机的IO扩展.ppt(29页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、高等职业教育高等职业教育计算机类课程规划教材计算机类课程规划教材大连理工大学出版社大连理工大学出版社第第9 9章章 MCS-51 MCS-51 单片机的单片机的I/OI/O扩展扩展9.1 9.1 简单并行简单并行I/PI/P口的扩展口的扩展9.2 9.2 可编程并行可编程并行I/PI/P口的扩展口的扩展l9.1.1 9.1.1 扩展概述扩展概述l 1.1.单片机单片机I/OI/O口扩展方法口扩展方法l (1)总线扩展方法l 采用总线扩展的方法是将扩展的并行I/O口芯片连接到 MCS-51单片机的总线上,即数据总线使用P0口,地址总线使用P2和P0口,控制总线使用部分P3口。l 这种扩展方法不影
2、响总线上其他扩展芯片的连接,在MCS-51单片机应用系统的I/O扩展中被广泛采用。l (2)串行口扩展方法l MCS-51单片机串行口工作在方式0时,提供一种I/O扩展方法。9.1 9.1 简单并行简单并行I/PI/P口的扩展口的扩展l 串行口方式 0是移位寄存器工作方式,可借助外接串入并出的移位寄存器扩展并行输出口,也可通过外接并入串出的移位寄存器扩展并行输入口。l 这种扩展方法不占用并行总线且可以扩展多个并行I/O。由于采用串行输入输出的方法,故数据传输速度较慢。l 2.I/O2.I/O扩展常用芯片扩展常用芯片l (1)TTL/CMOS锁存器/缓冲器芯片:如74LS377、74LS374、
3、74LS373、74LS273、74LS244、74LS245等;l (2)通用可编程I/O接口芯片:如8255、8155、8729等;l (3)可编程阵列:如GAL16V8、GAL20V8等。l 3.I/O3.I/O扩展中应注意的几个问题扩展中应注意的几个问题l (1)访问扩展I/O的方法与访问外部数据存储器完全相同,使用相同的指令。l (2)扩展多片I/O芯片或多个I/O设备时,注意总线的驱动能力问题;l (3)扩展I/O口的目的是为了单片机与外部设备进行信息交换而设置的一个输入输出通道,I/O口最终与外设相连。l (4)在软件设计时,I/O口对应初始状态设置、工作方式选择要与外接设备相匹
4、配。l9.1.2 9.1.2 扩展简单并行接口扩展简单并行接口l 1.1.扩展并行输出口扩展并行输出口l (1)用74LS377扩展并行输出口l 74LS377 是带有输出允许端的8D锁存器,有8个输入端口、8个输出端口、1个时钟输入端 CLK(上升沿有效)和1个允许控制端OE,其功能见表9-1。(见教材P190页)l 如图9-1所示,OE与P2.7相连,74LS377的地址为7FFFH;l 若与P2.0相连,则地址相应为0EFFH。l 【例9.1】若以图9-1为接口电路,将片内RAM地址为50H单元的数据通过该电路输出。程序清单如下:l MOV DPTR,#7FFFH ;数据指针指向74LS
5、377l MOV A,50H ;输出的50H单元数据送累加器A l MOVX DPTR,A ;P0口将数据通过74LS377输出 l (2)用74LS374扩展并行输出口 图图9-1 MCS-519-1 MCS-51扩展输出口扩展输出口74LS37774LS377 l 74LS374是具有三态输出的8D边沿触发器,其功能与74LS377相似,见表9-2。(见教材P190页)l 74LS374与单片机接口电路如图9-2所示,74LS374的地址为7FFFH。l 74LS374具有较强的驱动能力,输出低电平电流IOL最大可达24mA,是74LS377的3倍。l 在有较强驱动能力要求场合,可选用74
6、LS374作为并行口扩展器件。图图9-2 74LS3749-2 74LS374与单片机接口电路与单片机接口电路 l 2.2.扩展并行输入口扩展并行输入口l 并行输入扩展口比较简单,只需采用8位缓冲器即可。l 常用的缓冲器有74LS244,其功能见表9-3。(见教材P191页)l 74LS244为单向总线缓冲器,只能一个方向传输数据。l 并行输入接口与单片机连接如图9-3所示。图图9-3 9-3 扩展扩展74LS24474LS244并行输入口并行输入口 l 【例9.2】如图9-3所示,扩展并行输入口,将输入口中的8位数据送片内51H单元。程序清单如下:l MOV DPTR,#7FFFH ;数据指
7、针指向74LS244l MOVX A,DPTR ;外部数据经过74LS244送入累加器A l MOV 51H,A ;数据送51H单元保存 l 将上述输入输出电路合并即如图9-4所示。l 在图9-4的输入输出接口电路中,输入采用三态门74HC244,输出采用8D触发器(锁存器)74HC374。P0口为双向数据线,既能从74HC244输入数据,又能将数据通过74HC374输出。输出控制信号由P2.0和WR合成,当两者同时为低电平时,或门输出0,将P0口数据锁存到74HC374,其输出控制着发光二极管LED。当某线输出为0时,该线上的LED发光。l 输入控制信号由P2.0和RD合成,当二者同时为低电
8、平时,或门输出为0,选通74HC244,将外部信息输入到总线。l 与74HC244相连的按键开关没有按下时,输入全为1;若按下某键则所在的线输入为0。l 可见,输入输出都是在P2.0为0时有效,因此它们的口地址为0FEFFH,即占用相同的地址空间。但是由于分别用RD和WR信号控制,因此不会发生冲突。图图9-4 9-4 合并输入输出口合并输入输出口 l 正如前面所提到的,扩展I/O口和扩展外部RAM一样,因此访问外部I/O口就像访问外部 RAM一样,用的是 MOVX类指令。l 对于图9-4,如果需要实现的功能是按下任意一个按键,对应的LED发光,则程序如下:l LOOP:MOV DPTR,#0F
9、EFFH ;数据指针指向扩展I/O地址l MOVX A,DPTR ;从74HC244读入数据,检测按键l MOVX DPTR,A ;向74HC374输出数据,驱动LED l SJMP LOOP ;循环 9.2 9.2 可编程并行可编程并行I/OI/O口的扩展口的扩展l9.2.1 RAM/IO9.2.1 RAM/IO扩展芯片扩展芯片81558155l (1 1)81558155的结构及引脚功能的结构及引脚功能 l 8155的引脚如图9-5(a)所示,逻辑框图如图9-5(b)所示。图图9-5 81559-5 8155引脚及逻辑框图引脚及逻辑框图 l 图图9-59-5中涉及的引脚符号的含义和功能如下
10、中涉及的引脚符号的含义和功能如下:l AD0AD7:地址数据线;l IO/M:IO/RAM选择信号端,输入高电平选择I/O操作,低电平选择访问片内RAM;l CE:片选信号输入端,低电平有效;l RD:读选通输入端,低电平有效;l WR:写选通输入端,低电平有效;l TI:计数器计数脉冲输入端;l TO:计数器的输出信号端,输出波形由内部定时工作方式决定;l PA0PA7:8位并行I/O口;l PB0PB7:8位并行I/O口;l PC0PC5:6位并行I/O口;l ALE:地址锁存信号输入端,其下降沿时,锁存AD0AD7上的地址。l RESET:复位输入引脚,高电平复位。l Vcc:电源+5V
11、;l Vss:接地。l (2 2)81558155的的RAMRAM和和I/OI/O地址编码地址编码l 8155的I/O端口及RAM地址在单片机应用系统中与外部数据存储器是统一编址的,其控制操作见表 9-4,对应I/O口寄存器的地址编码见表 9-5。(见教材P193页)l (3 3)命令)命令/状态寄存器状态寄存器l 8155的命令/状态寄存器物理上只有一个端口地址(见表9-5)。l (见教材P193页)l 对该口写操作,命令字被写入命令寄存器;l 对该口读操作,则从状态寄存器读出状态字。l 8155所提供的每个I/O口和定时器都是可编程的。l I/O的工作方式选择,定时器/计数器的工作控制都是
12、通过对8155内部命令寄存器设定命令控制字的方式来实现的,通过对状态字的读取来判别它们的工作状态。l 命令/状态寄存器共用一个口地址,通过读/写信号加以区分。命令字寄存器只能写不能读,状态寄存器只能读不能写。l 8155命令字格式见表9-6;8155状态字格式见表9-7。(见教材P194页)l 信号说明信号说明:l INTRA、INTRB:中断请求输出线,高电平有效。l STBA、STBB:设备选通信号输入线,低电平有效。l BFA、BFB:口缓冲器满信号,高电平有效。l (4 4)定时器)定时器/计数器的扩展计数器的扩展 l 8155片内有一个14位的减法计数器,可对输入脉冲进行减法计数,它
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 单片机原理与接口技术 单片机 原理 接口 技术 MCS51 IO 扩展
限制150内