第6章存储器接口优秀PPT.ppt





《第6章存储器接口优秀PPT.ppt》由会员分享,可在线阅读,更多相关《第6章存储器接口优秀PPT.ppt(12页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第第6章章 存储器接口存储器接口现在学习的是第1页,共12页第六章 存储器接口本章内容本章内容6.1 半导体存储器6.2 存储器接口技术6.3 主存储器接口6.4 高速缓冲存储器接口现在学习的是第2页,共12页6.1 半导体存储器本章首页本章首页本章首页本章首页1.1.半导体存储器半导体存储器存储器系统:容量大、速度快、成本低分级结构:分级结构:高速缓冲存储器(Cache)、主存储器(MM)、辅助存储器(外存储器)中央处理器快存外存主存存储器的分级结构存储器的分级结构内存主机速度快、容量小速度慢、容量大按制造工艺分按制造工艺分双极型双极型:速度快、集成度低、功耗大、成本高MOSMOS型型:集成
2、度高、功耗小、成本低按存取方式分按存取方式分随机存取存储器(RAMRAM):易失性只读存储器(ROMROM):非易失性静态(SRAMSRAM):双稳电路;速度快动态(DRAMDRAM):靠电容存储,刷新;集成度高、功耗和价格低掩模ROM:用户不可写入可编程PROM:用户可写入一次用紫外线擦除的、可编程EPROM:可多次写入;紫外线擦除电擦除的、可编程E2PROM:可多次写入;电擦除现在学习的是第3页,共12页6.1 半导体存储器(续)本章首页本章首页本章首页本章首页2.2.半导体存储器的主要性能指标半导体存储器的主要性能指标存储容量存储容量:能存储二进制数码的数量,即存储元的个数;mn,1K4
3、,8KB存取时间存取时间(读写周期读写周期):):从启动一次存储器操作到完成该操作所经历的时间功耗:每个存储元消耗功率的大小;w/位、mw/位可靠性:对电磁场及温度变化等的抗干扰能力,无故障时间:数千小时3.3.存储芯片的组成存储芯片的组成地址译码器数据缓冲器存储矩阵控制逻辑n位地址2n-10101mm位数据R/WCS地址译码器地址译码器:接收n位地址,产生2n个选择信号控制逻辑电路控制逻辑电路:接收片选、读写信号,控制传送数据缓冲器数据缓冲器:数据中转存储体存储体:主体,由存储元按规律排列字结构位结构现在学习的是第4页,共12页6.2 存储器接口技术本章首页本章首页本章首页本章首页1.1.存
4、储器接口应考虑的问题存储器接口应考虑的问题1)与与CPUCPU的时序配合的时序配合慢速存储器:产生“等待申请”,插入等待周期80868086系统总线周期系统总线周期T T1 1:发出地址 T T2 2:发读写命令T T3 3:传送数据,前沿检测检测READYREADY T T4 4:结束操作产生等待申请的条件产生等待申请的条件:IO/M、RD/WR、地址译码等待周期个数控制等待周期个数控制:READY=0的时间;触发器级数RDYQ1 Q2CLKT1T2T3TWT4IO/MD2=Q1Q1Q2READY (8284输出)CD1Q1Q1CD2Q2Q2IO/M&RDY送往8284CLK插入插入1 1个
5、个T TW W的情况的情况CD1Q1Q1CD2Q2Q2IO/M&RDY送往8284CLK插入插入2 2个个T TW W(多加1级缓冲器)CD3Q3Q3RDYQ1 Q3CLKT1T2T3TWTWIO/MD2=Q1Q1D3=Q2READY (8284输出)T TW W中操作同中操作同T T3 3T4Q3现在学习的是第5页,共12页6.2 存储器接口技术(续)本章首页本章首页本章首页本章首页2)CPUCPU总线负载能力总线负载能力小型系统小型系统:直接相连较大系统较大系统:加缓冲器或驱动器3)存储芯片的选用存储芯片的选用芯片类型芯片类型Cache:双极型RAM或高速MOS静态RAMRAM小容量(64
6、KB内):SRAM 大容量:DRAMROM:EPROM、E2PROMMM芯片型号芯片型号原则原则:满足容量要求情况下,尽量选用容量大、集成度高的减轻负载减轻负载 降低成本降低成本 减小电路板面积减小电路板面积芯片型号芯片型号芯片数量芯片数量ABAB的负载的负载DBDB的负载的负载2114(1K4)1682=1681=86116(2K8)441=441=46264(8K8)111构成构成8KB8KB2.2.存储器地址译码方法存储器地址译码方法(8位机为例)1)片选控制的译码方法片选控制的译码方法线选法线选法:1根高位地址选中1个芯片A12(1)4KBCS(2)4KBCS(3)4KBCS111A1
7、3A14A011用用4KB4KB构成构成12KB12KB优点优点:简单缺点缺点:地址重叠、地址空间不连续A12=1,选中(1);A13=1,选中(2);A14=1,选中(3)用于用于 小小容量容量现在学习的是第6页,共12页缺点缺点:同线选法6.2 存储器接口技术(续)本章首页本章首页本章首页本章首页部分译码法部分译码法:高位地址中的部分参与译码全译码法全译码法:所有高位地址译出全部地址空间用用4KB4KB构构成成32KB32KB地址连续地址连续 与与单元一一对应单元一一对应(1)4KBCS(2)4KBCS(16)4KBCSA0114-16 译码器A1215Y0Y1Y15(1)4KBCS(2)
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 第6章 存储器接口优秀PPT 存储器 接口 优秀 PPT

限制150内