触发器和时序逻辑电路设计 (2)优秀PPT.ppt
《触发器和时序逻辑电路设计 (2)优秀PPT.ppt》由会员分享,可在线阅读,更多相关《触发器和时序逻辑电路设计 (2)优秀PPT.ppt(99页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、触发器和时序逻辑电路设计现在学习的是第1页,共99页培训内容培训内容 重点掌握各种典型电子电路的功能、工重点掌握各种典型电子电路的功能、工作原理、性能指标和分析方法。作原理、性能指标和分析方法。1、掌握典型组合逻辑电路的分析和设计、掌握典型组合逻辑电路的分析和设计方法方法 2、掌握典型时序逻辑电路的分析与设、掌握典型时序逻辑电路的分析与设计方法计方法 3、集成、集成555定时器应用与电路设计定时器应用与电路设计现在学习的是第2页,共99页第一节第一节第一节第一节 触发器触发器触发器触发器第二节第二节第二节第二节 时序逻辑电路的分析与设计方法时序逻辑电路的分析与设计方法时序逻辑电路的分析与设计方
2、法时序逻辑电路的分析与设计方法第三节第三节第三节第三节 计数器计数器计数器计数器第四节第四节第四节第四节 寄存器寄存器寄存器寄存器退出退出退出退出第第3 3章章 时序逻辑电路的分析与设计时序逻辑电路的分析与设计现在学习的是第3页,共99页基本基本基本基本RSRS触发器触发器触发器触发器一、同步触发器一、同步触发器一、同步触发器一、同步触发器二、主从触发器二、主从触发器二、主从触发器二、主从触发器退出退出退出退出三、边沿触发器三、边沿触发器三、边沿触发器三、边沿触发器四、不同类型触发器间的转换四、不同类型触发器间的转换四、不同类型触发器间的转换四、不同类型触发器间的转换第一节第一节 触发器触发器
3、现在学习的是第4页,共99页触发器是构成时序逻辑电路的基本逻辑部件。它有两个稳定的状态:0状态和1状态;在不同的输入情况下,它可以被置成0状态或1状态;当输入信号消失后,所置成的状态能够保持不变。所以,触发器可以记忆1位二值信号。根据逻辑功能的不同,触发器可以分为RS触发器、D触发器、JK触发器、T和T触发器;按照结构形式的不同,又可分为基本RS触发器、同步触发器、主从触发器和边沿触发器。现在学习的是第5页,共99页一、基本一、基本RS触发器触发器电电路路组组成成和和逻逻辑辑符符号号信号输入端,低电平有效。信号输入端,低电平有效。信号输出端,信号输出端,Q=0、Q=1的状态称的状态称0状态,状
4、态,Q=1、Q=0的状态称的状态称1状态,状态,现在学习的是第6页,共99页工作原理工作原理R SQ10010 10R=0、S=1时:由于R=0,不论原来Q为0还是1,都有Q=1;再由S=1、Q=1可得Q0。即不论触发器原来处于什么状态都将变成0状态,这种情况称将触发器置0或复位。R端称为触发器的置0端或复位端。现在学习的是第7页,共99页0110R SQ0 10R=1、S=0时:由于S=0,不论原来Q为0还是1,都有Q=1;再由R=1、Q=1可得Q0。即不论触发器原来处于什么状态都将变成1状态,这种情况称将触发器置1或置位。S端称为触发器的置1端或置位端。1 01现在学习的是第8页,共99页
5、1110R=1、S=1时:根据与非门的逻辑功能不难推知,触发器保持原有状态不变,即原来的状态被触发器存储起来,这体现了触发器具有记忆能力。R SQ0 101 011 1不变10现在学习的是第9页,共99页0011R SQ1 000 111 1不变0 0不定?R=0、S=0时:Q=Q=1,不符合触发器的逻辑关系。并且由于与非门延迟时间不可能完全相等,在两输入端的0同时撤除后,将不能确定触发器是处于1状态还是0状态。所以触发器不允许出现这种情况,这就是基本RS触发器的约束条件。现在学习的是第10页,共99页特性表(真值表)特性表(真值表)现态:触发器接收输入信号之前的状态,也就是触发器原来的稳定状
6、态。次态:触发器接收输入信号之后所处的新的稳定状态。现在学习的是第11页,共99页次态次态Qn+1的卡诺图的卡诺图特性方程特性方程触发器的特性方程就是触发器次态Qn+1与输入及现态Qn之间的逻辑关系式现在学习的是第12页,共99页状态图状态图描述触发器的状态转换关系及转换条件的图形称为状态图011/1/10/01/当触发器处在0状态,即Qn=0时,若输入信号 01或11,触发器仍为0状态;RS当触发器处在1状态,即Qn=1时,若输入信号 10或11,触发器仍为1状态;RSRS若 10,触发器就会翻转成为1状态。RS若 01,触发器就会翻转成为0状态。现在学习的是第13页,共99页波形图波形图反
7、映触发器输入信号取值和状态之间对应关系的图形称为波形图RSQQ置1置0置1置1置1保持不允许现在学习的是第14页,共99页基本基本RS触发器的特点触发器的特点(1)触发器的次态不仅与输入信号状态有关,而且与触发器的现态有关。(2)电路具有两个稳定状态,在无外来触发信号作用时,电路将保持原状态不变。(3)在外加触发信号有效时,电路可以触发翻转,实现置0或置1。(4)在稳定状态下两个输出端的状态和必须是互补关系,即有约束条件。在数字电路中,凡根据输入信号R、S情况的不同,具有置0、置1和保持功能的电路,都称为RS触发器。现在学习的是第15页,共99页集成基本集成基本RS触发器触发器EN1时工作EN
8、0时禁止1S2S现在学习的是第16页,共99页二、同步触发器二、同步触发器1 1、同步、同步RS触发器触发器RSCP0时,R=S=1,触发器保持原来状态不变。CP1时,工作情况与基本RS触发器相同。现在学习的是第17页,共99页特特性性表表特性特性方程方程CP=1期间有效期间有效现在学习的是第18页,共99页主主要要特特点点波波形形图图(1)时钟电平控制。在CP1期间接收输入信号,CP0时状态保持不变,与基本RS触发器相比,对触发器状态的转变增加了时间控制。(2)R、S之间有约束。不能允许出现R和S同时为1的情况,否则会使触发器处于不确定的状态。不变不变不变不变不变不变置1置0置1置0不变现在
9、学习的是第19页,共99页2 2、同步、同步JK触发器触发器CP=1期间有效期间有效将S=JQn、R=KQn代入同步RS触发器的特性方程,得同步JK触发器的特性方程:现在学习的是第20页,共99页特性表特性表JK=00时不变时不变JK=01时置时置0JK=10时置时置1JK=11时翻转时翻转现在学习的是第21页,共99页状状态态图图波波形形图图在数字电路中,凡在CP时钟脉冲控制下,根据输入信号J、K情况的不同,具有置0、置1、保持和翻转功能的电路,都称为JK触发器。现在学习的是第22页,共99页3 3、同步、同步D触发器(触发器(D锁存器)锁存器)CP=1期间有效期间有效将S=D、R=D代入同
10、步RS触发器的特性方程,得同步D触发器的特性方程:现在学习的是第23页,共99页状状态态图图波波形形图图在数字电路中,凡在CP时钟脉冲控制下,根据输入信号D情况的不同,具有置0、置1功能的电路,都称为D触发器。现在学习的是第24页,共99页集成同步集成同步D触发器触发器CP1、2CP3、4POL1时,CP1有效,锁存的内容是CP下降沿时刻D的值;POL0时,CP0有效,锁存的内容是CP上升沿时刻D的值。现在学习的是第25页,共99页三、主从触发器三、主从触发器1 1、主从、主从RS触发器触发器工作原理工作原理(1)接收输入信号过程CP=1期间:主触发器控制门G7、G8打开,接收输入信号R、S,
11、有:从触发器控制门G3、G4封锁,其状态保持不变。1 10 0现在学习的是第26页,共99页0 01 1(2)输出信号过程CP下降沿到来时,主触发器控制门G7、G8封锁,在CP=1期间接收的内容被存储起来。同时,从触发器控制门G3、G4被打开,主触发器将其接收的内容送入从触发器,输出端随之改变状态。在CP=0期间,由于主触发器保持状态不变,因此受其控制的从触发器的状态也即Q、Q的值当然不可能改变。CP下降沿到来时有效特性特性方程方程现在学习的是第27页,共99页逻辑符号逻辑符号电路特点电路特点主从RS触发器采用主从控制结构,从根本上解决了输入信号直接控制的问题,具有CP1期间接收输入信号,CP
12、下降沿到来时触发翻转的特点。但其仍然存在着约束问题,即在CP1期间,输入信号R和S不能同时为1。现在学习的是第28页,共99页2 2、主从、主从JK触发器触发器代入主从RS触发器的特性方程,即可得到主从JK触发器的特性方程:将主从JK触发器没有约束。现在学习的是第29页,共99页特特性性表表时时序序图图现在学习的是第30页,共99页电路特点电路特点逻辑符号逻辑符号主从JK触发器采用主从控制结构,从根本上解决了输入信号直接控制的问题,具有CP1期间接收输入信号,CP下降沿到来时触发翻转的特点。输入信号J、K之间没有约束。存在一次变化问题。现在学习的是第31页,共99页带清零端和预置端的主带清零端
13、和预置端的主从从JK触发器触发器RD=0,直接置001111001SD=0,直接置110001111现在学习的是第32页,共99页带清零端和预置端的主从带清零端和预置端的主从JK触发器的逻辑符号触发器的逻辑符号现在学习的是第33页,共99页集成主从集成主从JK触发器触发器低电平有效低电平有效CP下降沿触发现在学习的是第34页,共99页与输入主从与输入主从JK触发器的逻辑符号触发器的逻辑符号主从JK触发器功能完善,并且输入信号J、K之间没有约束。但主从JK触发器还存在着一次变化问题,即主从JK触发器中的主触发器,在CP1期间其状态能且只能变化一次,这种变化可以是J、K变化引起,也可以是干扰脉冲引
14、起,因此其抗干扰能力尚需进一步提高。现在学习的是第35页,共99页四、边沿触发器四、边沿触发器1 1、边沿、边沿D触发器触发器工作原理工作原理(1)CP0时,门G7、G8被封锁,门G3、G4打开,从触发器的状态取决于主触发器Q=Qm、Q=Qm,输入信号D不起作用。(2)CP1时,门G7、G8打开,门G3、G4被封锁,从触发器状态不变,主触发器的状态跟随输入信号D的变化而变化,即在CP1期间始终都有Qm=D。现在学习的是第36页,共99页下降沿时刻有效(3)CP下降沿到来时,封锁门G7、G8,打开门G3、G4,主触发器锁存CP下降时刻D的值,即Qm=D,随后将该值送入从触发器,使Q=D、Q=D。
15、(4)CP下降沿过后,主触发器锁存的CP下降沿时刻D的值被保存下来,而从触发器的状态也将保持不变。综上所述,边沿D触发器的特性方程为:边沿边沿边沿边沿D D触发器没有一次变化问题。触发器没有一次变化问题。触发器没有一次变化问题。触发器没有一次变化问题。现在学习的是第37页,共99页逻辑符号逻辑符号现在学习的是第38页,共99页集成边沿集成边沿D触发器触发器注意注意注意注意:CC4013的异步输入端RD和SD为高电平有效。CP上升沿触发现在学习的是第39页,共99页2 2、边沿、边沿JK触发器触发器CP下降沿时刻有效现在学习的是第40页,共99页边沿边沿JK触发器的触发器的逻辑符号逻辑符号边沿边
16、沿JK触发触发器的特点器的特点边沿触发,无一次变化问题。功能齐全,使用方便灵活。抗干扰能力极强,工作速度很高。现在学习的是第41页,共99页集成边沿集成边沿JK触发器触发器74LS112为CP下降沿触发。CC4027为CP上升沿触发,且其异步输入端RD和SD为高电平有效。注注意意现在学习的是第42页,共99页五、不同类型触发器之间的转换五、不同类型触发器之间的转换转换步骤:转换步骤:转换步骤:转换步骤:(1)写出已有触发器和待求触发器的特性方程。(2)变换待求触发器的特性方程,使之形式与已有触发器的特性方程一致。(3)比较已有和待求触发器的特性方程,根据两个方程相等的原则求出转换逻辑。(4)根
17、据转换逻辑画出逻辑电路图。转换方法:转换方法:转换方法:转换方法:利用令已有触发器和待求触发器的特性方程相等的原则,求出转换逻辑。现在学习的是第43页,共99页1 1、将、将JK触发器转换为触发器转换为RS、D、T和和T触发器触发器JK触发器触发器RS触发器触发器RS触发器特性方程变换RS触发器的特性方程,使之形式与JK触发器的特性方程一致:现在学习的是第44页,共99页比较,得:电路图电路图现在学习的是第45页,共99页JK触发器触发器D触发器触发器写出D触发器的特性方程,并进行变换,使之形式与JK触发器的特性方程一致:与JK触发器的特性方程比较,得:电路电路图图现在学习的是第46页,共99
18、页JK触发器触发器T触发器触发器在数字电路中,凡在CP时钟脉冲控制下,根据输入信号T取值的不同,具有保持和翻转功能的电路,即当T0时能保持状态不变,T1时一定翻转的电路,都称为T触发器。特性表特性表逻辑符号逻辑符号现在学习的是第47页,共99页T触发器特性方程:与JK触发器的特性方程比较,得:电路电路图图现在学习的是第48页,共99页状态状态图图时序时序图图现在学习的是第49页,共99页JK触发器触发器T触发器触发器在数字电路中,凡每来一个时钟脉冲就翻转一次的电路,都称为T触发器。特性表特性表逻辑符号逻辑符号现在学习的是第50页,共99页T 触发器特性方程:与JK触发器的特性方程比较,得:电路
19、电路图图变换T触发器的特性方程:现在学习的是第51页,共99页状态状态图图时序时序图图现在学习的是第52页,共99页2 2、将、将D触发器转换为触发器转换为JK、T和和T触发器触发器D触发器触发器JK触发器触发器现在学习的是第53页,共99页D触发器触发器T触发器触发器现在学习的是第54页,共99页D触发器触发器T触发器触发器现在学习的是第55页,共99页本节小结:触发器是数字电路的极其重要的基本单元。触发器有两个稳定状态,在外界信号作用下,可以从一个稳态转变为另一个稳态;无外界信号作用时状态保持不变。因此,触发器可以作为二进制存储单元使用。触发器的逻辑功能可以用真值表、卡诺图、特性方程、状态
20、图和波形图等5种方式来描述。触发器的特性方程是表示其逻辑功能的重要逻辑函数,在分析和设计时序电路时常用来作为判断电路状态转换的依据。各种不同逻辑功能的触发器的特性方程为:RS触发器:Qn+1=S+RQn,其约束条件为:RS0JK触发器:Qn+1=JQn+KQnD触发器:Qn+1=DT触发器:Qn+1=TQn+TQnT触发器:Qn+1=Qn同一种功能的触发器,可以用不同的电路结构形式来实现;反过来,同一种电路结构形式,可以构成具有不同功能的各种类型触发器。现在学习的是第56页,共99页触发器的逻辑功能比较具有置0、置1和保持功能的电路,都称为RS触触发器发器。具有置0、置1、保持和翻转功能的电路
21、,都称为JK触发器触发器。具有置0、置1功能的电路,都称为D触发器触发器。具有保持和翻转功能的电路,即当T0时能保持状态不变,T1时一定翻转的电路,都称为T触发器触发器。凡每来一个时钟脉冲就翻转一次的电路,都称为T触发器触发器。现在学习的是第57页,共99页第二节第二节 时序逻辑电路的时序逻辑电路的分析与设计方法分析与设计方法一、时序逻辑电路概述一、时序逻辑电路概述一、时序逻辑电路概述一、时序逻辑电路概述退出退出退出退出二、时序逻辑电路的分析方法二、时序逻辑电路的分析方法二、时序逻辑电路的分析方法二、时序逻辑电路的分析方法三、时序逻辑电路的设计方法三、时序逻辑电路的设计方法三、时序逻辑电路的设
22、计方法三、时序逻辑电路的设计方法现在学习的是第58页,共99页3.2.1 时序逻辑电路概述时序逻辑电路概述1 1、时序电路的特点、时序电路的特点时序电路在任何时刻的稳定输出,不仅与该时刻的输入信号有关,而且还与电路原来的状态有关。现在学习的是第59页,共99页2 2、时序电路逻辑功能的表示方法、时序电路逻辑功能的表示方法时序电路的逻辑功能可用逻辑表达式、状态表、卡诺图、状态图、时序图和逻辑图6种方式表示,这些表示方法在本质上是相同的,可以互相转换。逻辑表达式有:输出方程状态方程激励方程现在学习的是第60页,共99页3 3、时序电路的分类、时序电路的分类(1)根据时钟分类同步时序电路中,各个触发
23、器的时钟脉冲相同,即电路中有一个统一的时钟脉冲,每来一个时钟脉冲,电路的状态只改变一次。异步时序电路中,各个触发器的时钟脉冲不同,即电路中没有统一的时钟脉冲来控制电路状态的变化,电路状态改变时,电路中要更新状态的触发器的翻转有先有后,是异步进行的。(2)根据输出分类米利型时序电路的输出不仅与现态有关,而且还决定于电路当前的输入。穆尔型时序电路的其输出仅决定于电路的现态,与电路当前的输入无关;或者根本就不存在独立设置的输出,而以电路的状态直接作为输出。现在学习的是第61页,共99页电路图电路图时钟方程、驱时钟方程、驱动方程和输出动方程和输出方程方程状态方程状态方程状态图、状状态图、状态表或时序态
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 触发器和时序逻辑电路设计 2优秀PPT 触发器 时序 逻辑电路 设计 优秀 PPT
限制150内