计算机组成原理第二章优秀PPT.ppt
《计算机组成原理第二章优秀PPT.ppt》由会员分享,可在线阅读,更多相关《计算机组成原理第二章优秀PPT.ppt(24页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、计算机组成原理第二章现在学习的是第1页,共24页一位全加器:一位全加器:现在学习的是第2页,共24页一位全加器真值表:一位全加器真值表:现在学习的是第3页,共24页一位全加器的逻辑图:一位全加器的逻辑图:1=1&=1现在学习的是第4页,共24页2.5.1 2.5.1 多功能算术逻辑运算单元多功能算术逻辑运算单元(ALU)(ALU)1 1并行加法器及其进位链并行加法器及其进位链n并并行行加加法法器器使使用用的的全全加加器器的的位位数数与与操操作作数数的的位位数数相相同同,它它能能够够同同时时对对操操作作数数的的各位进行相加,所以称为并行加法器。各位进行相加,所以称为并行加法器。n将将进进位位信信
2、号号的的产产生生与与传传递递的的逻逻辑辑结结构构称称为进位链。为进位链。现在学习的是第5页,共24页补码加减法的实现逻辑框图补码加减法的实现逻辑框图现在学习的是第6页,共24页(1 1)串行进位的并行加法器)串行进位的并行加法器n当当操操作作数数为为n n1 1位位长长时时,需需要要用用n nl l位位全加器构成加法器。全加器构成加法器。n延延迟迟时时间间:包包括括进进位位信信号号的的产产生生和和传传递递所所占占用用的的时时间间及及加加法法器器本本身身求求和和的的延延迟迟时间。时间。n特点:线路简单,速度慢。特点:线路简单,速度慢。现在学习的是第7页,共24页串行进位的并行加法器:串行进位的并
3、行加法器:现在学习的是第8页,共24页(2 2)并行进位的并行加法器)并行进位的并行加法器n要要提提高高加加法法器器的的运运算算速速度度,就就必必须须解解决决进进位位信号的产生和传递问题。信号的产生和传递问题。n设设 =称称为为进进位位传传递递函函数数或或进进位位传传递递条条件。件。n设设 =称为进位产生函数或本地进位。称为进位产生函数或本地进位。由于在一位全加器中,进位信号可表示为:由于在一位全加器中,进位信号可表示为:现在学习的是第9页,共24页将串行进位链的表达式改写成如下形式:将串行进位链的表达式改写成如下形式:各进位信号的产生不再与低各进位信号的产生不再与低位的进位信号有关,而只与位
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机 组成 原理 第二 优秀 PPT
限制150内